Устройство для вывода информации

Номер патента: 1019429

Автор: Остриков

ZIP архив

Текст

ОНИ СОВЕТСКИХСОЦИАЛИСТИЧЕСНИ СПУБЛИН иваЪка САНИЕ ИЗОБРЕТЕН ИД,ЕТЕЛЬСТВУ АВТО Я,а- вхоеГОСУДАРСТВЕННЫЙ НОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ(56) 1, Авторское свидетельство СССР И 651336. кл. 6 06 Г 3/02, 1979,2, Авторское свидетельство СССР И 750470, кл, 6 06 Г 3/04, 1980 (прототип ).(54)(57) УСТРОЙСТВО ДЛЯ ВЫВОДА ИНФОРМАЦИИ, содержащее первый регистр, группа выходов которого соединена с информационными входами блока памяти, второй и третий регистры, элементы И и первый элемент задержки, о т л и ч а ю щ е е с я тем, что, с целью повышения надежности устройства, в него введены реверсивный счет чик, коммутатор, элемент сравнени элемент ИЛИ-НЕ и второй элемент з держки, вход которого соединен с дами синхронизации реверсивного счетчика и второго регистра и с выходом первого элемента задержки, а выход - с первым входом третьего элемента И и с входом синхронизации третьего регистра, выходы которого являются информационными выходами устройства, вход вычитания реверсивного счетчика соединен с выходом первого элемента И, вход суммирования - с выходом второго элемента И и с вторым входом третьего элемента., И, а выходы - с адресными входами блока памяти, выходы которого соедин ны с информационными входами второго регистра, первая группа входов элемента сравнения соединена с группой входов элемента ИЛИ-НЕ, с группой выходов первого регистра, с информационными входами блока памяти и с первой группой информационных входов коммутатора, вторая группа ВхОдОВ с вторОЙ группОЙ информационных входов коммутатора и с группой выходов второго регистра, первый выход -с . первым входом первого элемента И,а второй выход - с первым Входом второго элемента И, выход первого регистра соединен со входом элемента-ИЛИ-НЕ и а первым входом четвертого элемента И, вход синхронизации первого регистра, вход считывания блбка памяти и вход перВого элемента задержки являются первым управляющим входом устройства, второй управляющий Вход уст ройства соединен с вторым входом четвертого и с первым входом пятого элемента И выход четвертого элемента И соединен с горыми входами первого и Второго элементов И, вт рой вход пятого элемента И соединен с выходом элемента ИЛИ-НЕ, выход " с управляющим входом коммутатора, выходы которого соединены с соответствуоцими входами третьего регистра, выход третьего элемента И соединен с входом записи блока памяти, входы первого регистра являются информационными входами устройства, 1 ОИзобретение относится к автоматике и вычислительной технике и предназначено для вывода информации иззапоминающего устройства для получения цветного иэображения.Известно устройство для выводаинформации, содержащее первый регистрвходы которого являются входами устройства, а выходы соединены с входами второго регистра, выходы которого являются выходами устройства,первый триггер, первый вход которого подключен к входу устройства ипервому элементу задержки, второйвход - к выходу элемента И, а выход - к входу первого регистра,второй элемент задержки, вход которого соединен с входом второго регистра, выход первого элемента задержки подключен к первому входу элемен"та И, второй триггер, первый вход которого подключен к выходу второго элемента задержки,второй вход - к выходу элемента И, а выход - к второмувходу элемента Й 1 .Недостатком этого устройства является низкая помехозащищенность,так как при выводе портится информация в памяти,Наиболее близким по техническойсущности к изобретению являетсяустройство. для вывода информации,содержащее первые элементы И, пер. вые входы которых подключены к инфор.мационным входам устройства, а вторые входы - к его первому управляющему входу, выходы первых элементов И соединены с первыми входами первого регистра, выходы которогоподключены к первым входам блокапамяти, вторые входы которого соединены с выходами дешифратора, подключенного к второму регистру, соединенному с первыми выходами блока управления, второй вход которого подключен к блоку памяти, выходы которого соединены с первыми входами вторых элементов И, первый вход блокауправления подключен к второму управляющему входу устройства, счетчик, сдвигающий регистр и элементзадержки, вход которого подключен квторому управляющему входу устройства, а выход - к вторым входам первого регистра, вход счетчика соединен с третьим управляющим входомустройства и тактовыми входами триггеров сдвигающего регистра, установочные входы которых, кроме первого,1929подключены к выходам вторых элементов И, вторые входы которых соединены с выходом счетчика, подключенным к второму входу блока управ 5 ления, при этом информационный входпервого триггера и выход последнеготриггера сдвигающего регистра подключены соответственно к шине нулевого потенциала и выходу устройства 2,Недостатком известного устройст"ва является низкая надежность, таккак информация в памяти портитсяпри выводе,Цель изобретения - повышение надеж 15 ности устройства,Поставленная цель достигаетсятем, что в устройство для выводаинформации, содержащее первый регистр, группа выходов которогоо соединена с информационными входами блока памяти, второй и третийрегистры, элементы И и первый.элемент задержки, введены реверсивный счетчик, коммутатор, элемент25 сравнения, элемент ИЛИ-ЙЕ и второйэлемент задержки, вход которогосоединен с входами синхронизацииреверсивного счетчика и второгорегистра и с выходом первого элеЗО мента задержки, а выход - с первымвходом третьего элемента И и с входом синхронизации третьего регистра выходы которого являются информационными выходами устройства,вход вычитания реверсивного счетчика соединен с выходом первогоэлемента И, вход суммирования - свыходом второго элемента И и с вторым входом третьего элемента И, а4 О выходы - с адресными входами блокапамяти, выходы которого соединены синформационными входами второго регистра, первая группа входов элемента сравнения соединена с груп 45 пой входов элемента ИЛИ-НЕ, с группой выходов первого регистра, с информационными входами блока памятии с первой группой информационныхвходов коммутатора, вторая группа5 О входов - с второй группой информационных входов коммутатора и с груп.пой выходов второго регистра, первый выход - с первым входом первогоэлемента И, а второй выход - с первым входом второго элемента И, выход первого регистра соединен с входом элемента ИЛ 1-НЕ, вход синхрониза.ции первого регистра, вход считывания блока памяти и вход первого эле29 4 35 3 10194мента задержки являются первым управляющим входом устройства, второй управляющий вход устройства соединенс вторым входом четвертого и с первым входом пятого элементов И, выход четвертого элемента И соединен свторыми входами первого и второгоэлементов И, второй вход пятого элемента И соединен с выходом элемента ИЛИ-НЕ,выход - с управляющим входом коммутатора, выходы которого соединены с соответствующими входамитретьего регистра, выход третьегоэлемента И соединен с входом записиблока памяти, входы первого регистра являются информационными входамиустройства,На фиг. 1 приведена блок-схема устройства для вывода информации; лаФиг. 2 - блок-схема коммутатора. 20Устройство содержит первый регистр 1, первый 2 и второй 3 элементы И , реверсивный счетчик 4, третий элемент И 5, блок 6 памяти, второй регистр 7, элемент 8 сравнения, 25четвертый элемент И 9, элементИЛИ-НЕ 10, пятый элемент И 11, коммутатор 12, третий регистр 13, первый 1 Ц и второй 15 , элементы задержки, информационные входы 16,второй 17 и первый 18 управляющиевходы и информационные выходы 19,элементы ИЛИ 20, элементы И первой2 и второй 22 группы, инвертор 23,информационные выходы 24, управляющий вход 25, вторые 26 и первые27 информационные входы коммутатора,В исходном состоянии устройство для вывода информации имеет навыходе реверсивного счетчика 4 кодадреса блока 6 памяти (установкав нуль реверсивного счетчика 4 производится извне, цепи установки в нульдля упрощения не показаны ),на выходахрегистра 13- код выводимой информации по предыдущему адресу ЗУ, на выходах регистров 1 и 7 - код выводимой информации по предыдущему илиболее раннему адресу ЗУ, в блоке памяти 6 находятся коды выводимой инФормации предыдущей строки ЗУ,Устройство для вывода информацииработает в режиме "Вывод", соответствующем напичию на втором управляющем входе устройства 17 потенциаланизкого уровня, который, проходячерез пятый элемент ИЛИ 11 поступает на управляющий вход коммутатора,12 и через четвертый элемент И 9 на вторые входы первого и второгоэлементов И 2 и 3.Низкий потенциална управляющем входе коммутатора12 запрещает передачу и"разрядного кода из второго регистра 7 на входытретьего регистра 13 и разрешает передачу и-разрядного кода из первого регистра 1 на входы третьего,регистра 13. Низкие потенциалына вторых входах первого и второгоэлементов И 2 и 3 запрещают счетзадержанного на время С синхроимпульса, поступающего с первогоуправляющего входа 18 на входреверсивного счетчика 4, и содержимое реверсивного счетчика 4 не изменяется.На выходе ре.версивного счетчика4 присутствует код адреса блока 6памяти.Синхроимпульс, поступивший попервому управляющему входу 18,производит прием кода выводимойинформации из запоминающего устройства в первый регистр 1, считывание информации в выходной регистр блока б памяти по адресу,указанному кодом реверсивногосчетчика 4, синхроимпульс, задержанный на время , производитзапись во второй регистр 7 кодаинформации, хранимого в блоке 6памяти по адресу, указанному кодомреверсивного счетчика 4. Синхроимпульс, задержанный на время С +7,производит передачу и-разрядного ко"да выводимой информации из ЗУ свыходов первого регистра 1 в третий регистр 13 для дальнейшегосчитывания. Первый (знаковый ) разряд первого регистра 1 не участвует в передаче и на работу устройствав данном режиме не оказывает алияния.Устройство для вывода информации работает также.в режиме "Вывод с сохранением информации", соответствующем наличию на втором управляющем входе устройства 17 потенциала высокого уровня. Синхроимпульс, поступивший по первомууправляющему входу устройства 18,производит прием кода выводимойинформации из ЗУ в первый регистр 1и считывание информации в выходнойрегистр блока 6 памяти по адресу,указанному кодом реверсивногосчетчика 4. Синхроимпульс, задержан 3 10ный на время ь, производит записьо второй регистр 7 кода информации хранимого в блоке 6 памяти поадресу, указанному кодом ревероивного счетчика 4. В дальнейшем работа устройства для вывода информации происходит в зависимости отпринятой в первый регистр 1 кодавыводимой информации из ЗУ.Первый (знаковый ) разряд первого регистра 1 является служебным разрядом ( признаком сохранения выводимой информации изЗУ в блоке 6 памяти). Единица впервом (знаковом ) разряде указавает на необходимость записив блок 6 памяти, а нуль - на то,что запись в блок 6 памяти не производится,П р и м е р 1, В первом (знаковом) разряде первого регистра 1содержится единица. В этом случае потенциал высокого .уровняпервого (знакового) разряда первого регистра 1 поступает на входэлемента ИЛИ-НЕ 10 и через четвертый элемент И 9 на вторыевходы первого и второго элементов И 2 и 3, передавая управление реверсивным счетчиком 4 на схе.му 8 сравнения, Низкий потенциал выхода элемента ИЛИ-НЕ 10 через пятый элемент И 11 поступаетна управляющий вход коммутатора12, Низкий потенциал на управляющем входе коммутатора 12 запрещает передачу и-разрядного кодаиз втооого регистра :7 на входытретьего регистра 13 и разрешаетпередачу и-разрядного кода из первого регистра 1 на входы третьегорегистра 13. Синхроимпульс, задержанный на время ь, поступает навход синхронизации .реверсивногосчетчика 4 и увеличивает его содержимое на единицу, если входы, хранимые в первом 1 и втором 7 регистрах не равны, или уменьшаетсодержимое реверсивного счетчика4 на единицу, если коды, хранимыев первом 1 и втором 7 регистрах,равныСинхроимпульс задержанный навремя ь. + 2, производит передачу и-разрядного кода выводимой информации из ЗУ с выходов первогорегистрав третий регистр 13 длядальнейшего считывания 4, если коды, хранимые в первоми втором 9429 б7 регистрах, не равны, то запись содержимого первого и регистра 1 поадресу увеличенному на единицу ихранимого в реверсивном счетчике 4,в блок 6 памяти.П р и м е р 2. В первом (знаковом ) разряде первого регистра 1.содержится нуль, В этом случае потенциал низкого уровня первого (знаО кового ) разряда первого регистра 1 поступает на вход элементаИЛИ-НЕ 10 и через четвертый элемент И 9 на вторые входы первогои второго элементов И .2 и 3, запре 5, щает счет задержанного на время Тсинхроимпульса, поступающего е первого управляющего входа 18, на входреверсивного счетчика 4, и содержимое реверсивного счетчика 4 не из 20 меняется,Если в первом регистре 1 находит.ся код нуля, то на выходе элементаИЛИ-НЕ 10 появляется высокий потенциал., который, проходя через пятый25, элемент И 11, поступает на управляющий вход коммутатора 12, Высокийпотенциал на управляющем входе комму-,татора 12 запрещает передачу и-разрядного кода из первого регистра 1на входы третьего регистр,а 13и разрешает передачу и-разрядного кода из второго . регистра 7на, входы третьего регистра 13.Синхроимпульс , задержанный на,, время С 1+ 2 производит передачуЗ 5 , и-разрядного кода с вЫходов второгорегистра 7 в третий регистр 13для дальнейшего считывания. Еслив первом регистре 1 находится код, от"личный от нуля, то на выходе элемента ИЛИ-НЕ 10 появляется низкийпотенциал, который, проходя черезпятый элемент И 11, поступаетна управляющий вход коммутатора 12 .Низкий потенциал на управляющемвходе коммутатора 12 запрещает передачу и-разрядного кода из второго регистра 7 . на входы третьего регистра 13 и разрешает передачуи-разрядного кода из первого ре 50 гистра 1 на входы третьего регистра 13. ьинхроимпульс, задержанныйна время "ь + 2, производит передачу п-разрядного кода с выходов первого регистра 1 в третий регистр 3для дальнейшего считывания,При выводе информации из ЗУ последующему адресу процесс вывода повторяется.7 - 1019429 8Использование изобретения поз-сохранением или без сохранения инар ,волит расаирить область применения нации на адресах ЗУ, записи по кото- устройства для вывода инФормации; рым не производилось. Это дает заключающуюся в обеспечении вывода ин . возможность получать наряду с .обыч". формации из запоминающего устрой ным контурным изображением и цветное ства с кодом цвета (контраста ) с изображение.1019429 Фиг Составитель И, АлексеевТехред Л. Харитончик Корре ктор Гирняк едакто арен ко аказ 3705/43ВНИИПИ о 30 лиал ППП фПат Ужгород, ул. Проектнэ Тираж 706 Пударственного комитета СССРам изобретений и открытийсква, Ж, .Раушская наб д, 4/

Смотреть

Заявка

3383298, 06.01.1982

ПРЕДПРИЯТИЕ ПЯ А-7292

ОСТРИКОВ ВАЛЕРИЙ ДМИТРИЕВИЧ

МПК / Метки

МПК: G06F 3/04

Метки: вывода, информации

Опубликовано: 23.05.1983

Код ссылки

<a href="https://patents.su/6-1019429-ustrojjstvo-dlya-vyvoda-informacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для вывода информации</a>

Похожие патенты