Устройство регенерации информации для динамического блока матричной памяти
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 780035
Авторы: Ваврук, Елагин, Жижин, Тимофеенко, Филимонов
Текст
ОП ИСАНИЕ ИЗОБРЕТЕНИЯ Союз Советских Социалистических республик(61) Дополнительное к ввт. саид-ву 6 11 С 7/00 с присоединением заявки М Государстееииый комитет СССР ио делам изобретеиий и открытий(23) Приоритет Опубликовано 151180, Бюллетень йо 42 Дата опубликования описания 15. 11. 80(54) УСТРОЙСТВО РЕГЕНЕРАЦИИ ИНФОРМАЦИИ ДЛЯ ДИНАМИЧЕСКОГО БЛОКА МАТРИЧНОЙ ПАМЯТИ.Изобретение относится к области запоминающих устройств и может быть использовано в динамических запоминающих устройствах.Известно устройство регенерации информации для динамического блока матричной памяти, содержащее коммутатор адреса, одни входы которого подключены к входу устройства, а другие - к выходам счетчика адреса регенерации (11.Недостатком этого устройства явля.ется невысокое быстродействие.Наиболее близким техническим решением к изобретению является устройство регенерации информации для динамического блока матричной памяти, содержащее адресный блок, дешифратор строк, элементы памяти, блок синхронизирующих импульсов, причем одни входы адресного блока подключены к входным адресным шинам, управляющий вход подключен к первому выходу блока синхронизирующих импульсов, а выходы соединены с выходными адресными шинами устройства и входами дешифратора строк, стробирующий вход которого подключен ко второму выходу блока синхрониэирующих импульсов, а выходы соединены со входами установки единицы элементов памяти Г 2.Йедостатками .этого устройства являются удвоенная частота следованиязапросов на регенерацию, большоевремя ожидания окончания регенерации, в худшем случае равное временирегенерации всего объема памяти запоминающего устройства, поскольку ре 10 генерация информации выполняется путем последовательного перебора адресов строк. Эти недостатки устройстваприводят к снижению его быстродействия,Целью изобретения является повышение быстродействия устройства.Поставленная цель достигае сятем, что устройство содержит счетчйкадреса регенерации, дввяфратор адре 20 са регенерации и коммутатор, причемвыходы счетчика адреса регенерацииподключены к другим входам адресногоблока, к адресным входам коммутатораи дешифратора адреса регенерации,25 стробирующий вход которого подключенк третьему выходу блока синхрониэирующих импульсов, а выходы подклю"чены к входам установки нуля элементов памяти, выходы которых соеди 30 нены с информационными входами комму(22) Заявлено 27.12.78 (21) 2703321/18-24 (51)М. Кл.татора, выход которого подключен квходу блока синхронизируюцих импуль-,сов, четвертый выход которого соединен с входом счетчика адреса регене.рации.На чертеже изображена блок-схемапредложенного устройстна.Устройство содержит адресныйблок 1, дешифратор 2 строк, элементы3 памяти, коммутатор 4, счетчик 5адреса регенерации, дешифратор бадреса регенерации, блок 7 синхрониэируюцих импульсов, имеюций входыВПУСК, СБРОС и ЗАПРОС РЕГЕНЕРАЦИИ,входные адресные шины 8, выходныеадресные шины 9, входы 10 установкинуля и входы 11 установки единицы 1%элементов 3 памяти.Одни входы адресного блока 1 подключены к входным адресным шинам 8, другие входы - к выходам счетчика 5адреса регенерации, адресным входам 20коммутатора 4 и дешифратора б адресарегенерации, управляющий вход подключен к первому выходу блока 7 синхронизируюцих импульсов, а выходы соединены с выходными адресными шинами 9 2устройства и входами дешифратора 2строк, Стробирующий вход дешифратора2 строк подключен к второму выходу блока синхронизирующих импульсов 7,а выходы соединены с входами 11 уста- Знонки единицы элементов 3 памяти.Стробирующий вход дешифратора б адреса регенерации подключен к третьему выходу блока 7 синхрониэируюцих импульсов, а выходы подключены к входам 10 установки нуля элементов 3 памяти, выходы которых соединены с информационными входами коммутатора 4. Выход коммутатора 4 подключен к входу блока синхронизирующих импульсов 7, четвертый выход которого соединен с 40 входом счетчика 5 адреса регенерации.Устройство работает следуюцим образом.На вход блока 7 синхронизирующих импульсов постуйают сигналы СБРОС, 4 ПУСК и ЗАПРОС РЕГЕНЕРАЦИИ, По сигналу СБРОС блок 7 синхронизирующих импульсов устанавливается н исходное состояние, а элементы 3 памяти - в состояние "0 ". Если нет запросов на регенерацию, то производится работа на запись (считывание), и на управляющий вход адресного блока 1 с выхода блока 7 синхронизирующих -импульсов не поступает сигнал РЕГЕНЕРАЦИЯ. При этом адресный блок 1 коммутирует содержимое входных адресных шин 8 на выходные адресйые шины 9. С приходом сигнала ПУСК блок 7 синхронизирующих импульсов формирует строб, по которому дешифратор 2" ф) строк устанавливает один из элементов 3 памяти в состояние "1". Таким образом производится запоминание строки, к которой производилось обращение. Коммутатор 4 коммутирует в соответ- б 5 ствии с кодом адреса регенерации,поступающим с выходов счетчика адресарегенерации 5, выход одного иэ элементов 3 памяти на вход блока 7 синхронизирующих импульсов.С приходом сигнала ЗАПРОС РЕГЕНЕРАЦИИ блок 7 анализирует выходнойсигнал коммутатора 4. Если с выходакоммутатора 4 поступает сигнал "0",то блок 7 формирует сигнал РЕГЕНЕРАЦИЯ, по которому адресный блок 1коммутирует содержимое счетчика 5адреса регенерации на выходные адресные шины 9, и-производится один циклрегенерации. Одновременно блок 7синхронизируюцих импульсов формируетстроб, по которому дешифратор б адреса регенерации обнуляет один из элементов 3 памяти. Причем, если производится регенерация 1-й строки, тообнуляется элемент 3 памяти, соотйветствующий строке ) + в , где й - количество строк блока памяти (послестроки й идет строка 1, т.е. имеетместо циклический перенос),По окончании цикла регенерациисигнал РЕГЕНЕРАЦИЯ снимается, а ксодержимому счетчика 5 адреса регенерации прибавляется единица.Если сприходом сигнала ЗАПРОСРЕГЕНЕРАЦИИ на ныходе коммутатора4 стоит "1", то формирование сигнала РЕГЕНЕРАЦИЯ блокируется, цикл ре-генерации не производится, вырабатывается строб, по которому дешифраторб адреса регенерации обнуляет соответствующий элемент 3 памяти, а затем к содержимому счетчика 5 адреса регенерации прибавляется единица.Таким образом, по одному запросуна регенерацию производится одинцикл регенерации, если за последнийпериод времени - ТР (Т - допусти 23 "Рмое время хранения информации вдинамическом запоминающем устройстве) к данной строке не производилось обращение. Это снижает максимальное время ожидания окончаниярегенерации по длительности одногоцикла регенерации.Сигналы ЗАПРОС РЕГЕНЕРАЦИИ посту 2пают с периодом 3 НТР,т.е. каждаястрока регенерируется с периодом23ехнико-экономическое преимущество описываемого устройства заключается в том, что в нем максимальное время ожидания окончания регенерации информации снижено до длительноСти одного цикла регенерации,чтоповышает быстродействие устройстваи, при применении его в вычислительной системе, исключает конфликтные ситуации между процессором и динамическим блоком матричной памяти.780035 Формула изобретения Устройство регенерации информации для динамического блока матричной памяти, содержащее адресный блок, дешифратор строк, элементы памяти, блок синхронизирующих импульсов, причем одни входы адресного блока подключены к входным адресным шинам, управляющий вход подключен к первому выходу блока синхронизирующих импульсов, а выходы соединены с выходными адресными шинами устройства и входами дешнфратора строк, стробирующий вход которого подключен ко второму выходу блока синхронизирующих импульсов, а выходы соединены со входами установки единицы элементов памяти, о т л и ч а ю щ е е с я тем, что, с целью повышения быстродействия устройства, оно содержит счетчик адреса регенерации, дешифратор адреса регенерации и коммутатор,причем выходы счетчика адреса регенерации подключены к другим входамадресного блока, к адресным входамкоммутатора и дешифратора адресарегенерации, стробирующий вход кото 5 рого подключен к третьему выходу блока синхронизирукцих импульсов, авыходы подключены к входам установкинуля элементов памяти, выходы кото-) входами коммутатора, выход которогбподключен к входу блока синхронизи-.рующих импульсов, четвертый выходкоторого соединен с входом счетчикаадреса регенерацииИсточники Информации,15 принятые во внимание при экспертизе1, Аррсасоп герогй звр 1 ууоцг купавс КАВ (асгоргосезвогпйегГасе), пСе Согрогайоп, 1976.2. Авторское свидетельство СССР20 г 514346, кл. 6 11 С 21/00, 1974(прототип),9330/16 тираж 662 Подписное Филиал ППП Патент,г,Ужгород, ул, Проектна
СмотретьЗаявка
2703321, 27.12.1978
ПРЕДПРИЯТИЕ ПЯ В-8751
ВАВРУК ЕВГЕНИЙ ЯРОСЛАВОВИЧ, ЕЛАГИН АНАТОЛИЙ НИКОЛАЕВИЧ, ЖИЖИН ВЛАДИМИР СЕРГЕЕВИЧ, ТИМОФЕЕНКО ВЕРА ЕВГЕНЬЕВНА, ФИЛИМОНОВ АЛЕКСАНДР АЛЬДОНОВИЧ
МПК / Метки
МПК: G11C 11/403
Метки: блока, динамического, информации, матричной, памяти, регенерации
Опубликовано: 15.11.1980
Код ссылки
<a href="https://patents.su/3-780035-ustrojjstvo-regeneracii-informacii-dlya-dinamicheskogo-bloka-matrichnojj-pamyati.html" target="_blank" rel="follow" title="База патентов СССР">Устройство регенерации информации для динамического блока матричной памяти</a>
Предыдущий патент: Способ неразрушающего считывания информации
Следующий патент: Буферное запоминающее устройство
Случайный патент: Газлифтный клапан