Устройство для сопряжения с памятью
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1304029
Авторы: Исаенко, Самчинский, Сенников, Смук, Шаров
Текст
СОЮЗ СОВЕТСНИСОЦИАЛИСТИЧЕСНРЕСПУБЛИК ац 130402(5 06 Р 12 0 ПИСАНИЕ ИЭОБРЕТЕНИД ВТОРСКОМУ СВИДЕТЕЛЬСТВУ(54) У МЯТЫ (57) И цифр ов может ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ(56) Мойе 1 1600 А. 1,ое 1 с Ягаге Апа 1 угег Орегаг 1 п 8 апй Бегч 1 се папца 1 Йею 1 есг.-РасЕагд соврапу/Со 1 огайо Ярг 1 пу 01 ч 1 з 1 опз 1900. Сагйег ог где Сода гоаб Со 1 огайо Ярг 1 пез, Со 1 огайо, ЦБА, р. 4 - 11, Г 18 4 - 8.Авторское свидетельство СССР Ф 1246101, кл. С 06 Р 12/00, 1985,ОЙСТВО ДЛЯ СОПРЯЖЕНИЯ С ПАбретение относится к обла вычислительной техники и ыть использовано в анализаторах логических состоянии, Целью изобретения является расширение функциональных воэможностей устройства засчет контроля входных сигналов по изменению состояния, Устройство содер - жит регистр 6 маски, регистр 7 задания синхрослова, первую группу И 8 элементов, группу элементов сравнения 9, элемент И 10, коммутатор 11, первый КБ-триггер 12, вторую группу элементов И 13, группу КБ-триггеров 14,.элемент ИЛИ 15, П-триггер 16, второй регистр 17 данных, элементИ 18, элементы 19 и 20 задержки, второй Ю-триггер 21, регистр 22. данных, Устройство обеспечивает запись в память информации состояния анализируемого процесса с контролем входных сигналов по изменению состояния, 1 ил.40 1 13040Изобретение относится к цифровойвычислительной технике и может быть использовано в анализаторах логических состояний.Цель изобретения - расширение 5 функциональных возможностей за счет контроля входных сигналов по изменению состояния.На чертеже изображена структурная схема устройства. 10Устройство содержит первую группу 1 информационных входов, группу 2 входов приоритетов, вторую группу 3 информационных входов, входы 4 управления записью в регистры маски 15 и задания синхрослова, вход 5 сброса, регистр 6 маскирегистр 7 задания синхрослова, первую группу элементов И 8, группу элементов 9 сравнения, элемент И 10, коммутатор 11, 20 первый КБ-триггер 12, вторую группу элементов И 13, группу КБ-триггеров 14, элемент ИЛИ 15, Р-триггер 16, второй регистр 17 данных, элемент И 18, элементы 19 и 20 задержки, второй КЯ-триггер 21, первый регистр 22 данных, группу информационных выходов 23 и выход 24 сигнала запуска устройства.На входы 1 поступает контролируе мая информация. В соответствии с инФормацией, поступающей на входы 2, осуществляется коммутация входов 1 в соответствии с требуемыми приоритетами. Входы 3 служат для передачи ин формации в регистры маски 6 и задания синхрослова 7, Информация в регистры 6 и 7 записывается при поступлении соответствующих сигналов на входы 4. Вход 5 служит для установки устройства в исходное состояние. Регистры 6 и 7 осуществляют хранение информации о маскировании входов 1 и о значении начального слова контролируемой информации соответствен но, Элементы И 8 предназначены для передачи входной информации после маскирования на входы коммутатора.При помощи элементов 9 осуществляется поразрядное сравнение информа ции, поступающей на входы 1, со значением начального слова контролируемой информации, Элемент И 10 определяет момент поступления заданного начального слова информации, а триг гер 12 фиксирует этот факт.Коммутатор 11 осуществляет коммутацию выходов элементов 8 в соответствии с информацией о приоритетах 29 2входов 1, поступающей с выходов 2, Элементы И 13 на основании сигналов с выходов триггера 12 и триггеров 14 группы транслируют сигналы с выходов коммутатора 11. Триггеры 14 хранят информацию об изменении состояния входов 1, разрешенного содержимым регистра 6 после поступления началь" ного слова контролируемой информации в соответствии с заранее выбранными приоритетами после выдачи очередного сигнала на выход 24. Элемент ИЛИ 15 определяет изменение состояния входов на основании сигналов с выходов элементов И 13 с последующей Фиксацией факта изменения с помощью триггера 16. Регистр 17 хранит текущее состояние входов 1 после поступления сигналов с выхода элемента ИЛИ 15. Элемент И 18 при сброшенном триггере 21 подключает выход триггера 16 к установочному йходу триггера 21. При помощи элементов 9 и 20 задержки осуществляется формирование сигналов сброса триггеров 14, 16 и 2 1 соответственно после выдачи сигнала на выход 24. Триггер 21 осуществляет формирование сигналов, поступающих на вход записи регистра 22 и выход 24, Регистр 22 хранит информацию, выдаваемую на выходы 23 в сопровожде-. нии сигнала на выходе 24.Устройство работает следующим образм.Перед началом работы по сигналам поступающим с выходов 4, осуществляется запись в регистры 6 и 7 соответственно кода маски и кода синхрослова начала контролируемой информации, поступающих с входов 3, Кроме того, в соответствии с сигналами, поступающими с входов 2, осуществляется коммутация входов 1 в соответствии с заранее выбранными приоритетами. Далее по сигналу с входа 5 осуществляется установка триггеров 12 и 14 группы, 16 и 21 в исходное нулевое состояние. При поступлении на входы 1 комби-. нации, совпадающей с содержимым регистра 7 и определяющей начало контролируемой информации, на входе элемента И 10 Формируется сигнал, устанавливающий триггер 12 в единичное состояние. С выхода триггера 12 поступает сигнал, подключающий элементы И 13 группы к выходам коммутатора 11.3 3040При поступлении на входы 1 устФ ройства комбинации, разрешенной содержимым регистра 6, на выходе соответствующих элементов И 8 группы формируются сигналы, поступающие через коммутатор 11 на входы элементов И 13 группы. В соответствии с сигналами, поступающими с выходов элементов И 13 группы, осуществляется установка соответствующих тригге- О ров 14 группы. Сигналами с инверсных выходов соответствующих тригге. ров 14 группы осуществляется отключение соответствующих входов 1 устройства и всех остальных входов 1 устройства, имеющих меньший приоритет, установленный в соответствии с сигналами на входах 2. Тем самым запись информации, поступающей с входов 1 на входы регистра 17 в 20 течение времени передачи информации с выходов 23 устройства, осуществляется только при поступлении сигналов на входы 1 устройства, имеющих больший приоритет по сравнению с 25 установленным на триггерах 14 группы. Одновременно при поступлении с выходов элементов И 13 группы сигналов на выходе элемента ИЛИ 15 формируется сигнал, в соответствии с которым осуществляется запись информации с выходов 1 в регистр 17, а также устанавливается триггер 16 в единичное состоя 35 ние. Сигнал с выхода триггера 16 через элемент И 18, на другом входе которого присутствует единичный сигнал с инверсного триггера 21, поступает на вход триггера 21, устанавливая последний в единичное состояние. Нулевой сигнал с инверсного выхода триггера 2 1, поступающий на вход элемента И 18, отключает выход триггера 16 от входа триггера 21. Сйгнал с прямого выхода триггера 21 поступает на вход регистра 22, разрешая запись информации с выходов регистра 17 в регистр 22. Кроме того, сигнал с прямого выхода триггера 21 поступает на выход 24 устройства, свидетельствуя о появлении на выходах 23 устройства контролируемой информации, а также иа вход элемента 20 задержки. Через интервал времени, требуемый для передачи информации с выходов 23 устройства и формируемый при помощи элемента 20 задержки, осуществляется сброс триггера 21, после чего сигна 29 4лом с инверсного выхода триггера 21, поступающим на вход элемента И 18, разрешается передача сигнала с выхода триггера 16 через элемент И 18 на вход триггера 21. В результате при установленном триггере 16 осуществляется установка триггера 21, В противном случае установка триггера 2 1 осуществляется после поступления на входы 1 соответствующей комбинации и формирования сигнала на выходе элемента ИЛИ 15 с последующей установкой триггера 16. После сброса триггера 21 сигналом с выхода элемента 20 задержки через интервал времени, необходимый для передачи сигнала с выхода триггера 16 и срабатывания триггера 19, формируется сигнал, устанавливающий. триггер 11 группы и триггер 16 в исходное нулевое состояние.Формула изобретенияУстройство для сопряжения с памятью, содержащее регистр маски,регистр задания синхрослова, группу из п элементов И (где и - число информационных входов устройства), группу из п элементов сравнения, пер/вый регистр данных, П-триггер, первый Ю-триггер, элемент И, элемент ИЛИ и первый элемент задержки, причем информационные входы первой группы устройства соединены с первыми входами элементов И группы и элементов сравнения группы, информационные входы второй группы устройства соединены с информационными входами регистров маски и задания синхрослова, управляющие входы которых подключены к соответствующим входам управления записью в регистры устройства, выходы регистров маски и задания синхрослова соединены с вторыми входами соответственно элементов И группы и элементов сравнения группы, выходы элементов сравнения группы подключены к входам элемента И, выход которого соединен с установочным входом первого КБ-триггера, вход сброса которого и первый вход сброса Р-триггера соединены с входом сброса устройства, информационный вход П-триггера подключен к шине единичного потенциала устройства, вход синхронизации Э-триггера соединен с выходом элемента ИЛИ, второй вход сброса П-триггера соединен с выходом элемента за1304 Составитель С. БурухинТехред М.Ходанич Корректор Л,Пилипенко Редактор Е.Копча Заказ 1312/49 Тираж 673 ПодписноеВНИИПИ Государственного комитета СССРпо делам изобретений и открытий113035, Москва, Ж, Раушская наб., д, 4/5 Производственно-полиграфическое предприятие, г, Ужгород, ул, Проектная,4 держки, выходы первого регистра данных соединены с информационными выходами устройства .группы, о т л и ч аю щ е е с я тем, что, с целью расширения функциональных возможностейустройства эа счет контроля входныхсигналов по изменению состояния, вустройство введены коммутатор, втораягруппа из п элементов И, группа из(и) КЯ-триггеров, второй регистр 10данных, второй КЯ-триггер, второйэлемент задержки и второй элемент И,причем выходы элементов И первойгруппы подключены к информационнымвходам коммутатора, управлякзцие входы и выход которого соединены соответственно с группой входов приоритетов устройства и с первыми входамиэлементов И второй группы, вторыевходы которых соединены с выходом 20первого КБ-триггера, выходы элементов И второй группы соединены с входами элемента ИЛИ, выходы -х(1 4 дс п) элементов И второй группы подключены к установочным входам 25д-х КБ-триггеров группы, нулевой выход " го КБ-триггера группы соединен с(х+2) "ми входами К-х элементов И 029 6второй группы (.Ки), выход элемента ИЛИ соединен с входом синхронизации второго регистра данных, инфор"мационные входы и выходы которогосоединены соответственно с информационными входами первой группы устройства и с информационными входамипервого регистра данных, выход П-триггера подключен к первому входу второго элемента И, второй вход которогосоединен с нулевым выходом второгоКЯ-триггера, установочный первыйи второй входы сброса которого соединены соответственно с вьФодом второго элемента И, с входом сброса устройства и с выходом второго элемента задержки, единичный выход второгоКБ-триггера соединен с входом синхронизации первого регистра данных, свыходом сигнала запуска устройстваи входом второго элемента задержки,выход которого соединен с входом первого элемента задержки, выход которого соединен с первыми входами сбросавсех КБ-триггеров группы, вторыевходы сброса которых соединены свходом сброса устройства.
СмотретьЗаявка
3960629, 03.10.1985
ПРЕДПРИЯТИЕ ПЯ В-8751
ИСАЕНКО ВЛАДИМИР АНДРЕЕВИЧ, САМЧИНСКИЙ АНАТОЛИЙ АНАТОЛЬЕВИЧ, СЕННИКОВ ВИТАЛИЙ ЛЕОНИДОВИЧ, СМУК РОСТИСЛАВ ТЕОДОРОВИЧ, ШАРОВ БОРИС ГРИГОРЬЕВИЧ
МПК / Метки
МПК: G06F 12/00
Метки: памятью, сопряжения
Опубликовано: 15.04.1987
Код ссылки
<a href="https://patents.su/4-1304029-ustrojjstvo-dlya-sopryazheniya-s-pamyatyu.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для сопряжения с памятью</a>
Предыдущий патент: Устройство для визуального контроля исполнения программ
Следующий патент: Устройство для управления доступом к памяти от двух цвм
Случайный патент: Способ увеличения адгезии эластомеров и вулканизатов