Преобразователь кода
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 834906
Автор: Федосов
Текст
ОПИСАНИЕ ИЗОБРЕТЕНИЯ Союз СоветскихСоциалистическихРеспублик оц 834 906 К АВТОРСКОМУ Св ИТВЛЬСТВУ(51)М., Кл з Н 03 К 13/243 с присоединением завки ЙУГосударственный комнтет СССР. по делаю нзобретеннй н открытий(54) ПРЕОБРАЗОВАТЕЛЬ КОДАв Изобретение относится к автоматике и вычислительной технике и предназначено для,преобразования равно" весного кода из десятичной системы счисления в восьмеричную с произвольным законом преобразования.Известен комбинационный преобразователь многоразрядного кода одного типа в код другого типа, содержащий преобразователи единиц и десятков и сумматоры единиц, десятков и сотен 11;Однако в преобразователях еди" ниц и десятков преобразованию подвергаются все кодовые комбинации преобразуемого кода, что усложняет оборудование и увеличивает количество элементов.Известен также преобразователь кода, содержащий, в каждой декаде последовательно соединенные дешифра" тор и шифратор, причем входы дешифратора соединены с входными шинами, а также общий для всех декад дополнительный шифратор, входы которого соединены с выходными шинами старших разрядов 21.Однако данное устройство является сложным и содержит большое количество элементов. Цедь изобретения - урощение преобразовательных функций и повышениенаджености..Поставленная цель достигаетсятем, что в преобразователь кода издесятичной системы счисления в восьмеричную, содержащий в каждой декаде последовательно соединенные дешифратор и шифратор, причем входыдешифратора соединены с входнымишинами, а также общий для всех декад дополнительный шифратор, выходыкоторого соединены с выходными шинамистарших разрядов, в каждую декадувведены элемент ЙЛИ и коммутатор надва направления, первые информацион-,ные входы которого соединены с выходами шифратора, вторые информацион- .ные входы коммутатора объединены по О разрядно с входами дешифратора, прямой и инверсный управляющие входыкоммутатора объединены и подключенык выходу элемента ИЛИ данной декады,оба входа которого соединены с выходами дешифратора указанной декады,а также общий для всех декад элементИЛИ, причем входы общего элементаИЛИ соединены с выходами элементовИЛИ всех декад, а выход общего элемента ИЛИ соединен со входом дополнительного шифратора, выходы коммутаторов соединены с выходными шинами младших разрядов.На чертеже представлена функциональная схема предлагаемого устройтваа.Комбинационный преобразователь имеет несколько декад. Первая декада определена входными шинами 1-5, вторая - входными шинами 6-10. Каждая декада содержит дешифратор 11, шифратор 12, коммутатор 13 на два направления и элемент. ИЛИ 14. Кроме того, в преобразователь входит общий элемент ИЛИ 15, дополнительный шифратор 16 и выходные шины 17-31.Устройство работает следующим образом.На входных шинах 1-5 и 6-10 действует равновесный код десятичной системы счисления. Если его кодовые комбинации во всех декадах соответствуют цифрам 0 - 7, то они без преобразования проходят через открытое второе направление коммутаторов 13 на выходные шины 17-21 и 22-26, так как на управляющих входах коммутаторов сигналы от элементов ИЛИ 14 отсутствуют, а первое направление закрыто. При этом на выходе общего элемента ИЛИ 15 сигнала тоже нет и дополнительный шифратор .16 возбуждает на выходных шинах 27-31 кодовую комбинацию цифры 0 в равновесном коде. Если в преобразуемом коде в какой-либо декаде есть кодовая комбинация цифры 8 . (или 9), то возбуждается соответственно первый (или второй) выход дешифратора 11 этой декады, появляется сигнал на выходе элемента ИЛИ 14, открывается первое и закрывается второе направление коммутатора 13, на выходах шифратора 12 появляется кодовая комбинация цифры 0 (или 1) в равновесном коде, которая через открытое первое направление коммутатора возбуждает выходные шины 17- 21 (или 22-26). При этом на выходе общего элемента ИЛИ 15 появляется сигнал и дополнительный шифратор 16 возбуждает на выходных шинах 27- 31 кодовую комбинацию цифры 1 в равновесном коде. Таким образом, на выходных шинах 17-31 возможны кодовые комбинации только цифр 0 -7, что соответствует восьмеричной системе счисления. В связи с тем, что дешифрации и шифрации подвергаются только две цифры из десяти возможных десятичной системы счисления, дешифраторы 11 и шифраторы 12 и 16 достаточно простые и реализуются на малом количестве элементов. формула изобретенияПреобразователь кода из десятичной системы счисления в восьмеричную, содержащий в каждой декаде последовательно соединенные дешифратори шифратор, причем входы дешифраторасоединены с входными шинами, а так 20 же общий для всех декад дополнительный шифратор, выходы которого соединены с выходными шинами старших разрядов, о т л и ч а ю щ и й с я тем,что, с целью упрощения и повышения25 надежности, в каждую декаду введеныэлемент ИЛИ и коммутатор на два направления, первые информационные входы которого соединены с выходами шифратора, вторые информационные входыкоммутатора объединены поразрядцос входами дешифратора, прямой иинверсный управляющие входы коммутатора объединены и подключенык выходу элемента ИЛИ данной декады,оба входа которого соединены с выходами дешифратора укзанной декады, атакже общий для всех декад элементИЛИ, причем входы общего элементаИЛИ соединены с выходами элементовИЛИ всех декад, а выход общего эле"0 мента ИЛИ соединен со входом дополнительного шифратора, выходы коммутаторов соединены с выходынми шинамимладших разрядов,Источники инФормации,4 принятые во внимание при экспертизе1. Авторское свидетельство СССР9 217708, кл. 6 Об Р 5/02,17.04.67.2, Авторское свидетельство СССР9 595859, кл, Н 03 К 13/243, 19.07.76. 4/5 илиал ППП "Патент", г. Ужгород, ул. Проектная, 4 эвв твенног бретени 5-35, Р Тираж ВНИИПИ Государ по делам изо 13035, Москва, омитета С открытий ская наб.
СмотретьЗаявка
2791716, 04.07.1979
ПРЕДПРИЯТИЕ ПЯ Р-6886
ФЕДОСОВ ЮРИЙ ФЕДОРОВИЧ
МПК / Метки
МПК: H03K 13/243
Метки: кода
Опубликовано: 30.05.1981
Код ссылки
<a href="https://patents.su/3-834906-preobrazovatel-koda.html" target="_blank" rel="follow" title="База патентов СССР">Преобразователь кода</a>
Предыдущий патент: Дешифратор числового кода
Следующий патент: Устройство для анализа импульсныхпоследовательностей
Случайный патент: Устройство для укладки пробок в изложницы