Устройство для контроля аналоговых параметров

Номер патента: 561171

Автор: Барановский

ZIP архив

Текст

Союз Советскин Социалистическю РеспублиОПИСАНИЕИЗОБРЕТЕН ИЯК АВТОРСКОМУ СВНДИТЕЛЬСТВУ(51) М, Кл. 605 В 23/О явлено 06,04,76(21) 2343792/24 осударстаеннын номнтетСовета Мннаотров СССРоо делам нзобретеннйн открытнй"о 05.06.77, ю 5) Лата опубликования описания 04.08.77 2) Автор изобретен. Барановский 71) Заявител 4) УСТРОЙСТ АНАЛОГОВ КОНТРОЛЯ РАМЕТРОВ сравнбуем ым нню собств рным временем, тредля процесса иэмер с присоединением заявки Изобретение относится к области измерения аналоговых параметров и может быть использовано в системах автоматического контроля параметров. сИзвестно устройство,для контроля параметров, в котором измерение проводится последовательным их лсдключением через коммутатор к измерителю 11,1.При последовательном контроле параметров из-за сравнительно невысокого бь 1 стро- о действия алектромехвпических коммутаторов значительное время, затрачиваемое при измерении комплекса параметров объек та контролп, приходится на процесс коммутации, причем оно может быть существенно больше времени, затрачиваемого собственно на измерение. При большом числе контролируемых параметров объекта и отграниченном времени контроля необходимо сокращать суммарное время измерения па раметрон еСокращениевремени контропя путем введения в состав арапаратуры контроля нескольких измерягелей проводит к аппаратурной избыточности; Ж Из известных устройств наибопее бпиэким по технической сущности является устройство, содержащее поспедоватепьно соединенные переобраэоватепь аналог-код,блок сравнения, блок вывода и блок памяти, выход которого подключен ко второмувходу бпока сравнения, и бпок управпепия,выходы которого подкпючены соответственно к омандным входам коммутатора, бпо,ка памяти, блока сравнения и бпока вывода 2 1.При последовательном контроле параметров после коммутации и преобразованияв кодовую форму каждый контролируемыйпараметр сравнивается первоначально с номинальным значением, и далее результатвычитания сравнивается с полем допуска,Величины номинального значении н полядопуска считываются из блока памяти посоответствующим командам из блока упралзлениы,Большов общее время, эатрачивае контроль комплекса параметров, ииия, .обусловлено инерционностью комму. тор. Г 1 ри этом каждому циклу измерения одного параметра предшествует процесс коммутации.Пелью изобретения является повышениебыстродействия устройства.Эта цель достигается тем, что в предложенное устройство введены три блокавычитания, блок сложения, сумматор абсолютных величин и блок эталонных сигналов. Первые входы первого и второго блока вычитания подключены к одному иэ выходов .коммутатора. Вторые входы блоков вычитания подключены к выходам блока эталонных сигналов. Первы входы третьегоблока вычитания и блока сложения соединеныс выходом первого блока вычитания, вторыевходы - с выходом второго блока вычитания,а выходы - с входами сумматора абсолютных величин, выход которого соединен совходом преобразователя аналоп-код,Сущность изобретения заключаетсяв тЬм, что после сравнения в аналоговойформе поступающих для контроля параметров с номинйцьными значениями проводится 25ихсовместное преобразование и формирование такой функции параметров, сравнением значения которой с полем допуска можно провести оценку каждого из контролируемых параметров на соответствие обла- зоати допустимых значенийБлок-схема устройства приведена нвчертеже.Устройство содержит коммутатор 1 сдвумя входамИ, выходы которого подклю- З 5чеиы к первым входам двух блоков. 2,3вычитания. Вторые входы последних соединены с различными выходами блока 4, эталонных сигналов, Первые входы третьего блока б вычитания и блоки 6 сложения 40соединены с выходом первого блока 2 вычитания, вторые входя - с выходом вторэга, биаа Э вычитания, а выходя шщкдсненыко входам сумматора 7 абсапотных величин,Вьццщсумматора 7 соединен совходомцреобраэователя 8 аналог-код, к выходу которого подключены последовательно соединенные блок 9 сравнения и блок 10 вывода.Второй вход блока 9 сравнения подключенк выходу блока памяти 11, Командные 50входы коммутатора 1, блока 4 эталонныхсигналов, блока 9 сравнения, блока 10 вывбда и блока памяти 11 подключены к раздельным выходам блока 12 управления.Устройство работает следующим обраэом,После .трохождения через коммутатор 1сигналы, характеризующие контролируемые параметры, поступают каждый напервый вход одного из блоков 2,3 вычитвния, на вторые входы которых поступают аналоговые сигналы из блока 4 эталонных сигналов, величины которых равны номинальным значениям контролируемых цараметров. Полученные на выходах блоков 2,3 вычитания две разности величин поступают на разные входы блока 6 сложения и блока 5 вычитания, с выхода которых сигналы поступают на вход сумматора 7 абсолютных величин. После суммирования результирующий сигнал поступает на вход преобразователя 8 аналог-код и затем сравнивается в блоке 9 сравнения в цифровой форме с величиной поля допуска, Результат сравнения подается в блок 10 вывода. Величина поля допуска считывается в блоке 9 сравнения иэ блока памяти 11. Совместная работа коммутатора 1, блока памяти 1 1, блока 9 сравнения, блока 4 эталонных сигналов и блок 10 вывода обеспечивается блоком 12 управления.Последовательность операций, связанных с преобразованием контролируемых параметров, реализуемых блоками 2-7, обеспечивает, в результате получение на выходе сумматора 7 абсолютных величин такой функции контролируемых параметров, сравнением значения которой с полем допуска возможно оценить соответствие каждого иэ контролируемых параметров области допустимых значений, поэтому выход зв пределы поля допуска, хотя бы одного из контролируемых параметров, фиксируется блоком 9 сравнения.Предлагаемое устройство позволяет существенно сократить время контроля комплекса параметров зв счет уменьшения общего времени коммутации. формула изобретения Устройство для контроля аналоговых параметров, содержащее последовательно сое диненные преобразователь аналог-код, блок сравнения и блок вывода, блок памяти, выход которого подключен ко второму входу блока сравнения, и блок управления, выходы которого подключены к командным входам коммутатора, блока памяти, блока сравнения и блока вывода, о т л и ч а ю ш е е с я тем, что, с целью повышении быстродействия устройства, оно содержит три блока вычитания, блок сложения, сумматор абсолютных величин и блок эталонных сигналов; причем первых зходы первого н второго блоков вычитания подключены к одному иэ выходов коммутатора, вторые входы блоков вычитания подключены к выхоЗаказ 1572/151 ТирФк 1095 Подписное БНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий 113035, Москва, Ж-Э 5, Раун:окая наб., д. 4/5Филиал ППП атент", г, Ужгород. ул. Проектная, 4 дам блока эталонных сигналов; первыевходы третьего блока вычитания н блокасложения соединены с выходом первогоблока вычитания, вторые входы - с выходом второго блока вычитания, а входы - свходами сумматора абсолютных величин,выход которого соединен со входом преобразователя аналог-код,Источники информации, принятые во внимание при экспертизе;1, Авторское свидетельство СССР % 418833, М.кл . 605 В 23/02 1070 г.2. Гольдин Б, М. "Автоматизация контроля радиоэлектронного оборудования су. дов", Судостроение, Л., 1968, стр. 152 рнс. 91.

Смотреть

Заявка

2343792, 06.04.1976

ПРЕДПРИЯТИЕ ПЯ А-7284

БАРАНОВСКИЙ ГЕОРГИЙ ИВАНОВИЧ

МПК / Метки

МПК: G05B 23/02

Метки: аналоговых, параметров

Опубликовано: 05.06.1977

Код ссылки

<a href="https://patents.su/3-561171-ustrojjstvo-dlya-kontrolya-analogovykh-parametrov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля аналоговых параметров</a>

Похожие патенты