Двоично-десятичный сумматор
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 421007
Авторы: Акимов, Бери, Изобретени, Хрычев
Текст
О П И С Н 1 н) 421007ИЗОБРЕТЕНИЯ Союз Советских Социалистических Республик(32) ПриоритетОпубликовано 25.03,74. Бюллетень М 11Дата опубликования описания 19.08.74 Государственный комитетСовета Министров СССРпо делам изооретенийи открытий(72) Авторы изобретения В. Г. Каган, Б. И, Акимов, Ю, Д, Бери, С. Л. Рояк и А, А. Хрычев Новосибирский электротехнический институт(54) ДВОИЧНО-ДЕСЯТИЧНЫЙ СУММАТОР Изобретение относится,к вычислительной техничке и может быть исполызовано в специализированных вычислительных машинах, напримерв цифровых оистемах программного управления движением.Известные двоично-десятичные сумматоры накапливающего типа, )содержащие двоичнодесятичные декады, соединенные между собой цепями переноса, цепью циклического перено. са и;имеющие внутри декад цепи коррекций, обладают ограниченными функциональными возможностями.В:предлагаемый сумматорс целью расширения функциональных возможностей, в каждую декаду дололнителыно,возведены триггер и схемы совпадения, причем выходы лишний задержек каждой декады сумматора соединены непосредственно с первой рруппой схем совпадения, управляющие входы которых подключены к шпице сдвига влево, и через инверторы, за исключецием выхода младшего разряда каждой декады, ко второй группе,схем сопадеНия, управляющие входы которых подключены к шпице сдвига влраво, выходы первой цруппы схемам совпадения соединены со входами одноименных двоичных р азрядов данной декады сумматора, а,выходы второй грунины схем совпадения соединены со входами первых трех младших разрядов даиной декады, выходы линий задержек младших разрядов всех декад,кроме первой, н знакового,разряда соединены со,входами одной и через инвертор другой схем совпадения, входы которых подсоединены к шине сдвига вправо, а выходы, подключе ны соответственно к единичному и нулевомувходам триггера данного разряда, единичный выход которого соединен со входами двух схем совпадения, вторые, входы которых подключены к шине коррекции результата, а вы ходы соединены со входами,первого ц третьегоразрядов предыдущей младшей декады, выход линии задержками младшего разряда каждой декады сумматора подключен через одну схему совпадения, другой вход которой соединен 15 с шиной сдвига вправо, инвертор и другуюсхему совпадения, управляющей вход которой соединен с шиной переноса младшей декады, к шине переноса собственной декады. 20 На чертеже 1 представлена функциональнаясхема предлагаемого двоично-десятцчного сумматора накапливающего типа, на котором можно осуществить реверсивный сдвиг.Функциональная схема включает а двоично десятичных декад 1 сумматора с цепями пере,носа и цепью циклического переноса, элементы 2 задержкисобирательные схемы 3, схемы 4 - 11 совпадения, ннверторы 12 - 14 н триггеры 15 с раздельными входами. Для осуществ ления суммирования служат входы 16 схем 45 10 15 20 25 совпадения, вторые входы, которых объединяются по всем декадам общей шиной 17.Для сдвига влево выход 18 каждого двоичного разряда декад сумматоравключая знаковый, через элемент 2 задержки, схемы 5 совпадения и ."обирательные,схемы 3 подключен на вход 19 этого же двоичного разряда декады сумматора. Входы 20 схем 5 совпадения объединены общей шиной 21,Для сдвига вправо выход 18 каждого двоичното разряда декад 1,оумматора, за исключением младщего,двоичного разряда каждой декады, через злемент 2 задержки, инверторы 12, схемы б совпадения и собирательные схемы 3 подключен ко входу 19 предыдущего младшего двоичного разряда данной декады, Входы 22 схем б,совпадения и входы 23 собирательных схем 3 объединяются общей шинной 24. Выход 18 младших разрядов каждой декады через элемент 2 задержки, схемы 7 совпадениявторые входы которых объединены общей шиной 24, через инверторы 13 подключен ко входу схемы 8 совпадения, выход которой подключен,к шине переноса собственной декады, Ко,входу 25 схемы 8 совпадения подключена шина,нерейноса младшей декады.Кроме того, выход 18 младшего разряда каждой декады, за исключением самой младшей, и выход 18 знакового разряда через элемент 2 задержки соединен со входом схемы 9 совпадения и через инвертор 14 - со входом схемы 10 совпадения. Вторые входы схем 9, 10 совпадения объединены между собой по всем декадам сумматора шиной 24. Выходы схем 9, 10 совпадения подключены к единичному и нулевому входам триггера 15. Выход 26 триггера 15 через схему 11 совпадения и собирательные схемы 3 соединен со входами 19 первого и третьего двоичных разрядов предыдущей мл адшей декады. Втор ые входы схем 11 совпадения объединены общей шиной 27 по всем декадам сумматора.Устройство работает следующим образом.Суммирование осуществляется обычным о особом, В первый такт на шину 17 поступает сигнал сложения, управляющий процессом суммирования содержимого сумматора с значением слагаемого, поданного на входы 1 б сумматора, Во,второй такт на шину 28,поступает сигнал коррекции, осуществляющий,коррекцию результата суммирования. Сдвиг влево обоснован на том, что содсржимое сумматора складьввается со своим,же зшачением, которое с выходов 18 каждого двоичното разряда сумматора подается на входы 19 этих же разрядов, В результате в сумматоре получается удвоенное значение предыдущего содержимого сумматора, т. е. осуществляется сдвиг влево на 1 двоичный разряд. Управление сдавигом влево осуществляется подачей сигнала на шину 2(1 с последующей коррекцией результата сигналом по щине 28, Количество сдвигов определяется количеством повторсния описавной операции. 30 35 40 45 50 55 60 65 При сдвиге вправо на один двоичный раз. ряд сумматор работает следующим образом.Вначале осуществляется сдвиг вправо на один двоичный, разряд,в каждой декаде без учета связи между декадами. Затем кэрректируется результат этого сдвига путем подачи сигнала на первый и третьий двоичные разряды тех декад, для которых младший двоичный разряд последующей старшей декады находился до сдвига в единице. Управление сдвигом вправо осуществляется подачей сигнала сдвига вправо на шину 24 с последующей коррекцией результата сдвига сигналом коррекции при сдвиге вправо по шине 27. Количество сдвигов определяется количеством повторения описанной операции.Аналогичным образом на данином сумматоре осуществляется реверсивный сдвиг .и чисел, представленных в обратном коде, т. е. в коде дополнительном до 10" - 1, где а - число декад сумматора,Таким образом, предлагаемый двоично-десятичный сумматор позволяет, кромме операции суммирования, нтроизводить операции реверсивного сдвита на необходимое, количество разрядов, что расширяет его функциональные возмоиности. Предмет изобретенияДвоично-десятичный сумматор, содержаший двопчио-десятичные декады, выходы разрядов которых подключены ко входам соответстврющпх линий задержек, отличающ и йс я тем, что, с целью расширения функциональных возмокностей, в него в каждую декаду дополнителыно возведены триггер и схемы совпадения, причем выходы линий задержек каждой дюкады сумматора соединены непосредственно с и рвой гру"ппой схем,совладения, управляцощие входы,которых подключе.ны к шине сдвига влево, и через инверторы, за исключением выхода младшего разряда каждой декады, к второй группе схем совпадения, управляющие входы которых подключены к шине сдвига вправо, выходы первой группы схем совпадения соединены сб входами одноименных двоичных разрядов данной декады сумматора, а выходы второй группы схем совпадения соединены со входами первых трех младших разрядов данной декады, выходы линий задержек младших разрядов всех декад, кроме первой, и знакового разряда соединены со входами одной и через инвертор другой схем совпадения, входы которых подсоединены к шине сдвига вправо, а выходы подключены соответственно к единичному и нулевому входам триггера данного разряда, единичный выход которого соединен со входами двух схем совпадения, вторые входы которых подключены к шине коррекции результа. та, а выходы соединены со входами первого и третьего разрядов предыдущей младшей декады, выход линии задержки младшего разряда каждой декады сумматора подключен через одну схему совпадения, другой вход которой421007 которой соединен с шиной переноса младшей декады, к шине переноса собственной декады,Составитель Ю. БерТехред 3. Тараненко рректор И. Поздняковска Баты ги дакто аказ 1996/10ЦНИИП 8 комитетаобретений и Раушская ПодписноССР Типография, пр. Сапунова,соединен с шиной сдвига вправо, инвертор и другую схему совпадения, управляющий вход Изд. Ме 64сударственног по делам и Москва, ЖТираж 624овета Мииистроткрытийаб., д. 4/5
СмотретьЗаявка
1764028, 28.03.1972
Новосибирский электротехнический институт
изобретени В. Г. Каган, Б. И. Акимов, Ю. Д. Бери, С. Л, А. А. Хрычев
МПК / Метки
МПК: G06F 7/50
Метки: двоично-десятичный, сумматор
Опубликовано: 25.03.1974
Код ссылки
<a href="https://patents.su/3-421007-dvoichno-desyatichnyjj-summator.html" target="_blank" rel="follow" title="База патентов СССР">Двоично-десятичный сумматор</a>
Предыдущий патент: Счетно-решающее устройство
Следующий патент: Устройство для прерывания программ
Случайный патент: Способ забора костного мозга у детей