Патенты с меткой «адресов»

Страница 4

Устройство для формирования адресов при выполнении быстрого преобразования фурье

Загрузка...

Номер патента: 1619301

Опубликовано: 07.01.1991

Авторы: Руденко, Товстюк, Шимко

МПК: G06F 15/332

Метки: адресов, быстрого, выполнении, преобразования, формирования, фурье

...Лог.О", Этим заканчивается режим ввода данных.Уровнем "Лог.1" с выхода первого разряда счетчика 1 итераций к входу К-го мультиплексора 31 подключен его вход, соединенный с входом устройства, а уровнем "Лог.О" с выходов остальных разрядов счетчика 1 итераций к выходам мультиплексоров 3-31, подключены их входы, соединенные с выходами предыдущих триггеров 4 к, ;41-4,.Таким образом, выход К-го триг-, гера 4являетсявьгходом первого разряда. адреса, выход первого триггера 4- выходом второго разряда адреса, а выход (К)-го триггера 4- выходом К-го разряда адреса.3Такой порядок следования разрядов адреса соответствует режиму адресации при выполнении первой итерации БПФ. После того, как на вход устрой-. ства поступают еще 2 входных...

Устройство для формирования адресов процессора быстрого преобразования фурье

Загрузка...

Номер патента: 1691853

Опубликовано: 15.11.1991

Авторы: Дмитриев, Морозевич, Трибуховский, Федосенко

МПК: G06F 17/14, G06F 9/34

Метки: адресов, быстрого, преобразования, процессора, формирования, фурье

...чем операнды остальных пар. Это используется при входе в циклический участок алгоритма, когда время на обработку нулевой пары уменьшено до трех 55 тактов.,"А 2" (столбец 018 табл, 4) - адресныйвход мультиплексора 12 (А 2 = О, к второйгруппе входов блока 8 сравнения подключены выходы счетчика 3, А 2 = 1 - выходы счет 25 чика 4);Ф- пустая микрокоманда,Алгоритм формирования адресов следу ющий:1. Выполняются микрокомэнды с адреЗО сами О и 1 (десятичный эквивалент двоичного адреса), В этих микрокомандахосуществляется сброс счетчиков 2 - 4 (сигналы "Сброс СТ 1", "Сброс СТ 2", "Сброс СТЗ"),чем устройство подготавливается к работе,35 2, Выполняется циклический участокмикропрограммы с адресами 2, 3, чем осуществляется программирование...

Устройство для формирования адресов регенерации динамической памяти

Загрузка...

Номер патента: 1709394

Опубликовано: 30.01.1992

Авторы: Боженко, Мешков

МПК: G11C 21/00

Метки: адресов, динамической, памяти, регенерации, формирования

...которое по синхросигналу Т 1 заносится в регистр.5, Если на втором выходе регистра 5 установлен "0", обработка нулей в данном слове, соответствующих строчным адресам, к которым не было обращения в цикле внешнего обмена, ведется от первого к последнему, а если "1" - от последнего к первому, В первом случае слово признаков обращения с выхода регистра 5 поступает через коммутатор 22 формирователя 6 кодов на информационный вход О шифратора 23 без изменений, Шифратор 23 устанавливает на своем информационном выходе О двоичный код, соответствующий номеру самого младшего разряда, содержащего "0". Этот код проходит через коммутатор 2 и формирует младшие разряды строчного адреса АЯмл регенерации. Одновременно код АЯ, поступает на адресный вход А...

Устройство для параллельного формирования адресов

Загрузка...

Номер патента: 1734097

Опубликовано: 15.05.1992

Авторы: Бородавко, Рябуха, Уханов

МПК: G06F 12/00

Метки: адресов, параллельного, формирования

...вектора можно представить следующим образом: Ч,Ч(+Н), Ч(+2 п) где шаг - и1. Необходимость выборки элементов вектора с шагом й1 возникает, например., при выборке столбцов матрицы, диагональных элементов матрицы и т.д. Адрес ячейки памяти при размещении элементов вектора в подряд расположенных ячейках состоит из двух частей, Первая часть (младшие разряды адреса) определяет номер блока памяти, а вторая часть (старшие разряды адреса) - номер ячейки в блоке. Если число модулей памяти равно Р, то К-й элемент вектора (ОК (п - 1 будет размещен в блоке с номером Мк, определяемым по формулеМк = КгпобР,Пропускная способность памяти при таком размещении элем.ентов вектора существенно зависит от шага доступа к ним. Так, например, (фиг, 7) при...

Устройство для формирования исполнительных адресов

Загрузка...

Номер патента: 1837285

Опубликовано: 30.08.1993

Авторы: Анпилов, Иванов, Кочан, Крегер, Сазонов

МПК: G06F 12/00, G06F 9/34

Метки: адресов, исполнительных, формирования

...При относительной адресации с выделенной индексацией, которая определяется наличием сигнала на входе 22 типа индексации устройства, возможен сдвиг до пятнадцати разрядов в зависимости от значения УНГ для содержимого индексного регистра 9, величина которого определяется по следующей формуле. ВСД = УНГ . (1.2) Таким образом, для индексного регистра с разрядностью, равной 16, необходим циклический сдвиг до пятнадцати разрядов (при сдвиге на шестнадцать разрядов информация возвращается в исходное состояние). Так как стандартный ИМС, осуществляющих комбинационно данный циклический сдвиг в сторону младших разрядов, не существует, первый коммутатор 12 выполнен на базе двухразрядных коммута,оров - мультиплексоров (ИМС 155 КП 2, справочник...

Устройство для формирования адресов элементов матриц

Загрузка...

Номер патента: 1839252

Опубликовано: 30.12.1993

Авторы: Анищенко, Стальной

МПК: G06F 12/06

Метки: адресов, матриц, формирования, элементов

...элемент матрицы аь 1= О, 1 - (т хп) - 1, 1 = 0,1 , гп х п)М) - 1, где символ ( ) означает целую часть от деления.При решении определенного класса задач, например работа с транспортированными матрицами. данные, соответствующие адресам аь при считывании (записи) из параллельной памяти могут оказаться в одних и тех же листах, Таким образом возникает конфликтная ситуация; параллельное считывание в пределах пачки адресов М произвести за один такт невозможно. Но тем не менее предлагаемое устройство позволяет выходить из таких ситуаций, хотя и с некоторой потерей эффективности, так как считывание (запись) производится не за один такт.Модуль стека блока 14 выбран равным длине пачки адресов М, что необходимо в критических ситуациях, когда вся...