Рециркуляционный преобразователь напряжения в код двойного уравновешивания
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
ОП ИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз СоветекнкСоциалистичесникРеспублик и 884129(22) Заявлено 19,03,80 (21) 2894919/18 21с присоединением заявки РЙ(23) Прнорнтет(5М. Кл. Н 03 К 13/17 3 Ъвударствсннык квинтет Опубликовано 23,11.81. Бюллетень Рй 43 но делаи нзебретеннй н открытий(088,8) Дата опубликования описания 23,11,81(54) РЕБИРКУЛЯБИОННЫЙ ПРЕОБРАЗОВАТЕЛЬ НАПРЯЖЕ В КОД.ДВОЙНОГО УРАВНОВЕШИВАНИЯстройство имеет низкую точзования напряжения в код, цессе многократной рецирИзобретение относится к измерительной и вычислительной технике и можетбыть использовано в различных информационно-измерительных системах.Известен рециркуляционный преобразователь напряжения в код, содержащийаналоъвый сумматор, входы которого через коммутатор соединены с входной шиной устройства, с выходом источникауравновешивающего напряжения, с выходом аналогового запоминающего блока,выход которого соединен с входом аналогового запоминающего блока и блока сравнения, выход которого соединен с входами источника уравновешивающего напряжения и блока управления и формированиякода, выходы которого соединены со входами управления коммутатора,.источникауравновешивающего напряжения, аналогового запоминающего блока и блока сравнения ( 11,Однако уность,преобратак как в про куляции напряжений через аналоговыйсумматор, коэффициент передачи которогобольше единицы, аналоговое эапоминаюшее устройство и коммутатор, аддитив- Ъные и мультипликативные погрешности этих устройств снижают точность преобразования.Бель изобретения - повышение точности преобразования. Поставленная цель достигается тем, О что в преобразователь, содержащий аналоговый сумматор (интегратор), вхсдыкоторого через коммутатор соединены свходной шиной устройства, с выходамиисточника уравновешивающего напряжения,основного аналогового.запоминающего блока, а выход аналогового сумматора (интегратора) соединен с входом последне го, блок сравнения, цифровой выход которого соединен с входом блока управле- Ония и формирования кода, выходы которого соединены с входами управления коммутатора, источника уравновешивающегонапряжения, основного аналогового эапо884129 4вый сумматор (интегратор) 1 " аналоговое запоминающее устройство 5 комму- татор 2, Эталонные напряжения передаминаюшего бпока и блока сравнения, введен дополнительный аналоговый запоминаюший блок, соединенный входом с выходом аналогового сумматора (интегратора),входом управления - с выходом блока управпения и формирования кода и выходомчерез коммутатор - с входом аналогового сумматора (интегратора), ввходы основного и дополнительного аналоговыхзапоминающих блоков соединены с входа- Юми блока сравнения, причем аналоговыйвыход блока сравнения соединен с входомкоммутатора,На фиг, 1 представлена блок-схема устройства; на фиг. 2 - структурная электрическая схема.Рециркуляционный преобразовательнапряжения в код двойного уравновешивания, содержит аналоговый сумматор (интегратор) 1, коммутатор 2, входную шину 3 устройства, источник 4 уравновешивающего напряжения, анапоговые запоминающие блоки 5 и 6, блок 7 сравнения,блок 8 управпения и формирования кода.Входы аналогового сумматора (интегра- дтора) 1 через коммутатор 2 соединеныс входной шиной 3 устройства, выходамиисточника 4 уравновешивающего напряжения и аналоговых запоминающих блоков5 и 6. Выход аналогового сумматора (ин"тегратора) 1 соединен с входами аналоговых запоминающих блоков О и 6, выходы которых соединены с входами блока 7 сравнения, цифровой выход которого соединен с входом блока 8 управценияи формирования кода, выходы которогосоединены с входами управления коммутатора 2, источника 4 уравновешивающего напряжения, анапоговых запоминающихблоков 5 и 6 и блока 7 сравнения, аналоговый выход которого соединен с вхо 40дом коммутатора 2,Устройство работает следующим обраэом,В устройстве реализуется алгоритмдвойного уравновешивания, в котором порезультату сравнения преобразуемого напряжения Ои с эталонным напряжением0 эталонные напряжения одного знака1О = + (16 и) суммируются либо с преоб1 2раэуемым напряжением либо с эталонным напряжением.Цепи рецкркуляции напряжений дляпреобразуемого напряжения и эталонным напряжением выполнены раэЯдельными. Преобразуемое напряжение 0подается на первый вход бпока 7 сравнения путем рециркуляции по цепи анапогоются на второй вход блока 7 сравнения после рециркуляции по цепи аналоговый сумматор (интегратор) 1 - аналоговое запоминающее устройство 6 - коммутатор 2, Напряжения 0 и 0 на пер вом и втором входах бпока 7 сравнения изменяются при применении положительных эталонных напряжений О, и разрядности преобразования И по тактам уравновешивания (7 г 2)следующим образом В о =о -)"+ (,-с)+х о ВХ;, х Н 1где Х и Х,- прямой и инверсныйкоды результата сравнения на выходе блока 7 сравнения, множитель (-1) учитывает изменение знака на выходе аналогового сумматора (интегратора) 1. Тождественный результат преобразования можетбыть получен при применении отрицательных эталонных напряжений - 0,Каждый такт преобразования состоитиз двух полутактов, которые выполняются по сигналам блока 8 управления и формирования кода. В первом попутакте преобразуемое напряжение О х присутствующее на входной шине 3 устройства, через коммутатор 2 и аналоговый сумматор(интегратор) 1 вводится в аналоговыйзапоминающий блок 5, Во втором полутакте эталонное напряжение О старшего разряда кода с выхода источника 4,уравновешивающего напряжения, также через коммутатор 2, аналоговый сумматор(интегратор) 1 передается в аналоговыйзапоминающий бпок 6. Напряжения с выходов анапоговых запоминающих блоков5 и 6 поступают в блок 7 сравйения,где происходит их сравнение.По сигналу управления блок 7 сравнения вырабатывает сигнал резупьтата сравнения, который сохраняется в течениеследующего такта преобразовании и ис -пользуется для управления преобразованием в следующем такте. Если -ОХ (О,тов первом попутакте второго такта преобразования одновременно с напряжением-ОХ с выхода анапогового запоминающегоблока 5 и выхода источника 4 уравновешивающего напряжения коммутатором 2на вход аналогового сумматора (интегратора) 1 подается эталонное напряжениеОШследующего разряда У = - На выходе884129 краж 991 оапи ИНИИПИ з 10255 нт", г. Ужгород, ул. Проектна илнал ПП равления коммутатора, источника уравновешивающего напряжения, основного анало.гового запоминающего блока и блока сравнения, о т л и ч а ю щ и й с я тем,что, с пенью повышения точности преобразования, в него введен дополнительныйаналоговый запоминающий блок, соединенный входом с выходом аналогового сумматора (интегратора), входом управленияс выходом блока управления и формирования кода и выходом через коммутатор с 10входом аналогового сумматора интегратора), выходы основного и дополнительного аналоговых запоминающих блоков соединены с входами блока сравнения, приэтом аналоговый выход блока сравнениясоединен с входом коммутатОра,Источники информаиии,принятые во внимание при экспертизе 1 о 1, Патент США % 3842413,кл, 340 347, А 1), 1974.
СмотретьЗаявка
2894919, 19.03.1980
ПЕНЗЕНСКИЙ ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ
ВАШКЕВИЧ НИКОЛАЙ ПЕТРОВИЧ, ПАНКОВ ЛЕОНИД НИКОЛАЕВИЧ
МПК / Метки
МПК: H03K 13/17
Метки: двойного, код, рециркуляционный, уравновешивания
Опубликовано: 23.11.1981
Код ссылки
<a href="https://patents.su/5-884129-recirkulyacionnyjj-preobrazovatel-napryazheniya-v-kod-dvojjnogo-uravnoveshivaniya.html" target="_blank" rel="follow" title="База патентов СССР">Рециркуляционный преобразователь напряжения в код двойного уравновешивания</a>
Предыдущий патент: Способ аналого-цифрового преобразования мгновенного значения повторяющегося сигнала
Следующий патент: Многоканальный функциональный преобразователь аналог-код
Случайный патент: Устройство для регулирования работы двигателя