Устройство для узловой синхронизации в системах передачи информации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 960896
Авторы: Дорохов, Дубова, Хацкелевич
Текст
ОПИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз СоветскихСоциалистическихРеспублик(5)М. Кл,с присоединением заявкиС 08 С 19/28Н 041/10 фВдэфстьеьныН квмнтьт СССР ао делам кзоьретенкк и открытийДата опубликования описания 25,09,82(54) УСТРОЙСТВО ДЛЯ УЗЛОВОЙ СИНХРОНИЗАЦИИ В СИСТЕМАХ ПЕРЕДАЧИ ИНфОРИАЦИИ бретение относится чи информации по к естно устройство у и декодера сверточ ащее схему определ схему сравнения м е схемы сравнения различными порогам ако это устройство но низкую помехоус к сист наламловой ма вя ности принлов ).2.Однако в данном устройстве при использовании кодового генератора, аналогичного одному из кодовых генераторов кодера сверточного кода, существуют периодические последовательности, при которых и при неправильной фазе узловой синхронизации расхождение между входной и выходной. кодовыми последовательностями небольшое. Так как порог решающего узла, выбранный из расчета устойчивой работы устройства при минимальноч рабочем со отношении сигнал-шум, оказывается в этом случае относительно высоким, то не происходит установка правильной фазы узловой синхронизации, т.е. достоверность устройства невысока,Целью изобретения является повышение достоверности информации путем повышения чувствительности устройства к неправильной фазе синхронизации при всех возможных входных сигналах. еред Иэнх о. ого ко ния ме трик и рираще 13 имеет ойчиво низаци содерж путеи, а такх рик сОдн а,риктей,ия мет тноьтел Наиболее близким к предложенному по технической сущности является устройство узловой синхронизации сверточного декодера, содержащее узел выделения и распределения последовательности принимаемых канальных симво. лов, выходы которого подключены ко входу декодера, линию задержки, выход которой подключен к первому входу сумр матора по модулю два, выход которого подключен к решающему узлу, выход которого подключен ко входу узла вы,деления и распределения последовательимаемых канальных симво 3 96089Поставленная цель достигается тем, что в устройство для узловой синхронизации в системах передачи информации, содержащее опознаватель символов, первый вход которого соединен 3 с входом устройства, выходы - с входами декодера, выход которого соединен .с выходом устройства, блок задерж- кИ, выход которого соединен с первым входом сумматора по модулю два, выход 1 ч которого через формирователь управляющих сигналов соединен с вторым входом опознавателя символов, введен обратный кодер, выход которого соединенвходом блока задержки, входы обрат 15 ного кодера подключены к соответствующим выходам опознавателя символов, выход декодера соединен с вторым входом сумматора по модулю два.Обратный кодер выполнен на суммато-о рах по модулю два и элементах задержки, выход первого элемента задержки соединен с первым входом первого сумматора по модулю два выход которого через второй элемент задержки соединен с .первым входом второго сумматора по модулю два и непосредственно - с первым входом третьего сумматора по модулю два, выход второго сумматора по модулю два через третий элемент задержки соединен с вторым входом третьего сумматора по модулю два, выход которого соединен с выходом обратного декодера, вход первого элемента задержки и объединенные вторые входы первого и второго сумматоров по моду.35 лю два соединены, соответственно, с первым и вторым входами обратного кодера.На фиг. 1 приведена схема устрой 40 ства; на Фиг. 2 - схема обратного кодера.Устройство для узловой синхрониза-. ции в системах передачи информации содержит опознаватель 1 символов, об 4 ратный кодер 2, блок 3 задержки, сумматор ч по модулю два, формирователь 5 управляющих сигналов, декодер 6. Обратный кодер 2 содержит элемент 7 задержки, сумматор 8 по модулю два, второй элемент 9 задержки, второй сумма тор 10 по модулю два, третий элемент 11 задержки, третий сумматор 12 по модулю два. Устройство для узловой синхронизации работает следующим образом.Полученные в опознавателе 1 каналь.ные символы С 1 и С 2 подаются на вхо 6 фды декодера 6 и обратного кодера 2.В обратном кодере 2 производится восстановление входной информационнойпоследовательности путем операций,обратных кодированию, С выхода обратного кодера 2 информационная последовательность поступает на вход блока 3 задержки, где она задерживаетсяна время, необходимое для обработкиинформации в декодере 6. Полученныеинформационные последовательности свыхода декодера 6 и с блока 3 задержки подаются на входы сумматора Ч помодулю два, где происходит их сравнение,Предлагаемое устройство в отсутствии шумов при неправильной фазе невыходе сумматора ч .по модулю два припюбой информационной последовательности имеет 50 ошибочных символов, прошедших за время выбранного мерного ин-тервала, например если выбрать мерныйинтервал равным 256 символам, количество ошибок равно 12811, С выходаформирователя 5 сигнал управления подается на опознаватель 1 символов,выставляя в нем правильную фазу узловой синхронизации,В обратном кодере 2 исправление канальных ошибок, возникающих при шумах в канале, не осуществляется и да"же увеличивается в 2-2, раза, однакои при наличии шумов при неправильнойфазе узловой синхронизации рассогласование между двумя указанными последовательностями равно примерно половине. Обратный кодер 2 для сверточного кода с кодовым ограничителем Кзбпредставляет собой логическую схему(фиг. 2).Алгебраические преобразования, происходящие в обратном кодере, рассмотрим на примере работы со сверточнымкодом, порождаемым полиномамиЪ(С):Д Д .Д.Дв.ДС,):+д.,ць.Зададим входную последовательность0000001000000,т е. Г(х) = О,тогдас=ю(х)Ис) =д+д"д:дд"с, =Их)Исаа-д+я+я"Проверим работу обратного кодера 2,работающего по схеме, изображеннойна фиг. 2:1 Х 1=С 1 ОфС 2=д +Д +Дщ+Д 2 д ДЪе де,еедо+ дЯ9608 2.Д=Д +Дд,д Д,.д,.В 4. д:д 9, дод 1 г Д. Д,Р 19 До го дг Формула изобретения 40 Таким образом, обратный кодер 2 5 . вырабатывает входную последовательность, задержанную на два бита.Проведенное моделирование на ЭЦВИ показывает, что при работе в шумах при отношении энергии сигнала к спект 20 ральной плотности шума - = 2,44 приЕЙоправильной фазе узловой синхронизации за время мерного интервала в 256 символов количество ошибок равно 60, при неправильной фазе узловой синхрониза ции количество ошибок возрастает до 128,Таким образом, устанавливая порог счетчика (не показан) формирователя 5 в середине интервала между количест- З 0 вом ошибок при правильной и неправильной фазах устройства узловой синхронизации т.е. равным 128+60, 4обеспечивают устойчивую работу устрой.33 ства для узловой синхронизации при любых входных последовательностях. 1. Устройство для узловой синхронизации в системах передачи информа" ции, содержащее опознаватель символов, первый вход которого соединен 96 6с входом устройства, выходы - с входами декодера, выход которого соединен с выходом устройства, блок задержки, выход которого соединен с первым входом сумматора по модулю два,выход которого через формирователь управляющих сигналов соединен с вторымвходом опознавателя символов о тл и ч а ю щ е е с я тем, что, с целью повышения достоверности информации, в него введен обратный .кодер,выхрд которого соединен с входом блока задержки, входы обратного кодераподключены к соответствующим выходамопознавателя символов, выход декодера соединен с вторым входом сумматорапо модулю два.2. Устройство по и. 1, о т л и ч аю щ е е с я тем,. что обратный кодервыполнен на сумматорах по модулю дваи элементах задержки, выход первогоэлемента задержки соединен с первымвходом первого сумматора по модулюдва, выход которого через второй элемент задержки соединен с первым входом второго сумматора по модулю дваи непосредственно - с первым входомтретьего сумматора по модулю два,выход второго сумматора по модулю двачерез третий элемент задержки соединен с вторым входом третьего сумматора по модулю два, выход которого соединен с выходом обратного декодера,вход первого элемента задержки и объединенные вторые входы первого и второго сумматоров по модулю два соединены, соответственно, с первым и вторым входами обратного кодера.Источники информациипринятые во внимание при экспертизе1, Патент СИА Р 3872432,кл. Н 041/10, опублик. 1975.2. Авторское свидетельство СССРЮ 467484, кл. Н 041/1 О, 1975РедантЗаказ писн щщщщщщщ гектная,Состави о П, Коссей ТехреаФ щ щ щи ай щ щщ ае ЭВ щщ щ щ ев щ щ щ 291/63 Тираж 6 ВНИИПИ Государст по делам иэоб 113035 Москва Ж - -"-"-С - -щ,ап Филиал ППП "Патенттель Н. БочароваА; Ач венного комитета ССретений и открытий35 Раинская наб.3 з 2 да Вг. Ужгород, ул. П ректор М. Демчи
СмотретьЗаявка
3264174, 19.03.1981
ПРЕДПРИЯТИЕ ПЯ Г-4149
ДОРОХОВ ОЛЕГ БОРИСОВИЧ, ДУБОВА ТАМАРА ФЕДОРОВНА, ХАЦКЕЛЕВИЧ ЯКОВ ДАВЫДОВИЧ
МПК / Метки
МПК: G08C 19/28
Метки: информации, передачи, синхронизации, системах, узловой
Опубликовано: 23.09.1982
Код ссылки
<a href="https://patents.su/4-960896-ustrojjstvo-dlya-uzlovojj-sinkhronizacii-v-sistemakh-peredachi-informacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для узловой синхронизации в системах передачи информации</a>
Предыдущий патент: Адаптивное устройство для передачи информации
Следующий патент: Устройство для контроля цифровых датчиков
Случайный патент: Устройство для защиты управляемого выпрямителя