Цифровой фазовый дискриминатор

Номер патента: 809485

Авторы: Бурдаев, Шанин

ZIP архив

Текст

Союз Советских Социалистическик Республик(22) Заявлено 04. 04. 79 (21) 2749247/18-21 Р 1 М д с присоединением заявки ИУ -(23) Приоритет -Н 03 О 13/00 Государственный кеинтет СССР на яааан нзобретений н отарытнй(088;8) Дата опубликования описания 28. 02. 81(54) ЦИФРОВОЙ ФАЗОВЫЙ ДИСКРИМИНАТО хольс искри- фильтр, импульэле ектор блок шин, с а, вто втоервотаткомтся малазовыхизобретмеряемых Изобретение относится к импуной технике.Известен цифровой фазовыйминатор, содержащий полосовойтриггер Шмитта, формировательсов, одновибратор со сбросом,мент И, счетчик импульсов, деуровня, одновибраторы задержкзаряда, генератор стробирующихпульсов .13 Однако этот дискриминатор не обеспечивает достаточной точности.Наиболее близким по техническойсущности к предлагаемому являетсяфазовый дискриминатор, содержащийдва формирователя, первые входы которого соединены со входными шинами,а выходы подключены к первым входамфдвух вентилей, выход первого из которых соединен с одним входом первого1триггера, второй вход которого соединен через первый элемент ИЛИ свыходом второго вентиля, а выходкоторого через третий вентиль,рой вход которого подключен к пму выходу генератора эталонных импульсов, соединен с одним входомсчетчика, второй вход которого соединен с входом регистра памяти и,шиной тактовых импульсов, а выходы разрядов счетчика соЕдинены со вдами регистра памяти, вход управления которого подключен к первомувходу регистра сдвига, выходу первого элемента И и через первыйэлемент НЕ к первому входу второгоэлемента И, второй вход которогосоединен с одной из входных овторым входом регистра сдвигрым входом первого элемента ИЛИ,первым входом второго элемента ИЛИ,а выход второго логического элемента И подключен к первому входу выходного элемента ИЛИ, второй вход 15 которого соединен с выходом регистрасдвига, причем входы первого элемензта- И соединены с выходами второго итретьего триггеров, один выход каждого из которых соединен со входом 20 сброса счетного триггера и выходомвторого элемента НЕ, а вторые вхо 1- ды второго и третьего триггеровподключены к выходам счетного триггера ),23.25 Недосэтого дискриминатора являе ое количество измеряемых ф сдвигов.Цель ения - увеличениеисла из фазовых сдвигов 30 сигналов.Поставленная цель достигается тем, что в цифровой фазовый дискриминатор, содержащий два формирователя, первые входы которых соединены со входными шинами, а выходы подключены к первым входам двух вентилей, выход первого из которых соединен с одним входом первого триггера, второй вход которого соединен через первый элемент ИЛИ с выходом второго вентиля, а выход которого через третий вентиль, второй вход которого подключен к первому выходу генератора эталонных импульсов, соединен с одним входом счетчика, второй вход которого соединен с входом регистра памяти и шиной тактовых импульсов, а выходы разря дов счетчика соединены со входами регистра памяти, вход управления которого подключен к первому входу регистра сдвига, выходу первого элемента И и через первый элемент НЕ к 20 первому входу второго элемента И, второй вход которого соединен с одной из входных шин, со вторым входом регистра сдвига, вторым входом первого элемента ИЛИ, первым входом второго элемента ИЛИ, а выход второго логического элемента И подключен к первому входу выходного элемента ИЛИ, второй вход которого соединен с выходом регистра сдвига, причем входы первого элемента И соединены с выходами второго и третьего триггеров, один вход каждого из которых соединен со входом сброса счетного триггера и выходом второго элемента НЕ, а вторые входы второго и третьего триггеров подключены к выходам счетного триггера, введены два триггера, три вентиля, два элемента ИЛИ, шесть элементов И, счетчик и регистр памяти, первый вход которого соединен с шиной 40 тактовых импульсов, второй вход соединен с выходом первого элемента И, входы разрядв подключены к выходам разрядов второго счетчика, один вход которого через четвертый вентиль сое динен с выходом четвертого триггера, один вход которого соединен с выходом второго элемента ИЛИ, а второй вход соединен со входом третьего элемента ИЛИ и выходом пятого вентиля, один вход которого соединен с первым входом шестого вентиля, первым входом пятого триггера и первыми входами третьего, четвертого и пятого элементов И, второй вход которого соединен с выходом первого регистра памяти, а выход подключен к третьему входу второго элемента И, четвертый вход которого соединен с выходом шестого элемента И, первый вход которого соединен с первыми Щ входами седьмого и восьмого элементов И, вторым выходом пятого триггера и вторыми входами первого и второго вентилей, причем счетный вход пятого триггера соединен с входной 45 шиной, а его сбросовый вход подключен к шине тактовых импульсов и второму входу второго счетчика, выход которого подключен к второму входу седьмого элемента И, а третий вход второго счетчика соединен с выходом восьмого элемента И, второй вход которого подключен к второму входу третьего элемента И, входу второго элемента НЕ и выходу третьего элемента ИЛИ, второй вход которого соединен с выходом первого вентиля, счетный вход счетного триггера соединен с выходом четвертого элемента ИЛИ, один вход которого соединен с выходом второго фвентиля, а второй вход с вторым входом второго элемента ИЛИ с выходом шестого вентиля, второй вход которого подключен к выходу второго формирователя, при этом второй вход четвертого вентиля соединен со вторым выходом генератора эталонных импульсов, второй вход шестого элемента И соединен с выходом второго регистра памяти, выход седьмого элемента И соединен с третьим входом регистра сдвига, четвертый вход которого через четвертый элемент И соединен с выходом первого счетчика, а второй вход пятого вентиля соединен с выходом первого формирователя.На чертеже изображена структурная электрическая схема дискриминатора.Дискриминатор содержит счетчики 1 и 2, регистры памяти 3 и 4, триггеры 5-9, счетный триггер 10, элементы ИЛИ 11-14, выходной элемент ИЛИ 15, вентили 16-21, регистр сдвига 22, элементы НЕ 23 и 24, элементы И 25-32, формирователи 33 и 34, генератор 35 эталонных импульсов, шины 36 и 37, шин 38 тактовых импульсов. Выходной сигнал снимается с выхода 39.Цифровой дискриминатор работает следующим образом.Тактовый импульс соответствующий началу интервала считывания поступает на входы счетчиков 1 и. 2, регистров 3 и 4 памяти и триггер 9, устанавливая их в исходное состояние.Сигналы опорных импульсов поступают на входы элементов ИЛИ 11 и 12, устанавливая триггеры 5 и 8 в исходное состояние, на счетный вход триггера 9, устанавливая его в единичное состояние, устанавливая разрешающие потенциалы на вентиле 16, на вентиле 17 и на элементах И 30-32.Сигналы с измеряемой 9 и опорнойФазами преобразуется в формирователя 33 и 34 соответственно в, импульсы стандартной формы и через вентиль 16 и вентиль 17 поступают на триггер 5, формирующий мерный интервал, пропорциональный фазовомусдвигу между опорным и измеряемым сигналами.Этот интервал заполняется эталонными импульсами через вентиль 18 в счетчике 1 от генратора 35 эталонных импульсов.5С приходом сигнала на вход вентиля 17, триггер 5 через элемент ИЛИ 11 устанавливается в состояние "0" заканчиная формирование мерного интервала . Одновременно первый импульс 7 с выхода вентиля 17 через элемент ИЛИ 14, поступая на счетный вход триггера 10 ставит его в состояние "1". При этом импульс. переноса с нулевого плеча устанавливает триггер 6 и состояние "1". 15Второй импульс 9 с по счетному входу переключает триггер 10 в состояние "0", при этом импульс переноса с единичного плеча устанавливает в состояние "1" триггер 7, 20Появление последующих импульсов поочередно переключает триггер 10, формируя на его выходах импульсы переноса, которые подтверждают состояние триггеров 6 и 7. 25Таким образом, к моменту появления опорного импульса, последующего прилегающего фазового сдвига, триггеры 6 и 7 будут находиться в состоянии "1", что говорит об имевшем место появлении нескольких импульсов.В результате на выходе элемента И 25 сформируется уровень "0", запрещающий съем информации из счетчика 1 через регистр 22 и разрешающий через элемент НЕ 23 съем информации предыдущего замера н соответствующем интервале корреляции и соответствующем такте считывания из регистра 3 через элемент И 26. 40Опорный импульс последующего прилегающего фазового сдвига устанавливает триггер 9 в нулевое состояние, устанавливая запрещающие потенциалы на вентили 16 и 17 и элементы И 30-32 4 и разрешающие - на вентили 20 и 21 и элементы И 27-29.Сигналы с измеряемой Ч и опорной Чн Фазами поступают на триггер 8, Формирующий первый интервал, пропорциональный Фазовому сдвигу между опорным и измеряемым сигналами.Этот интервал заполняется эталонными импульсами через вентиль 19 в счетчике 2 от генератора 35 эталонных импульсов.55Одновременно сигналы 90 поступают на входы регистра 22 и элемента И 26 на считывание информации, которая снимается с выхода элемента ИЛИ 15, одновременно по сигналам с выхода б 0 элемента ИЛИ 13 через элемент И 27 йроизнодится запись результата замера из счетчика 1 в регистр 3 н случае отсутствия сигнала помехи) и сдвиг регистра, устанавливая сос таяние соотнетстнующего предыдущего замера соответствующего последующего интервала корреляции, и через элемент НЕ 24 по переднему фронту паузы сброс в нулевое состояние триггеров 6, 7 и 10.Аналогичным образом происходят измерении последующих фазовых сдвигов прилегающих каналов лежащих на одном интервале корреляции.Формула изобретенияЦифровой Фазовый дискриминатор, содержащий дна формирователя, первые входы которых соединены со входными шинами, а выходй подключены к первым входам двух вентилей, выход первого из которых соединен с одним входом первого триггера, второй вход которого соединен через первый элемент ИЛИ с выходом второго вентиля, а выход через третий вентиль, второй вход которого подключен к пернбму выходу генератора эталонных импульсан, соединен с одним входом счетчика, второй вход которого соединен , с входом регистра памяти и шиной тактовых импульсов, а выходы разрядов счетчика соединены со входами регистра памяти, вход управления которого подключен к первому входу регистра сдвига, выходу первого элемента И и через первый элемент НЕ к первому входу второго элемента И, второй вход которого соединен с одной из нходных шин, со вторым входом регистра сдвига, вторым входом первого элемента ИЛИ, первым входом второго элемента ИЛИ, а выход второго логического элемента И подключен к первому входу выходного элемента ИЛИ, второй вход которого соединен с выходом регистра сдвига, причем входы первого элемента И соединены с выходами второго и третьего триггеров, один вход каждого из которых соеди-. нен со входом сброса счетного триггера и выходом второго элемента НЕ, а вторые входы второго и третьего триггеров подключены к выходам счетного триггера, о т л и ч а ю щ и йс я тем, что, с целью увеличения числа измеряемых фазовых сдвигов, н него введены дна триггера, три вентиля, дна элемента ИЛИ, шесть элементов И, счетчик и регистр памяти, первый вход которого соединен с шиной тактовых импульсов, второй вход соединен с выходом первого элемента И, входы разрядов подключены к выходам разрядов второго счетчика, один вход которого через четвертый вентиль соединен с выходом четвертого триггера, один вход которого соединен с выходам второго элемента ИЛИ, а второй вход соединен со входом третьего элемента ИЛИ809485 ВНИИПИ Наказ 454/74 Тираж 999 Подписное Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4 и выходом пятого вентиля, один входкоторого соединен с первым входомшестого вентиля, первым выходом пятого триггера и первыми входамитретьего, четвертого и пятого элементов И, второй вход которого соединен с выходом первого регистра памяти, а выход подключен к третьемувходу второго элемента И, четвертыйвход которого соединен с выходомшестого элемента И, первый вход которого соединен с первыми входамиседьмого и восьмого элементов И,вторым выходом пятого триггера ивторыми входами первого и второговентилей, причем счетный вход пятоготриггера соединен с входной шиной,а его сбросовый вход подключен кшине тактовых импульсов и второмувходу второго счетчика, выход которого подключен к второму входу седьмого элемента И, а третий вход второго счетчика соединен с выходомвосьмого элемента И, второй вход которого.подключен к второму входутретьего элемента И, входу второгоэлемента НЕ и выходу третьего элемента ИЛИ, второй вход которого соединен с выходом первого вентиля,счетный вход счетного триггера соединен с выходом четвертого элементаИЛИ, один вход которого соединен свыходом второго вертиля, а второй5вход с вторым входом второго элемента ИЛИ и выходом шестого вентиля,второй вход которого подключен к выходу второго формирователя, при этомвторой вход четвертого вентиля соединен со вторым выходом генератораэталонных импульсов, второй входшестого элемента И соединен с выходом второго регистра памяти, выход седьмого элемента И соединенс третьим входом регистра ддвига,5 четвертый вход которого через четвертый элемент И соединен с выходомпервого счетчика, а второй входпятого вентиля соединен с выходомпервого формирователя,Источники информации,принятые во. внимание при экспертизе 1. Патент США Р 3825842,кл, 328-138, 23.06.74. д 2. Авторское свидетельство СССР Р 465647, кл, Н 03 О 13/00, 17.04,73.

Смотреть

Заявка

2749247, 04.04.1979

ПРЕДПРИЯТИЕ ПЯ Р-6324

БУРДАЕВ БОРИС ЯКОВЛЕВИЧ, ШАНИН АЛЕКСАНДР ВАСИЛЬЕВИЧ

МПК / Метки

МПК: H03D 13/00

Метки: дискриминатор, фазовый, цифровой

Опубликовано: 28.02.1981

Код ссылки

<a href="https://patents.su/4-809485-cifrovojj-fazovyjj-diskriminator.html" target="_blank" rel="follow" title="База патентов СССР">Цифровой фазовый дискриминатор</a>

Похожие патенты