Устройство для управления регенерацией информации в блоках динамической памяти
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
Союз СоветскихСоциалистическихРеспублик Оп ИСАНИЕИЗОБРЕТЕН ИяК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ 1 и 792290 ФЪгс присоединением заявки РЙ Гювударстввнный комитет СССР(23) Приоритет ао делам изобретений н вткрытий(54) УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ РЕГЕНЕРАЦИЕЙ ИНФОРМАЦИИ В БЛОКАХ ДИНАМИЧЕСКОЙ ПАМЯТИИзобретение относится к вычислительной технике и предназначено для использования в полупроводниковых запоминающих устройст. вах с динамическими запоминающими элементами.Одно из известных устройств для управления регенерацией информации в динамичес. кой памяти использует особенность этой па. мяти, заключающуюся в том, что все ячейки выбранной строки автоматически регенерируются при любом обращении к строке.10Устройство содержит селектор адресов строк, счетчик, индикатор регенерации и блок управления; пропускается очередная регенерация инфор. мации в строке в том случае, если перед запросом на регенерацию к этой строке было15 обращение в течение интервала с: - , где1 хРЯ Тхр - допустимый период хранения информации между очередными регенерациями; В - количество строк в памяти 11.20 Наиболее близким по технической сущностик изобретению является устройство, в которомотменяется очередная регенерация, если зафикси. ровано обращение к строке в течение интервала времениТ,/2, Оно содержит селектор адреса строки, выходы которого подключены ко входам дешифратора адреса строки, выходы которого подсоединены ко входам установки в "0" элементов памяти, выходы которых подключены к первым входам соответствующих элементов И и к элементу ИЛИ, выход которого подключен ко входу блока управления, и сигнализирует о наличии строк динамической памяти, подлежащих регенера. ции, Входы установки "1" всех элементов памяти объединены и соединены с выходом "Сброс" блока управления 2.Недостатки этого устройства, снижающие его быстродействие, следующие: период при. нудительной регенерации каждой строки равен 1 хр(2,что приводит к избыточным циклам регенерации; обращения к ЗУ запрещаются во время опроса элементов памяти. Целью изобретения является повышение быстродействия устройства для управления реге.нерацией в динамической памяти.792290 Поставленная цель достигается тем, что в устройстве для управления регенерацией ин. формации в блоках динамической памяти, содержащем первый блок адреса строки, первый вход которого подключен к адресным шинам, а второй - к первому выходу блока управления, второй выход которого соединен с первыми входами элементов памяти, выходы которых подключены соответственно к первым входам первых элементов И, выходы которых через элемент ИЛИ соединены с входом блока управления, и дешифратор адреса строки, введены вторые элементы И, второй блок алреса строки и счетчик адреса строки, соединенный с блоком управления и третьими входами бло ков адреса строки, первый и второй входы второго блока адреса строки соединены.соот. ветственно с выходом первого блока адреса строки и третьим выходом блока управления, а выход через дешифратор адреса строки - со 20 вторыми входами первых и вторых элементов И, первые входы вторых элементов И под. ключены к четвертому выходу блока управления, выходы вторых элементов И соединены соответственно со вторыми входами элементов 25 памящ.На чертеже представлена блок-схема устрой. ства.Предлагаемое устройство содержит блок 1 управления, счетчик 2 адресов строк, первый 30 блок 3 адреса строки, второй блок 4 адреса строки, дешифратор 5 адреса строки, первые элементы И 6, элементы 7 памяти, вторые элементы И 8, элемент ИЛИ 9, шины 10 адреса, 35По способу организации логических связей элементы 7 памяти являются О-триггерами.Устройство для управления регенерацией посылает в процессор сигналы требования на цикл регенерации и принимает сигналы вы полнения шклов обращения в ЗУ.При отсутствии обращений к ЗУ и когда нет сигналов запроса периодической регенерации, вырабатываемых блоком 1 управления с частотой 2 В блок управления держит на 45тх гпершях входах вторых элементов И 8 уровень "0", з,".прещая прием информации в элементы7 памяти. При каждом обращении к ЗУ и отсутствиисигналов запроса регенерации блок 1 управленияустанавливает на управляющих входах блоков3 и 4 логические уровни, подключающие шины10 адреса к соответствующим адресным входамЗУ и ко входам дешифратора 5, При этом кодадреса полается через первый блок 3 адресастроки и через второй блок 4 адреса строкина входы дешифратора 5 адреса строки. На ин.формационные входы элементов 7 памяти и на 4первые входы вторых элементов И 8 с соот. ветствующих выходов блока управления пола. ется "1" и таким образом происхолит запись "1" в элемент 7 памяти, адрес которого соот. ветсгвует выбранной строке. Состояние счетчика 2 адреса строк меняется с частотой по сигналам блока 1 уп. равления. С этой же частотой в конце каждо. го интервала состояния счетчика 2 блок управ- ления вырабатывает сигнал запроса периодической регенерации, по которому на вторых входах вторых элементов И 8 устанавливается "0", запрещая прием информации в элемен. ты 7 памяти, а на управляющем входе второго блока 4 адреса строки устанавливается логический уровень, коммутирующий адрес, со. лержащийся в счетчике 2, на входы дешифратора 5 адреса строки через второй блок 4 адреса строки. Если при этом иэ адресуемого элемента 7 памяти через соответствующий эле. мент И 6 и элемент ИЛИ 9 на вход блока 1 управления поступает "1", то бло" управления не возбуждает требования регенерации, а проводит запись "0" в тот же элемент памяти, для чего на первых входах вторых элементов И 8 устанавливается уровень "1", а на информационных входах элементов 7 памяти 1 фО При выполнении обращений к памяти во время действия сигнала запроса регенерации кодовые шины 10 адреса подключаются к со. ответствующим адресным входам ЗУ через.блок 3.Если же при запросе регенерации из адресуемого элемента 7 памяти на вход блока 1 управления поступает "0", то воздужается требование цикла регенерации, запрещающее обращение к ЗУ, В этом случае на выходы блоков 3 и 4 с выходов счетчика 2 коммутируется адрес строки, подлежащей принудительной регенерации, путем подачи соответствующих логических уровней из блока управления на управляющие входы этих селекторов, Одновременно с циклом регенерации проводится запись "1" в адресуемый элемент 7 памяти таким же образом, как и при обычном обращении к ЗУ.После включения устройства, когда элементы 7 памяти могут находиться в произвольных состояниях, при работающем блоке управления во всех строках ЗУ будет проведенарегенерация через ТхрКак видно из изложения принципа функционирования устройства, факт обращений к каждой строке фиксируется соответствующим эле. ментом 7 памяти в течение интервала Тхр/2 между очередными запросами на регенерацию этой строки.792290Если обращения к данной строке отсутству ют в течеше интервала Тхрпосле принудитель-, ной регенерации этой строки, то при очередном запросе на регенерацию будет произве. дена запись "0" в соответствующий. элемент памяти без проведения цикла регенерации и только через два интервала т,е, с частотой 1/Тхр,будет производиться регенерация с установкой эле. мента памяти в "1".Таким образом, предлагаемое устройство имеО ет следующие характеристики:период принудительной регенерации равен Тхрво время действия сигнала запроса на регенерацию выполнение очередного обраш"ния к ЗУ не запрещается; 15принудительная регенерация строки не производится, если к ней было обращение в те. четкие Тхр/2 перед запросом на регенерацию,В предлагаемом устройстве по сравнению с известным понижается частота циклов при- эо нудительной регенерации и не запрещается выполнение циклов обращений к ЗУ во время действия сигналов запроса на регенерацию, в результате чего повышается быстродействие устройства. Из сравнения с характеристиками 25 известного устройства следует, что затраты времени на управление регенерацией информа. ции с помощью данного устройства, даже без учета выполнения им запросов на регенерацию параллельно с обращениями процессора, вдвое меньше, чем в известном устройстве.Повышенное быстродействие предлагаемого устройства позволяет увеличить время доступности запоминающего устройства для процессора и, следовательно, производительность ЭВМ. 6Формула изобретенияУстройство для управления регенерацией информации в блоках динамической памяти, со. держагцее первый блок адреса строки, первый вход которого подключен к адресным пгинам, а второй - к первому выходу блока управле. ния, второй выход которого соединен с пер. выми входами элементов памяти, выходы кото. рых подключены соответственно к первым вхо. дам первых элементов И, выходы которых через элемент ИЛИ соединены с входом блока управления, и дешифратор адреса строки, о т. ли ч а ющ е е с я тем, что,с целью повышения быстродействия устройства, оно содержит вторые элементы И, второй блок адреса строки и счетчик адреса строки, соединенный с блоком управления и третьими входами блоков адреса строки, первый и второй входы второ. го блока адреса строки соединены соответственно с выходом первого блока адреса стро. ки и третьим выходом блока управления, а выход через дешифратор адреса строки соеди. нен со вторыми входами первых и вторых эле ментов И, первые входы вторых элементов И подключены к четвертому выходу блока управления, выходы вторых элементов И сое. динены соответственно со вторыми входами элементов памяти.Источники информации,принятые во внимание при экспертизе1. Патент США Ио 3760379, кл. 340 в 1,1973.2. Авторское свидетельство СССР У 514346,кл. 6 11 С 21/00, 1976 (прототип) .Составитель Л, АмусьеваТехред Ж.Кастелевич Корректор Н, Швыдкая Редактор И. Грузо Поднис Заказ 10141/50 Тираж НИИПИ Государственно по делам изобретенн 3035, Москва, Ж.35, Раго комитета ССС и открытий ьнская наб д: 4 илиал ППП "Патент", г. Ужтород, ул. Проектная, 4
СмотретьЗаявка
2596728, 30.03.1978
ПРЕДПРИЯТИЕ ПЯ Г-4128
КОЛТЫПИН ИГОРЬ СЕРГЕЕВИЧ, ШАЦКИЙ МИХАИЛ ВЯЧЕСЛАВОВИЧ
МПК / Метки
МПК: G11C 21/00
Метки: блоках, динамической, информации, памяти, регенерацией
Опубликовано: 30.12.1980
Код ссылки
<a href="https://patents.su/4-792290-ustrojjstvo-dlya-upravleniya-regeneraciejj-informacii-v-blokakh-dinamicheskojj-pamyati.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для управления регенерацией информации в блоках динамической памяти</a>
Предыдущий патент: Лентопротяжный механизм для видеомагнитофона
Следующий патент: Устройство для контроля регистра сдвига
Случайный патент: Рамная железобетонная конструкция