Устройство для передачи информации с адаптивной дискретизацией
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
ОП ИСАНИЕИЗОБРЕТЕН ИЯй АВТОРСКОМУ СвйдЕТИЛЬСТВ Союз СоветскихСоциалистическихРеспублик(11) 557485 61) Дополнительное к авт. свид.в 036038/09 Кл Н 03 К 13/ Н 04 3(0 Яо 2036037 Государственныи комитет Соввтв Министров СССР по деяам изоЬретений и открытий(45) Дата опубликования описания 05.08,77 3) У 1.394.14 (088 2) Авторы изобретени Скрипко, Г. 3. Сергеев, Л. Е. Софинский и В, И, Серов 1) Заявитель УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ ИНФОРМАЦИИ С АДАПТИВНОЙ ДИСКРЕТИЗАЦИЕЙ(22) Заявлено 24,06,74 ( с присоединением заявк (23) Приоритет -Изобретение относится к технике связи, может использоваться в аппаратуре передачи данных.Известны устройства для передачи информации с ад аптивной дис кретиз адней.Известно устройство для передачи информации с адаптивной дискретизацией, содержащее сдвигающий регистр в виде последовательно соединенных ячеек памяти, элементы И, ИЛИ, триггеры и такти рующнй блок. Дискретная информация, поступающая на вход сдвигающего регистра, разделяется на два потока - прямой и инверсный, задерживается и сравнивается с предшествующим зн ачением,Известно также устройство для передачи информации с ад аптивной дискретизацией, содержащее коммутатор, преобразователь аналог-код, логический узел, блок формирования оценочных зна. чений сигнала, блоки памяти, выходные регистры, элементы ИЛИ, НЕТ и тактирующий блок. Однако такое устройство не обладает достаточно высоким быстродействием, что затрудняет его применение при перед аче быстроменяющихся процессов.Наиболее близко к предлагаемому устройство для передачи информации с адаптивной дискретиза цией, содержащее коммутатор, соединенный с преобразователем аналог.код, под ютюченным через последовательно соединенные логический узел и блок формирования оценочных значений к блоку памяти и регистру кода, а также собирающий блок, причем соответствующие входы логического узла, блока формирования оценочных значений и блока памяти соединены с тактирующим блоком.Наиболее сушественный недостаток такого устройства - недостаточное быстродействие.Цель изобретения - повышение быстродейст 10 вия,Для достижения этой цели в устройстве дляперед ачи информации с адаптивной дискретизацией, содержащем коммутатор, соединенный с преобра.зователем аналог-код,.подключенным через после.15 довательно соединенные логический узел и блокформирования оценочных значений к блоку памяти и регистру кода, а также собирающий блок, причем соответствующие входы логического узла. блока формирования оценочных значений и блока памяти соединены с тактирующим блоком, преобразователь аналог-код выполнен в виде блока сравнения с п-квантованными выходами, логический узел выполнен в виде и параплельно включенных цепей, каждая иэ которых состоит из последовательно р 5 соединенных элементов ИЛИ и НЕТ, а блок форми 557485рования оценочных значений выполнен в виде и - 1 параллельно включенных цепей, каждая из которых состоит из последовательно соединенных ячейки памяти и вентиля, при этом квантованные выходы1 преобразователя аналог.код подключены к первым входам элементов ИЛИ, вторые входы которых соединены с соответствующими выходами блока памяти, а вход запрета жкдого элемента НЕТ соединен с соответствующими квжтованньтми выход ами преобразователя аналог- код, которые через собирающий блок подключены ко входу запрета нулевого элемента НЕТ, выход которого через ячейку памяти подключен к соответствующему входу блока памяти, лричем выход нулевого эле. мента НЕТ соединен с управляющими входами первого и последнего вентилей через дополнительные элементы ИЛИ, а с управляющими входами осталь. ных вентилей непосредственно; при этом вторые входы дополнительных элементов ИЛИ соединены с выходами соответствующих элементов НЕТ,Такое устройство для передачи информациис адаптивной дискретизацией обеспечивает повышение быстродействия при более глубокой адаптации и позволяет усреднить поток существенных выборок.На чертеже приведена структурная электричес. кая схема устройства,Коммутатор 1 соединен с преобразователем аналог-код 2, подклоченным через последовательно соединенные логический узел 3 и блок формирования оценочных значений 4 к блоку памяти 5 и регистру кодаб, а также собирающий блок 7, при. чем соответствующие входы логического узла 3, блока формирования оценочных значений 4 и блок памяти 5 соединены с тактирующим блоком 8; пре. образователь аналог-код 2 выполнен в виде блока сравнения с и квантованными выходами, логический узел 3 - в виде и параллельно включенных целей, каждая из которых состоит из последовательно соединенных элементов ИЛИ 3, - 3, и элементов 11 И 3. - 3, соответственно, а блок формирования оценочных значений 4 вьпголнен в виде и. 1 араллельно включенных цепей, каждая из которых состоит из последовательно соединенных ячейки памяти 4, - 4, и вентиля 4, - 4, соответ. ственно. При этом квантованные выходы преобразователя аналог-код 2 подключены к первым входам элементов ИЛИ 3 - 3 вторые входы кото. рых соединены с соответствующими выходами бло. ка памяти 5, а вход з атрета каждого элемента НЕТ 3 3 3 3 соединен с соответствующими квантованными выход ами преобразователя аналогкод 2, которые через собирающий блок 7 подклю- . чены ко входу запрета нулевого элемента НЕГ 3 выход которого через ячейку памяти 4, подключен к соответствующему входу блока памяти 5, причем выход нулевого элемента НЕТ 3, соединен с управляющими входами первого 4, и последнего 4, вентилей через дополнительные элеменгы ИЛИ 9 и 10, а с управляющими входами остальных вентилей 4, - 4, - непосредственно; при этом вторые входыдополнительных элементов ИЛИ 9 и 10 соединены свыходами соответствующих элеменгов НЕТ 3,и Зч,Работает устройство следующим образом,Когпл. параметр достигает опте:, птого квантованного уровня, на входах элементов ИЛИ 3, и3, появляются сигналы, которые в дальнейшемпоступают на входы элементов НЕТ 3, и 3, соответственно, Одновременно сигнал через блок 7 поступает на вход запрета элемента НЕТ Зи поэтомус приходом сигнала ТИ, сигнал появляется толькона выходе элемента ИЛИ 3 записывается в ячейку 4, и, пройдя через элемент ИЛИ 9 навентиль 4переключает его. С приходом сигнала ТИ, сигнал изячейки 4, через вентиль 4, поступает в блок памяти 5, где записывается в виде единичного символа.Поэтому для следующего цикла измерения в бло.ке 5 хранится код "00010". В следующем тактеизмерения сигнал ТИиз блока 8 считывает изблока памяти 5 код "00010" и единичный символ,который через элемент ИЛИ 3, поступает в элементНЕТ 3 т,Одновременно ко входу блока 2 подключается измеряемый параметр.В работе устройства возможны случаи, когдапараметр не изменяется. Тогда выборка признаетсянесущественной и в канал связи не передается, а вблок памяти 5 снова записывается код "00010",Если параметр возрастает и достигает старшегоквангованного уровня, выборка признается такженесущественной, в канал связи не передается, а вбдок 5 записывается код "00001,Если параметр достигает младшего квантованного уровня, такая выборка считается существенной, передается в канал связи, а в блок 5 записи.вается код "00100",Когда параметр достигает следующего квантованного уровня, в преобразователе аналог-код 2 спомощью коммутатора 1 появляются сигнапы, которые через элементы ИЛИ 3, - 3, поступают наэлементы НЕТ 3, - За При этом с данного квантованного выхода сигнал поступает навход запретаэлемента НЕТ 3, и через собирающий блок 7 - наэлемент НЕТ 3,. Поэтому с приходом сигнала ТИ,только на выходе элемента НЕТ 3, . появляется сигнал, который записывается в ячейку 4 а с прихдом сигнала ТИ, переписывается через вентиль 4, вблок памяти 5. В этом случае в блоке 5 для следующего цикла измерения хранится код "00001".В очередном такте измерения с приходом сигналла ТИ, с блока памяти 5 через элемент ИЛИЗ,сигнал поступает на элеменг НЕТ 3 Если параметруменьшился и достиг другого квантованного уров.ня, сигналы начинают поступать на элементыНЕТЗ, иЗчерезэлементыИЛИЗ,иЗ, и навход запрета элемента НЕТ 3, через собирающийблок 7. Поэтому с приходом сигнала ТИ, на выходах элеменгов НЕТ 3, и 3, появляются сигналы,которые записываются в ячейки 4, и 4,. Кроматого, с элемента НЕТЗ, сигнал через элемент5 10 15Ъ 29 25 30 35 40 45 50 55 60 И 1 И ч ььостуььает на управляющий вход вентиля 4,. Поззььму выход ячейки 4, соединяется со считы вающим входом регистра 6, При этом вентиль 4, ос атется в исходном состоянии, при котором выход ячейки 4, через ячейку 4, соединяется с определенным разрядом блока памяти 5. Поэтому с приходом сигнала ТИ, сигнал ячейки памяти 4, поступа. ет на регистр б, а в канал связи поступает первая выборка - код, соответствующий этому квантованному уровню. Сигнал с ячейки 4, попадает на вход соответствующего разряда блока памяти 5, где для следующего цикла измерения хранится код "00010". С приходом сигнала ТИ, код считывается из блока 5, а в элемент НЕТЗ, через элемент ИЛИ 3, затисывается сигнал,.Если параметр уменьшился и достиг более низкого квантованного выхода, сигнал появляется на соответствующем выходе блока 2 и через элемент ИЛИ 3, поступает на злеменг НЕТ 3,. Поэтому с приходом сигнала ТИ, сигналы появляются на выходе злементов НЕТ Зь и да и записываютсяв ячейки памяти 4, и 4,. Одновременно сигнал с элемеьпа НЕТ 3, поступает на вентили 4, - 4 которые подключаются через ячейки 4 4 4 4, к соответствующим входам считывания регистра кода 6.С приходом сигнала ТИ, навыходах ячеек 4, и 4, появляются сигналы. При этом из ячейки 4, сигнал поступает через вентиль 4, на регистр кода 6, а в канал связи передается код, соответствующий этому кваьгь ованному уровню, т. е, происходит вторая существеььььая вььборка. При этом единичный код с ячейки 4, записывается в соответствующий разряд, а в блоке памяти 5 хранится код "00100", С приходом сигнала ТИ единичный код с блока памяти 5 поступает в ячейку памяти 4, Если параметр достиг ецье более ььььзкого квантованного уровня, на соответствующих выходах цреобразова. теня аналог-коц 2 цоивляьвтся сигнань, которые через знеменгы ИЛИ 3, и 1, записываются в эле. менты НЕТ Зи 3. Оаьооьемеььььо с блока 2 через собирантщий блок 7 сигнал посьупает на вход запрета элемента Н. 3,. Розтому с приходом сигнала ТИь сигнал ионвляегся пиько на выходе злемен. та 1 ЕТ Зи записываегся в ячейку памяти 4 а также через ьнемеьп И 3 И 3, лосьупаег иавеитиль 4, и перекнкьчаеь его. ри з 1 ом сигнал ТИ, переписынаеь ьтоь сигньььь из ячейки ььамяьи 4, через вентиль 4 в соотнетсьвукьццьй 1)азряц блока памяги ь, который храниз кон "01000", Сигналом ТИ, коц счип ьааеься и заььисывается в элемент НЕТ 3,.Если параметр возрос по абсолютной величине и цосьзьь другого квантованпого уровня, го сигналы ТИ., и ТР 1 записывакл в блок 5 код "10000", а выборка признаетси несуьцественвой.Очерецььььй сигнаьь ТИ, считывает коц из блока памяти 5. и в знемеьп Н ЕТ 3, через элемент ИЛИ 3, записььвььетсьь сигнал с соответствующего 1 ьазрььца. Есни абсонкл иая величина параметра умвььыь;иььась и цосьигна цругого квангованного уровня, сигнал отсюда через элемент ИЛИ 3, посту. пает на элемеьп НЕТ 3, и через собирающий блокна вход запрета элемента НЕТ 3,; С приходом сигнала ТИ, на выходах элементов НЕТ "и 3,появляются сигналы, поступающие в ячейки памяти 4, и 4,. Кроме того, сигнал с элемента НЕТ 3 через элемсят ИЛИ 10 поступает на управляющий вход вентиля 4,. При этом выход ячейки 4, соединяется со считывающим входом регистра кодаб. Выход ячейки 4 через вентиль 4 находящийся в исходном состоянии, соединяется с соответствующим разрядом блока памяти 5. С приходом сигнала ТИ, на выходах ячеек 4, и 4 появляются сигналы, один из которых поступает с ячейки 4, через вен. тиль 4, на регистрб, а в канал связи попадает третья существенная выборка - код, соответ ству ющий этому квантованному уровню. Другой сигнал с ячейки 4 поступает через вентиль 4, в соответствующий разряд блока 5, в котором для следующего измерения хранится код "01000", который считывается сигналом ТИ, в элемент НЕТ 3,Если в этом случае параметр достигает другого квантованного выхода сигналы записываются в элементы НЕТ Зи 3. Поэтому сигнал ТИ., переписывает их в ячейки 4, и 4,. При этом сигнал НЕТ с элемента 3, поступает на вентиль 4 и переключает его, Сигнал с ячейки 4 через вентиль 4, поступает на регистр 6, и в канал связи выдается код, соответствующий этому квантованному уровню - четвертая существенная выборка, а сигнал с ячей. ки 4, поступает в соответствующий раз 1 ьяц блока 5, в котором хранится код "00100. 1 аким образом, устройство обеспечивает адаптивную выборку заданных квантованных уровней на нисходящей ветви колебательного процесса. Формула изобретения Устройство дня передачи информации с адан. тивной дискретизацией, соцержаьььее коммуьатор, соединенный с преобразов;ььеььем ьььььцьоь-коц, и последовательно соециненные ььоь ьь 1 ьсский узел и блок формирования оценочных зпачеиий. вььхоцы кото. рого подкнкчелы ко вхоцкль ьньока памяти и ре. гистра кона, а также собиьаьоьььььй блок, причем соответствукььцие вхоцы логического узна 61 ьь)ка формирования оценочных значений и блока памяти соединены с тактируььььцьгм блоком. о т н и ч а юще е с я тем, что. с ььеььь 1 к; ььоаьььпения бььсьро. действия. преобразоваьень ьььпцьог коп вьпнншен в виде блока сравнения е о вацгованными выхона ми, логический узен выь о;ььььь в вице о ььарьььььель 1 ььо включенных цепей, кажная из которых сос 1 ою из последовательно соенинеиныл неменьон ИЭИ и НЕТ, а блок формььроььаьььья оцеььочььььх иьачений выполнен в вицеьл.ььа 1 ьььлнезььььо вкнкьчеььььььл це. пей, каждая из когорыл сььеьоьгь из вьсленовььгеньььо557485 Лирет) Составитель О, ТиховоТехРед 3, Фанта Редактор Б. Федотов орректор Д. Мельниче Закаэ 110 Тираж Государств по дела 13035, МосПодписное 1 НИИ Филиал ПППтент ", г. Ужгор, ул. Проектная, 4 соединенных ячейки памяти ивентиля, приэтом кваттт ованные выходы преобразователя аналог-код подключены к первым входам элементов ИЛИ, вторые входы которых соединены с соответствующими выходами блока памяти, а вход запрета каждого элемента НЕТ соединен с соответствующими ква 1 гтованпыми вь 1 ходами преобразователя аналог.код, которые через собирающий блок подключены ко ходу запрета нулевого элемента НЕТ,выход которого через ячейку памяти подключен к соответствующему входу блока памяти, причем выход нулевого элемента НЕТ соединен с управляющими входами первого и последнего вентилей через дополнительные элементы ИЛИ. а с управляющими входами остальных вентилей непосредственно, при этом вторые входы дополнительных элементов ИЛИ соединены с выходами соответству. ющих элементов НЕТ. нного комитета Совета Министров СССРм изобретений и открытий ва, Ж - 35, Рауш ская наб., д. 4/5
СмотретьЗаявка
2036038, 24.06.1974
ВОЙСКОВАЯ ЧАСТЬ 11284, ПРЕДПРИЯТИЕ ПЯ В-2645
СКРИПКО ВЛАДИМИР АБРАМОВИЧ, СЕРГЕЕВ ГЕННАДИЙ ЗАХАРОВИЧ, СОФИНСКИЙ ЛЕОНИД ЕВГЕНЬЕВИЧ, СЕРОВ ВИКТОР ИВАНОВИЧ
МПК / Метки
МПК: H03K 13/00
Метки: адаптивной, дискретизацией, информации, передачи
Опубликовано: 05.05.1977
Код ссылки
<a href="https://patents.su/4-557485-ustrojjstvo-dlya-peredachi-informacii-s-adaptivnojj-diskretizaciejj.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для передачи информации с адаптивной дискретизацией</a>
Предыдущий патент: Временной дискриминатор сигнала с бинарной время-импульсной модуляцией
Следующий патент: Широтно-импульсный модулятор
Случайный патент: Детектор огибающей