Временной дискриминатор сигнала с бинарной время-импульсной модуляцией
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
О П И С А Н И Е и) тцн 4ИЗОБРЕТЕН ИЯ Союз Советских Социалистических республик(61) Дополнительное к авт. с (22) Заявлено 07.01.74 (21) 19 88249/09 51) М, Кл,о НОЗ К 9/04 единением заявк осударственныи комитетСовета Министров СССР по делам изобретений 23) Приоритет ень17 Опубликовано 05,05.77 3) УДК 621 394.62:621.376 ,55 (088.8) Бюл открытии 45) Лат 5,08 иковаи 1 нсан(72) Л вторы изобретения В. Кедо и И. А, Новиков 1) Заявитель 54) ВРЕМЕННОЙ ДИСКРИМИНАТОР СИ П(АЛА С БИНАРНО ВРЕМЯ - ИМПУЛЬСНОЙ МОДУЛЯЦИЕЙбретение относится отехнике, может ние точности ной модулядискрцией инирования сигналов с инв использоваться в устроиствах автосопровождения сигнала по дальности.Известен временной дискриминатор сигнала с бинарной время-импульсной модуляцией, содержащий сумматор, вычитатель и два канала обработки сигнала, каждый из которых состоит из последова. тельно соединенных временного селектора и инте. гратора 1),Однако в этом Дискриминаторе при малых значениях отношения сигнал/шум ошибка в определении позиции сигнального импульса вызывает большую флуктуационную ошибку.Цель изобретения - повыше Для этого во временной дискриминатор сигнала с бинарной время-импульсной модуляцией, содер. жащий сумматор, вычитатель и два канала обработки сигнала, каждый из которых состоит из последо. вательно соединенных временного селектора и интегратора, введены два дополнительных идентичных канала обработки сигнала, ключи, декодер и дополнительный сумматор; при этом выходы кана лов обработки сигнала через ключи подключены к соответствующим входам основного и дополнительного сумматоров, выходы которых соединеныс вычитателем, а соответствующие выходы декоде.ра подключены к управляющим входам ключей ивходам сброса интеграторов.На чертеже изображена структурная электрическая схема устройства,Каждый из каналов обработки сигнала 1-4содержит последовательно соединенные временнойр селектор 5 и интегратор 6. Выходы каналов 1 - 4через ключи 7 подсоединены к соответствующимвходам сумматоров 8, 9, выходы которых связаныс вычитателем 10, а соответствующие выходы декодера 11 подключены к управляющим входам клю 5 чей 7 и ко входам сброса интеграторов 6, Входыканалов 1 - 4 подключены ко входу устройства.Устройство работает следующим образом,На входы всех временных селекторов поступаетсмесь сигнал-шум. На селектор 5 канала обработО ки 1 поступают первые измерительные импульсыпрямого кода, на селектор канала 2 - вторые, населектор канала 3 - первые измерительные импуль.сы обратного кода и на селектор канала 4 - вторые.В случае передачи символа информации пря25 мым кодом по сигналу работают первый и второй557484 Составитель Е, ПогиблТехред 3. Фанта едактор Б. Федотов оррсктор Д, Мельниченк Заказ 1109/64 ЦНИИПИ 113 Филиал ППП " Патент ", г, Ужгород, ул. Проектная, 4 файф"е еф ффф ави 4 ИЙфМЕЕМФ 4каналы 4 ЬббтМ сйгнзлз, третий и четвертый - по шуму, при передзче информации обратным кодом принимают третий и четвертый каналы, Ио резуль. татам обработки пачки, соответствующей прямому или обрапгаму коду, декодер 11 вырабатывает управляющее напряжение на соответствующем вы. ходе, отпирая ключи 7 каналов 1 и 2 или 3 и 4.Резулыаты интегрирования с первого или третьего канала (в зависимости ат принятого кода) через сумматор 8, а со второго или четвертого через сумматор 9 поступают на вьн 1 итатель 10, вычисляю. ший сигнал рассогласования,Результаты интегрирования на шумовых позициях не используются при вычислении сигнала рас. согласования, так как управляющее напряжение с декодера 11 коммутирует только каналы, обрабо. тавшие сигнальную пачку импульсов,Ио окончании действия управляющего напряже. ния с выхода "Сброс" декодера 11 на интеграторы б всех каналов поступает импульс сброса, приводящий их в исходное состояние.Разница в вероятностях ошибки информационного и элементарного символов тем больше, чем больше элементарных символов входит в информационный. Так как вероятность ошибки декодирова. ния информационного символа мала, то из обработ. ки практически исключаются шумовые позиции,что приводит к повышению 1 о.насти дискримнни.ровапия,Формула изабрет ния Временной дискриминатор сигнала с бинарнойвремя импульсной модуляцией, содержащий сум.матар, вычитатель и два канала обработки сигнала,10 каждый из которых состоит из последовательносоединенных временного селектора и интегратора,о т л и ч а ю щ и й с я тем, что, с целью повыше.ния точности дискриминирования сигналов с инвер.снай модуляцией, в него введены два дополнитель.ных идентичных канала обработки сигнала, ключи,декодер и дополнительный сумматор, при этомвыходы каналов обработки сигнала через ключиподключены к соответствующим входам основногои дополнительного сумматоров, выходы которыхзл соединены с вычитателем, а соответствующие выходы декодера подключены к управляюц 1 им входамключей и входам сброса интеграторов,Источники информации, принятые во внимание25 при экспертизе: 1. Авторское свидетельство СССР У 310377, Н 03 К 5/20, 14.01.70,Тираж 1065 Подписноеударственного комитета Совета Министров ССпо делам изобретений и открытий35, Москва, Ж - 35, Раушская набд, 4/5
СмотретьЗаявка
1988249, 07.01.1974
ПРЕДПРИЯТИЕ ПЯ В-2203
КЕДО ВЛАДИМИР ВЛАДИМИРОВИЧ, НОВИКОВ ИВАН АЛЕКСЕЕВИЧ
МПК / Метки
МПК: H03K 9/04
Метки: бинарной, временной, время-импульсной, дискриминатор, модуляцией, сигнала
Опубликовано: 05.05.1977
Код ссылки
<a href="https://patents.su/2-557484-vremennojj-diskriminator-signala-s-binarnojj-vremya-impulsnojj-modulyaciejj.html" target="_blank" rel="follow" title="База патентов СССР">Временной дискриминатор сигнала с бинарной время-импульсной модуляцией</a>
Предыдущий патент: Цифровой демодулятор
Следующий патент: Устройство для передачи информации с адаптивной дискретизацией
Случайный патент: Узел сопряжения оконной коробки с наружной стеной