Преобразователь параллельного кода в последовательный

Номер патента: 1453598

Авторы: Лозинский, Моисеев, Хардиков

ZIP архив

Текст

) 4 Н 03 М 9/00 ОСУДАРСТВЕННЫЙ КОМИТЕТО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯРИ ГННТ СССР ОПИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ(56) Авторское свидетельство СССРМф 1282337, кл. Н 03 М 9/00,1985.Авторское свидетельство СССРУ 1243097, кл. Н 03 М 9/00, 1984(57) Изобретение относится к вычислительной технике и может быть испольэовано в устройствах межмашинного обмена и обмена с периФерийными модулями. Целью изобретенияявляется упрощение преобразователяи повышение его быстродействия, Поставленная цель достигается тем, чтов преобразователь, содержащий счетчик 3, генератор 4 импульсов, выходной коммутатор 5, элемент И 6,дополнительно введены два Формирователя импульсов 8 и 9, сдвиговыйрегистр 2, причем триггер 1 выполненв виде 1-К-триггера на выходнойкоммутатор в виде двухразрядного селектора. 2 ил.Изобретение относится к вычислительной технике и может быть использовано при построении устройств межмашинного обмена и обмена с периферийными модулями.5Целью изобретения является упрощение преобразователя и повышение егобыстродействия.На фиг.1 приведена схема преобразователя параллельного кода в последовательный; на фиг.2 - временные диаграммы, поясняющие работу устройства.Преобразователь параллельногокода, в последовательный содержит триггер 1, сдвиговый регистр 2, счетчик3, генератор 4 импульсов, мультиплексор 5, элемент И 6, первый 7 и второй 8 формирователи импульсов, инфор Омационные входы 9, вход 10 повторения преобразования, вход 11 установки и вход 12 пуска, первый 13 и второй 14 информационные выходы и управляющий выход 15. Триггер 1 выполнен 25в виде Е-К-триггера, имеющего дваК-,входа и Б-вход. К-входы триггерасобраны по ИЛИ.На временных диаграммах, поясняющих работу преобразователя, обозначены сигналын 1 фиг.2), позиции которых соответствуют позициям блоковфиг.1.Преобразователь работает следующим образом.35В исходном состоянии триггер 1 исчетчик 3 обнулены, генератор 4 остановлен нулевым сигналом с прямоговыхода триггера 1, при этом наобоих информационных выходах 1 3 и 4014 преобразователя сигналы отсутствуют.Установка преобразователя в исходное состояние производится подачейна вход 11 положительного импульса, 45который обнуляет триггер 1. В своюочередь единичным сигналом с инверсного выхода триггера 1 обнуляется счетчик 3. Перед пуском преобразователя на информационные входы 9 подается и-разрядный параллельный код. Пуск преобразователя производится подачей на вход 12 единичного импульса, который поступает на Е-вход триггера 1 вход формирователя 7 им 955 пульсов, а через элемент И 6 на 7- вход выбора режима работы сдвигового регистра 2 и переводит его в режим параллельной записи входной информации. Формирователь 7 импульсовформирует на своем выходе короткийимпульс (фиг.2), по заднему фронтукоторого в срвиговый регистр 2 записывается и-разрядный код с информационных входов 9 таким образом, чтона выходе регистра 2 будет значениеи-разряда записанного кода, а Е-Ктриггер 1 установится в единичноесостояние. Сигнал с инверсного выхода Е-К-триггера 1 разрешает работусчетчика 3 и блокирует поступлениена Ч-вход сдвигового регистра 2 единичного сигнала с входа 12 пуска,переключая регистр 2 по Ч-входу врежим сдвига. Сигнал с прямого выхода Е-К-триггера 1 разрешает формирование импульсов на выходах генератора 4. Импульсы, поступаюшие с первого и второго выходов генераторов 4на информационные входы мультиплексора 5 в зависимости от значения сигна.ла с выхода регистра 2, образуют навыходах мультиплексора комбинацию издвух импульсов, сдвинутых во времени друг относительно друга. Прнзначении "1" сигнала на выходе регистра 2 сначала появляется сигнал навыходе 13, а затем на выходе 14, апри значении "О" сначала появляетсясигнал на выходе 14, а затем на выходе 13. Задним фронтом сигнала свторого выхода генератора 4 содержимое регистра 2 сдвигается вправона один разряд, при этом выдвигаемыйиз регистра разряд через последовательный информационный В-вход вновьзаписывается в регистр 2, а на еговыходе появится значение предыдущегоразряда. Сигналы с третьего выходагенератора 4 поступают на счетныйвход счетчика 3 импульсов. В процессе преобразования записанного в сдвиговый регистр 3 параллельного кодаи в и биполярных сигналов счетчик3 насчитывает и импульсов, увеличивая при преобразовании в биполярныйсигнал очередного бита свое содержимое на единицу. После преобразования последнего и-го разряда передаваемого слова на выходе переполнениясчетчика появляется единичный сигнал, что приводит к формированиюсигнала на управляющем выходе 15преобразователя и к установке в нулевое состояние Е-К-триггера 1. Последний устанавливает в нулевое состояние счетчик 3, что являетсяриз3 145359 наком окончания преобразования ц-разрядного слова в последовательный код. Содержимое регистра 2 после окончания преобразования п-разрядного кода5 соответствует информации, з аписанной в регистр 2 с входов 9 при пускепр еобр аз ователя С помощью подачи единичных сигна лов на управляющий вход 10 имеется возможность многократного повторения преобразования одного и того же записанного в регистр 2 параллельного кода в последовательный код, при этом 15 сигналы на информационные входы 9 и входы 10,12 не подаются. Преобразование очередного поступакщего параллельного кода в последевательный происходит аналогично описанному. О Формул а из обретения Преобразователь параллельного кода в последовательный, содержащий счетчик, генератор импульсов, выход-. ной коммутатор, элемент И и триггер Б-вход которого является входом повторного пуска преобразователя, вход установки которого соединен с пер- ЗО вым К-входом триггера, инверсный выход которого соединен с входом сброса счетчика, счетный вход которого соединен с первым выходом генератора импульсов, второй и третий выходы которого соединены соответст-венно с первым и вторым информационными входами выходного коммутатора,е4первый и второй выходы которого являются соответственно первым и вторым информационными выходами преобр аэователя, вход пуска которого соединен с первым входом элемента И, о т л и - ч а ю щ и й с я тем, что, с целью упрощения преобразователя и повышения быстродействия, в него введены сдвиговый регистр, первый и второй формирователи импульсов, триггер выполнен в виде 1- К-триггера, выходной коммутатор выпапнен в виде, двухразрядного селектора, управляю" щий вход которого соединен с выходом сдвигового регистра и информационным входом сдвигового регистра, разрядные входы которого являются информационными входами преобразователя, вход пуска которого соединен с 1-входом триггера и через первый формирователь импульсов с синхровходом триггера и первым синхровходом сдвигового регистра, второй синхровход которого соединен с вторым выходом генератора импульсов, управляющий вход которого соединен с прямым выходом триггера, второй К- вход которого соединен с выходом переполнения счетчика и с входом второго формирователя импульсов, выход которого является управляющим выходом преобразователя, вход логического нуля которого соединен с К- входом триггера, инверсный выход которого соелинен с вторым входом элемента И, выход которого соединен с управлякщим входом сдвигового регистра.1453598 9)дгФ ве е ФФВи р Уа Заказ 7301/55 Тир ВНИИПИ Государственного 113035, Подписно 79 омитета по изобретениям и открытиям при ГКНТ СССосква Ж, Раушская наб., д. 4/5 Производственно-полиграФическое предприятие, г. Ужгород, ул, Проектная,Сост авитель М. АршавскийРедактор Н. Гунько Техред М, Ходанич Корректор М.Максимишинец

Смотреть

Заявка

4280513, 20.04.1987

ПРЕДПРИЯТИЕ ПЯ А-3903

ЛОЗИНСКИЙ ВАСИЛИЙ ПЕТРОВИЧ, МОИСЕЕВ ВЛАДИМИР НИКОЛАЕВИЧ, ХАРДИКОВ ВЛАДИМИР ИВАНОВИЧ

МПК / Метки

МПК: H03M 9/00

Метки: кода, параллельного, последовательный

Опубликовано: 23.01.1989

Код ссылки

<a href="https://patents.su/4-1453598-preobrazovatel-parallelnogo-koda-v-posledovatelnyjj.html" target="_blank" rel="follow" title="База патентов СССР">Преобразователь параллельного кода в последовательный</a>

Похожие патенты