Д-триггер на полевых транзисторах

Номер патента: 1347153

Авторы: Гаврилюк, Краснопольский, Механцев, Рысухин

ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИН ИЗОБРЕТЕНИЯ ПИС ТЕЛЬСТВ К АВТОРСКОМ к импульс. пользова- интегральройствах.е помехо ,полевыхдержит ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИИ(56) Авторское свидетельство СССРУ 453785, кл. Н 03 К 3/286, 1973.(54) 0"ТРИГГЕР НА ПОЛЕВЫХ ТРАНЗИСРАХ(57) Изобретение относитсяной технике и может быть исно в качестве 0-триггера вных логических цифровых устЦель изобретения " повышениустойчивости 0-триггера натранзисторах. Устройство со О 1347153 Н 03 К 3/286, 3/353 подключенную к тактирующему входуцепь .из четырех последовательно соединенных полевых транзисторов с чередующимися типами проводимости каналов, образующих два последовательно соединенных лямбда"диода. При этопараллельно крайнему, подключенномустоком к общей шине транзистору подключена шунтирующая цепь из двухсоединенных последовательно транзисторов с тем же типом проводимостиканала. Затвор первого дополнительного транзистора, подсоединенного истоком к общей шине, подключен к0-входу триггера, а затвор второгодополнительного транзистора, подсоединенного стоком к стоку шунтируемого крайнего транзистора, соединен свыходом устройства. 2 ил.Изобретение относится к импульсной технике и может быть использовано в качестве Э-триггера в интегральных логических цифровых устройствах.Цель изобретения - повышение помехоустойчивости 0-триггера на полевыхтранзисторах.На фиг.1 изображена принципиальная электрическая схема 0-триггера;на фиг.2 - вольт-амперная характеристика (ВАХ),Устройство содержит полевые транзисторы 1-4, образующие два последовательно соединенных лямбда-диода(ЛД 1 и ЛД 2), два дополнительных полевых. транзистора 5 и 6, образующиецепь управления по П-входу, при этомтранзистор 1 подсоединен стоком ктактирующему входу 7, стоки транзисторов 4 и б подсоединены к общей шине, транзистор 6 подсоединен затвором к П-входу 8 устройства, а транзистор 5 подсоединен затвором к выходу 9 устройства.Устройство работает следующим образом.В режиме хранения информации натактирующем входе 7 поддерживаетсяпотенциал логической "1", превышающей напряжения отсечек ЛД 1, ЛД 2 итранзистора 6. Лямбда-диоды ЛД 1 иЛД 2, ВАХ которых изображены на фиг,2,кривые 10 и 11 соответственно выбраны таким образом, что 1 м,1 мгде 1 м и 1 м - максимальные токиЛД 1 и ЛД 2.Если в триггере хранится код "О",то ЛД 1 закрыт, а ЛД 2 открыт. Приэтом ток в цепи триггера равен токуутечки закрытого ЛД 1, т.е. потребляемая мощность практически равна нулю,На выходе 9 устройства - логическийнульЕсли в триггере хранится код "1",то ЛД 1 открыт, а ЛД 2 находится в сос.тоянии отсечки. При этом ток в цепитриггера равен току утечки закрытогоЛД 2 и потребляемая мощность такжепрактически равна нулю. На выходе 9устройства действует напряжение, соответствующее логической "1".Примем для определенности, чтов исходный момент на выходе триггера логический "нуль", а на 0-входе 8действует, напряжение логической "1".Тогда транзистор 6 закрыт, ЛД 1 и ЛД 2имеют ВАХ, изображенную в виде кривых 1 О и 11 (фиг.2) соответственно.Для записи кода "1" необходимо ньтактирующий вход 7 подать логический "нуль", а затем восстановить потенциал логической "1". Тогда при переходе сигнала на тактирующем входе 7 от "О" к "1" откроется лямбда-диод, имеющий большее значение максимального тока, в данном случае откроется 10 ЛД 1, так как 1 м ) 1 м, . Изменение 50 15 20 25 ЭО Э 5 40 во время действия на тактирующем входе 7 "единичного" потенциала хранения сигнала на 0-входе 8 не приво-. дит к изменению состояния триггера, поскольку появление нулевого потенциала на П-входе 8 не изменяет формы ВАХ ЛД 2.При записи кода "О" на Э-входе 8 действует нулевой потенциал, транзистор 6 открыт и подключен параллельно транзистору 4 лямбда-диода ЛД 2, ВАХ которого принимает вид кривой 12 (фиг,2). При нулевом напряжении на П-входе 8 соотношение максимальных токов лямбда-диодов обратное:1 м1 м. Перевод триггера в состояние с нулевым выходным напряжением происходит в момент появления очередного тактового импульса: появление на тактирующем входе 7 "нулевого" потенциала и последующее восстановление "единичного" потенциала хранения приводит к открыванию ЛД 2 и запиранию ЛД 1. Таким образом, произведена запись кода "О", Если после этого на П-входе 8 появляется сигнал логической "1", то транзистор 6 закрывается и ВАХ ЛД 2 принимает исходную форму (кривая 1 О, фиг.2). Однако при этом только изменяется дифференциальное сопротивление открытого ЛД 2, а состояние триггера не изменяется.Рассмотренный алгоритм функционирования и особенность выполненияуправляемого лямбда-диода ЛД 2, обеспечивают высокую помехоустойчивостьустройства, сохраняющего возможностьвыполнения функции Р-триггера в режиме хранения независимо от колебаний уровня управляющего напряженияна П-входе.Подключение параллельно транзистору б дополнительных полевых транзисторов 13, затворами подключенных ксоответствующим шинам 14 управления позволяет расширить функциональные возможности устройства за счет реализации функции тактируемого многотвходового логического элемента И.з1347 формула изобретения0-триггер на полевых транзисторах, содержащий подключенную к тактирующему входу цепь из четырех последова, 5 ,тельно соединенных полевых транзисто- ров с чередующимися типами проводимости каналов, образующих два последовательно соединенные лямбда-диода, при этом к стокам крайних транзисто ров подключены затворы ближайших соседних транзисторов, а затворы крайних транзисторов подключены к точке соединения истоков средних транзисторов и к выходу Э-триггера, о т л и - 1 б ч а ю щ и й с я тем, что, с целью повышения помехоустойчивости, параллельно крайнему, подключенному стоком к общей шине, транзистору с каналом 53 4и типа подключена йунтирующая .цепь из двух дополнительных последователь но соединенных полевых транзисторов с каналом и типа, причем затвор первого дополнительного транзистора, под" соединенного истоком к общей шине, подключен к 0-входу триггера, а затвор второго дополнительнОго транэисто ра, подсоединенного стоком к стоку шунтируемого крайнего транзистора, соединен с выходной шиной, при этом начальные токи подсоединенного к так" тирующему входу крайнего транзистора и обоих средних транзисторов меньшеМр.начального тока дополнительных транзисторов, но больше начального тока крайнего транзистора, подключенного стоком к общей шине.1347153 Составитель Э.СапежкТехред И.Верес орректор В.Бутяга тр олкова Заказ 5126/50 одписноССР б., д. 4 Проектна Производственно-полиграфическое предприятие, г. Ужгор Тираж ВНИИПИ Государстве по делам изобрете 13035, Москва, Ж 99ного комитетий и открыти5, Раушская

Смотреть

Заявка

3791897, 20.09.1984

ТАГАНРОГСКИЙ РАДИОТЕХНИЧЕСКИЙ ИНСТИТУТ ИМ. В. Д. КАЛМЫКОВА

МЕХАНЦЕВ ЕВГЕНИЙ БОРИСОВИЧ, КРАСНОПОЛЬСКИЙ АЛЕКСЕЙ ГЕОРГИЕВИЧ, РЫСУХИН ГЕННАДИЙ ВАСИЛЬЕВИЧ, ГАВРИЛЮК ВЛАДИМИР ИВАНОВИЧ

МПК / Метки

МПК: H03K 3/286, H03K 3/353

Метки: д-триггер, полевых, транзисторах

Опубликовано: 23.10.1987

Код ссылки

<a href="https://patents.su/4-1347153-d-trigger-na-polevykh-tranzistorakh.html" target="_blank" rel="follow" title="База патентов СССР">Д-триггер на полевых транзисторах</a>

Похожие патенты