Пороговый декодер сверточного кода
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
ОПИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ 4Союз СоветскикСоциалистическихРеспублик(22) Заявлено 16. 03. 81 (21)3261334/18-09с присоединением заявки Нов 151 М. Кл.з Н 04 Ь 1/10 Государственный комитет СССР по делам изобретений и открытий(088 8) Опубликовано 071082 Бюллетень М 37 Дата опубликования описания 07 . 10 .82(54) ПОРОГОВЫЙ ДЕКОДЕР СВЕРТОЧНОГО КОДА Изобретение относится к технике связи и предназначено для использования в аппаратуре передачи дискретной информации.Известен декодер сверточного кода, содержащий последовательно соединейные кодер, анализатор синдрома, первый пороговый обнаружитель, первый блок запрета коррекции, выход которого подключен к соответствующим входам анализатора синдрома, а также блок обнаружения пакетов ошибок и последовательно соединенные второй пороговый обнаружитель и второй блок запрета коррекции, выход которого подключен к первому входу корректора ошибок1.Однако известный пороговый декодер обладает недостаточной помехоустойчивостью из-за эффекта размножения ошибок. Цель изобретения в . повышение помехоустойчивости.Для этого в пороговый;декодер сверточного кода, содержащий последовательно соединенные кодер, анализатор синдрома, первый пороговый обнаружитель, первый блок запрета коррекции, выход которого подключен к,соответствующим входам анализатора синдрома, а также блок обнаружения пакетов ошибок и последовательно со единенные второй пороговый обнаружитель, второй блок запрета коррекции, выход которого подключен к первому входу корректора ошибок, введены последовательно соединенные блок задержки и дополнительный анализатор синдрома, а также блок управления коррекцией, блок задержки, сигналов управления и блок задержки информационной последовательности, причем к входу блока обнаружения пакетов ошибок подключен выход первого блока запрета коррекции, а выход блока обнаружения пакетов ошибок подключен к входу блока управления коррекцией, выход которого подключен к второму входу первого блока запрета коррекции непосредственно и через блок задержки сигналов управления - ко второму входу второго блока запрета коррекции,а выход второго блока запрета коррекции подключен к 25 соответствующим входам дополнительного анализатора синдрома, при этом второй вход корректора ошибок соединен с выходом кодера через блок задержки информационной последователь ности, а входы кодера объединены ссоответствующими входами блока задержки.На чертеже представлена структурная схема порогового декодера сверточного кода.Декодер содержит кодер 1, акализатор 2 - 1 синдрома, дополнительныйанализатор 2-2 синдрома, первый пороговый обнаружитель 3-1, второй пороговый обнаружитель 3-2, корректор4 ошибок, первый блок 5-1 запретакоррекции, второй блок 5-2 запретакорреции, блок 6 обнаружения пакетовошибок, блок 7 управления коррекции,блок 8 задержки, блок 9 задержки информационной последовательности, блок 1510 задержки сигналов управления.Декодер: работает следующим образом.. Когда в дискретном канале нет ошибок, то кодер 1 формирует на проверочных выходах последовательности идентич ные проверочным последовательностям навыходе дискретного канала.В этои случае входные цепи основного и дополнительного анализаторов 2 синдрома формируют последовательности нулей. Пороговые обнаружители 3 порогов непревышают и коррекции не происходит.Если произошли ошибки в кодовой последовательности с кратностью меньшейкорректирующей способности кода, то 30в проверочных последовательностях об"разуются единицы, которые поступают ванализаторы 2 синдрома таким образом,что сначала поступают в основной анализатор 2-1 синдрома и лишь спустя 35время, равное длительности К-информационных символов, через блоки 8-18-4- задержки проверочных последовательностей в дополнительный анализатор 2-2 синдрома. При этом с выходов 40пороговых обнаружителей 3 появляютсяединичные символы коррекции, происхо"дит коррекция анализаторов 2 синдрома, очищая синдром от размноженнойошибки, и коррекция искаженных информационных символов кодовой комбинации,при этом блок 7 управления коррекциейблоками 5 запрета коррекции не выдаетсигнал управления на запрет коррекции.Для согласования момента коррекцииЮ искаженных информационных символов кодовой комбинации в корректоре 4 ошибок используются блок 10 задержки сигнала управления блоками 5 запрета коррекции," задерживая соответствующие сигналы на55 длительность К-информационных символов. При размножении ошибок с выхода порогового обнаружителя 3-2 единичные сигналы коррекции поступают на блок 6 . обнаружения пакетов ошибок, который, 60 насчитав больше заданного числа единиц, дает сигнал на блок 7 управления блоками 5 запрета коррекции о запрещении ложной коррекции в анализаторах 2 синдрома и корректоре 4 ошибок.Таким образом, отключая цепи коррекции на длительность, равную К- информационным символам, полностью меняем состояние регистров анализа.- торов 2 синдрома, тем самым очищаются анализаторы от размноженной ошибки, и не происходит ложной коррекции ийформационных символов. В результате повышается помехоустойчивость декодера иэ-за предотвращения размноже:ний ошибок.Фформула изобретенияПороговый декодер сверточного кода,содержащий последовательно соединенные кодер, анализатор синдрома, первый пороговый обнаружитель, первыйблок запрета коррекции, выход которого подключен к соответствующим входам анализатора синдрома, а такжеблок обнаружения пакетов ошибок и последовательно соединенные второй пороговый обнаружитель и второй блокзапрета коррекции, выход которогоподключен к первому входу корректораошибок, о т л и ч а ю щ и й с я тем,что, с целью повышения помехоустойчивости, введены последовательно соединенные блок задержки и дополнительный анализатор синдрома, а такжеблок управления коррекцией, блок задержки сигналов управления и блок задержки информационной последовательности, причем к входу блока обнаружения пакетов ошибок подключен выходпервого блока запрета коррекции, авыход блока обнаружения пакетов ошибок подключен к входу блока управления коррекцией, выход которого подключен к второму входу первого блоказапрета коррекции непосредственно ичерез блок задержки сигналов управления - ко второму входу второго блоказапрета коррекции, а выход второгоблока запрета коррекции подключенк соответствующим входам дополнительного анализатора синдрома, при этомвход корректора ошибок соединен свыходом кодера через блок задержкиинформационной последовательности, авходы кодера объединены с соответствующими входами блока задержки.Источники информации,принятые во внимание при экспертизе1. Авторское свидетельство СССР9 586571, кл. Н 04 Ь 1/10, 1976964999 Составитель С. Осмоловскийедактор Л, Авраменко ТехредМ.Гергель Корректор М. Демчик 690/4 ака В Ужгород, ул. Проектная, 4 илиал 3035, Мос Патент",Тираж 688ИЧИ Государстпо делам изо ва, Ж, Ра нногоетениская Подписное комитета СССР и открытий аб., д. 4/5
СмотретьЗаявка
3261334, 16.03.1981
ХАРЬКОВСКОЕ ВЫСШЕЕ ВОЕННОЕ КОМАНДНОЕ УЧИЛИЩЕ ИМ. МАРШАЛА СОВЕТСКОГО СОЮЗА КРЫЛОВА Н. И
ДОЛГОВ ВИКТОР ИВАНОВИЧ, РОГОЖИН ИГОРЬ ВИКТОРОВИЧ, МАКАРОВ ЛЕВ БОРИСОВИЧ, ПАШОВКИН ВЯЧЕСЛАВ ДМИТРИЕВИЧ, БЕЛОВ СЕРГЕЙ ПАВЛОВИЧ, КАЛИНИЧЕНКО АЛЕКСАНДР ИВАНОВИЧ
МПК / Метки
МПК: H03M 13/23, H04L 17/30
Метки: декодер, кода, пороговый, сверточного
Опубликовано: 07.10.1982
Код ссылки
<a href="https://patents.su/3-964999-porogovyjj-dekoder-svertochnogo-koda.html" target="_blank" rel="follow" title="База патентов СССР">Пороговый декодер сверточного кода</a>
Предыдущий патент: Система передачи и приема информации с коррекцией ошибок
Следующий патент: Кодек мажоритарного блочного кода
Случайный патент: Способ получения буроугольного воска