Устройство для контроля блоков коррекции ошибок в памяти
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
Ир С 11 С г АРСТВЕННЬЙ КОМИТЕТЛАМ ИЗОБРЕТЕНИЙ И ОТНИСАНИЕ ГОС НИ(54 ) (57 ) УСТРОЙСТВО ДЛЯ КОИТУОЗЯБЛОКОВ КОРРЕКЦИИ ОВЯЗОК В ЯИФЯТИ поает. сз. В 951407, о т д и ч а ещ е е с я тем, что, с целью повышения достоверности южтроля, в неговведена четвертая схема сравнения,ВКОды которой поднэивчмиы соответст"венно к выходам первоюо ы втор 6 гбюифраторов, а выХсщ является Эретьим выходом устройства.Изобретение относится к автоматике и вычислительной технике, а именно к запоминающим устройствам исистемам переработки и хранения информации.По основному авт. св. Р 951407 известно устройство для контроля блоков коррекции ошибок в памяти, содержащее первый шифратор, выход которого является первым выходом устройства, второй шифратор, вход которого является первым входом устройства, выход второго шифратора подключен к одному входу первой схемы сравнения, второй вход которой является вторым входом устройства, выход первой схемы сравнения подключен ко входу дешифратора, вторую схему сравнения блок управления, коммутатор, один информационный вход которого подключен к входу второго шифратора, другой информационный вход - к первому выходу блока управления, выход коммутатора подключен к входу первого шифратора, и третью схему сравнения, первый вход которой подключен к выходу первой схемы сравнения, а выход третьей схемы сравнения является вторым выходом устройства, второй вход третьей схемы сравнения подключен к выходу второй схемы сравнения, входы которой подключены соответственно к выходу первого шифратора и второму выходу дешифратора Г 11.Однако коитроль блокОв коррекции ошибок осуществляется только в режиме считывания. Кроме того, неисправности в цепях коррекции ошибок лишь обнаруживаются, но не локализуются.1 1 О 20 25 30 35 50.Целью изобретения является повышение достоверности контроля.Цель достигается тем, что в устройство введена четвертая схема сравнения, входы которой подклю чены соответственно к выходам первого и второго шифраторов, а выход является третьим выходом устройства.Яа чертеже представлена схема устройства.Устройство содержит блок управления 1, коммутатор 2, шифраторы 3 и 4, схемы сравнения 5 - 8, дешифратор 9.55Устройство работает следующим образом.В режиме записи на первый вход 10 устройства поступают информационные сигналы, подлежащие записи в накопитель. При этом блок управ ленияразрешает прохождение ин.формационных сигналов через коммутатор 2 на входы первого шифратора (шифратора записи ), представляющего собой ряд цепочек, состоя 1 щих из сумматоров по модулю 2 и формирующего контрольные разряды, соответствующие определенному корректирующему коду, например коду Хэмминга, с исправлением одной ошибки. Выходные сигналы первого шифратора поступают на первый выход 11 устройства для записи в накопитель . Информационные сигналы поступают также на входы второго шифратора 4 шифратора считывания) аналогичного первому. Шифратор 4 формирует те .же контрольные разряды, что и шифратор 3. Выходные сигналы обоих шифраторов сравниваются друг с другом схемой сравнения 5. Сигнал на ее выходе 12 указывает на правильную работу обоих шифраторов (при наличии сравнения) или на неисправность одного иэ них при несравнении).В режиме считывания на первый вход 10 устройства поступают информационные, а на второй вход 13 контрольные разряды, считанные из накопителя.Блок управления 1 разрешает прохождение информационных сигналов через коммутатор 2 на входы первого шифратора 3, одновременно те же сигналы поступают на вход ана.логичного второго шифратора 4, Выходные сигналы обоих шифраторов сравниваются друг с другом схемой сравнения 5. При положительном результате сравнения работа устройства продолжается.Контрольные разряды, образованные шифратором 4, сравниваются схемой сравнения 6 с контрольными разрядами, считанными иэ накопителя, При отсутствии ошибок в считанной информации сигналы на обоих входах схемы сравнения 6 одинаковы, ее выходные сигналы, представляющие собой синдром, равны нулю, Если же произошла ошибка, то синдром отличен от нуля.Сигнал синдрома с выхода схемы сравнения 6 поступает на вход дешифратора 9, первый выход которого представляет собой совокупность шин, соответствующих информационным разрядам, второй выход - совокупность шин, соответствующих конт-: рольным разрядам. Сигналы с этих выходов используются для коррекции ошибок в соответствующих разрядах ( вне устройства) и, кроке того, для контроля правильности. работы цепей коррекции ошибок, Необходимость контроля диктуется тем, что при неправильной работе дешифратора или других блоков коррекции ошибка не только не будет скорректирована, но может быть внесена дополнительная ошибка.4 1029230 Составитель А. Дерюгин Редактор И. Товтнн Техред К.Иыцьо Корректор С; Черни, Заказ 4988/49 Тираж 594 Подписное ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб., д.4/5филиал ППП фПатент", г. Ужгород, ул. Проектная, 4 3С целью контроля сигналы с первого вьхода дешифратора 9 подают. ся на вход коммутатора 2. Блокуправления 1 пропускает их через коввжутатор 2 на вход первого шифратора 3. Выходные сигналы схемы сравнения 5, начиная с этого момента, не принимаются во внимание она свою роль уже сыграла в начале цикла ). Выходные сигналы шифратора 3 подаются на один из входов схема сравнения 7, на ее другой вход поступают сигналы со второго выхода дешифратора 9; На выходе схемы сравнения 7 снова формируется синдром, который схемой сраввеник 8 сравнивается с ранее сформированным ( схемой сравнения Ь) синд. ромом. Если сигналы на обоих входах схеьи сравнения 8 совпадают, то это свидетельствует о правнль" ной работе цепей коррекции ошибок,если не совпадают, то на выходесхемы сравнения 8, который является третьим выходом 14 устройства,формируется сигнал неисправностицепей коррекции. При локализациинеисправности шиФраторы 3 и 4 можно не рассматривать, так как сигнал об их правильной или неправильной работе был получен в начале 10 цикла (на выходе схема сравнения 5).Таким образом, предлагаемое устройство обладает срцественным преимуществом перед прототипом благодаря тому, что обеспечивает конт роль правильности работы цепей коррекции ааабок шифраторов в режиме записи и дает возможность частично локализовать неисправность,что повышает достоверность коит О роля ф
СмотретьЗаявка
3342334, 28.09.1981
ПРЕДПРИЯТИЕ ПЯ А-1178
ВАРИЕС НИНА ИОСИФОВНА, КУЛТЫГИН АНАТОЛИЙ КОНСТАНТИНОВИЧ
МПК / Метки
МПК: G11C 29/00
Метки: блоков, коррекции, ошибок, памяти
Опубликовано: 15.07.1983
Код ссылки
<a href="https://patents.su/3-1029230-ustrojjstvo-dlya-kontrolya-blokov-korrekcii-oshibok-v-pamyati.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля блоков коррекции ошибок в памяти</a>
Предыдущий патент: Запоминающее устройство с коррекцией информации
Следующий патент: Устройство для контроля постоянной памяти
Случайный патент: Рабочий орган выгрузчика-измельчителя стебельчатых кормов