Номер патента: 919112

Авторы: Тырышкин, Щеголев

ZIP архив

Текст

ОПИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз СоветскихСоцналнстическихРеспублик оц 919112(22) Заявлено 060680 (21) 2938089/18-09 513 М.Кп з Н 04 3 3/04С 08 С 19/28 с присоединением заявки Йо Государственный комитет СССР по делам изобретений и открытий(54) АДАПТИВЕЕЫЙ КОММУТАТОР Изобретение относится к радиотехнике и может использоваться н цифровых телеметрических системах с адресным разделением каналов.Известен адаптивный коммутатор, содержащий узел выбора каналов, последовательно соединенные блок статической памяти адресов, блок динамической памяти адресов и диодную матрицу, выходы которой соединены с управляющими входами ключей, причем входы блока статической. памяти соединены с соответствующими выходами узла выбора каналов 1).Однако пропускная способность известного адаптивного коммутатора мала.Цель изобретения - понышение пропускной способности.Указанная цель достигается тем, что в известный адаптивный коммутатор введены и цепей иэ последовательно соединенных дельта-модулятора, блока преобразования импульсной последовательности и анализатора импульсной последовательности (где и - число каналов), причем входы дельта-модуляторов соединены с информационными входами ключей, а выходы аналиэаторон импул сной последовательности соединены с соответствующими входами узла выбора каналовНа чертеже представлена структурная электрическая схема предлагаемого устройства.Адаптивный коммутатор содержитузел 1 выбора каналов, блок 2 статической памяти адресов, блок 3динамической памяти адресов, диодную матрицу 4, ключи 5 и и цепей 6,содержащих каждая дельта-модулятор7, блок 8 преобразования импульсной последовательности и анализатор9 импульсной последовательности.15 Устройство работает следующимобразом.Напряжения с датчиков информациипоступают на соответствующие входыадаптинного коммутатора, Эти напря 2 О жения преобразуются дельта-модуляторами 7 н импульсные последонательности,Импульсные последовательности свыхода дельта-модулятора 7 поступа 25 ют на блоки 8, на выходе которыхпоявляется импульс только в том случае, если на их вход поступают либодна следующих друг эа другом импульса, либо две паузы. Далее на выбранЗО ном канальном интервале в аналнэато 919112)е 9 идет подсчет числа импульсовс выходов блоков 8, а затем сравнение показаний счетчиков анализатора9 и на выход последнего выдаетсяимпульс на открытие того канала, вкотором показание счетчика анализатора 9 будет максимальным. В остальных же счетчиках фиксируется числоимпульсов, которое оказалось намомент сравнения, и в следующий период анализа они начинают считать импульсы, поступающие с блока 8 именнос этих фиксированнвх показаний. Таким образом более активные параметрыбудут опрашиваться чаще, а менее активные - реже. 15Если в момент сравнения показаниянескольких счетчиков одинаковы, тоработает узел 1, который пропускаетна выход импульс с того входа, который соответствует наименьшему номеруканалов. Если на вход логическойсхемы узла 1 поступил импульс с выхода одного из блоков 8, то каскадылогической схемы пропускают этотимпульс на выход, не оказывая на него 25никого воздействия. Если же импульсы появятся сразу с нескольких блоков8, то на выходе логической схемыбудет импульс с того входа, которыйсоответствует наименьшему номеруканалов. В результате этого при поступлении импульсов с анализатора 9группами (по два, три и т.д,) узел 1организует дисциплину обслуживанияв порядке нумерации каналов,импульс с выхода узла 1 поступает 35на вход блока 2, который представляет собой запоминающее устройствономеров каналов адаптивного коммутатора в двоичном кодеПричем адресномера канала, содержащий одни нули, 40должен быть запрещенным. Запись номеров каналов в двоичном коде производится перед работой. Если необ"ходямо сменить адреса в процессеработы, то в составе передающей аппаратуры имеется программное устройство с записанными адресами номеров,каналов, которое включается посоответствующей команде. Для этогоблок 2 должен иметь каскады ввода 5 Оадресов и устройство считывайия, аэлементы памяти должны сохранятьзаписанную информацию при считывании.Выходы узла 1 являются обмоткамисчитывания блока 2, Импульс, поступающий по одному из выходов узла 1,является сигналом считывания номерасоответствующего канала в двоичномкоде. Двоичное число в паралельном коде поступает на блок 3, представляющий собой отдельные триггерные ячейки памяти без взаимных связей друг с другом, В конце каждого канального интервала триггеры блока 3 устанавливаются в нулевое состояние импульсами сброса, поступающими с синхронизатора передающей аппаратуры,Сигналы с выхода блока 2 поступают на единичные входы триггеров блока 3, следовательно, адрес номера канала в двоичном коде переписывается из ячеек блока 2 в ячейки блока 3. В соответствии с записанным числом в блоке 3 возбуждается соответству,ющая выходная диодная матрица 4 и открывается ключ 5 данного канала. Диодная матрица 4 обычная, но запрещенной является комбинация, состоящая из одних нулей.Напряжение с датчика, прошедшее через ключ 5, поступает на аналогоцифровой преобразователь, в котором к измерительной информации приписывается адрес номера канала, поступающий с блока 2Таким образом пропускная способность устройства значительно повышается.Формула изобретенияАдаптивный коммутатор, содержащийузел выбора каналов, последовательно соединенные блок статическойпамяти адресов, блок динамическойпамяти адресов и диодную матрицу,выходы которой соединены с управляющими входами, ключей, причемвходы блока статической памяти соединены с соответствующнми выходамиузла выбора каналов, о т л.и ч а ющ и й с я тем,что , с целью повышения пропускной способности, введеныи цепей из последовательно соединенных дельта-модулятора, блокапреобразования импульсной последовательности и анализатора импульснойпоследовательности (где и - числоканалов), причем входы дельта-модуляторов соединены с информационнымивходами ключей, а выходы анализаторов импульсной последовательностисоединены с соответствующими входамиузла выбора каналов.Источники информации,принятые во внимание при экспертизе1. Авторское свидетельство СССРМ 412619, кл. 6 08 С 19/28, 1971919112 Составитель Е.Любимоваенко ТехредЕ. Харитончик Корректс Макаренко актор В.Пи аказ 2164/41 В130 тент д, ул.Проектная,г.уж лиал Тираж б 85ИПИ Государственногоио делам изобретений

Смотреть

Заявка

2938089, 06.06.1980

ВОЕННЫЙ ИНЖЕНЕРНЫЙ КРАСНОЗНАМЕННЫЙ ИНСТИТУТ ИМ. А. Ф. МОЖАЙСКОГО

ЩЕГОЛЕВ ВЛАДИМИР ИПАТОВИЧ, ТЫРЫШКИН АЛЕКСАНДР ИВАНОВИЧ

МПК / Метки

МПК: H04J 3/04

Метки: адаптивный, коммутатор

Опубликовано: 07.04.1982

Код ссылки

<a href="https://patents.su/3-919112-adaptivnyjj-kommutator.html" target="_blank" rel="follow" title="База патентов СССР">Адаптивный коммутатор</a>

Похожие патенты