Устройство для адресации блоков памяти
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1394217
Авторы: Купровский, Лозбенев, Пархоменко
Текст
(54) УСТРОЙСТВО ДЛЯ АДРЕ БЛОКО еский ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ(56) Авторское свидетельство СССРУ 936035, кл. С 06 Р 13/00, 1982.Авторское свидетельство СССРУ 1024926, кл. 6 06 Р 13/00, 1983(57) Изобретение относится к вычислительной технике и может быть использовано для адресации блоков памяти в системе памяти. Целью изобретения является расширение области применения за счет построения схемы устройства в виде регулярной структуры. Положительный эффект от использования изобретения достигается в максимальной степени при микроэлектронной реализации устройства для адресации блоков памяти. Поскольку большая часть схемы устройства выполнена в в) де регулярной структуры, значи- д тельно упрощаются изготовление и конт роль комплекта фотошаблонов. 1 ил.Изобретение относится к вычислительной технике и может быть исполь-зовано для адресации блоков памятиов системе памяти,Целью изобретения является расширение области применения за счет построения схемы устройства в виде ре-; гулярной структурыНа чертеже представлена функциональная схема устройства.Устройство содержит группу 1 переключателей, первую группу 2 элементов И, группу 3 регистров, группу 4 схем сравнения, счетчик 5, регистр б сдвига, вторую группу 7 элементов И, группу 8 элементов ИЛИ, злеменг ИЛИ 9, коммутатор 10, элемент И 11 и имеет вход 12 сброса устройства, вход 13 режима работы устройства, тактовый вход 14 устройства, адресный вход 15 устройства, вход 16 установки флага годности устройства, группу 17 выходов устройства.Устройство работает следующим 25 образом.Принцип работы устройства основан на присвоении неотключенным блокам памяти последовательно-непрерывных адресов в общей системе адресации.па мяти.Устройство может работать в режиме присвоения условных непрерывных адреесов неотключенным блокам памяти и в режиме выбора блока при обращении к памяти.Режим присвоения условных непрерывных адресов неотключенным блокам памяти осуществляется следующим образом.40Производится отключение блоков путем установки соответствующих переключателей 1 в нулевое положение.Сигналом "Сброс" производится ус тановка в нулевое положение счетчика 5, регистров 3 условных адресов и регистра 6 сдвига.На вход 13 режима работы устройства подався гал "Крь", торый поступает на первые входы элементов И 2 первой группы и подготавливает их к включению, Кроме этого, сигнал "Контроль" поступает на управляющий вход коммутатора 10, который отключает адресный вход 15 устройст 55 ва и подключает выход счетчика 5, на котором установлен нулевой адрес, который поступает через коммутатор 1 О на информационные входы регистров3 условных адресов.На тактовый вход 14 устройствапоступает первый синхроимпульс, позаднему фронту которого на первомвыходе регистра 6 сдвига появляетсяединичный сигнал, который поступаетна второй вхор подготовленного квключению первого элемента И 2 первой группы и проходит через него навторой вход первого элемента ИЛИ 8и на выход устройства, возбуждая первый блок памяти.После проведения контроля первогоблока, в случае его годности, навходе 16 устройства появляется сигнал "Флаг годности", который устанавливает переключатель 1 первогоблока в единичное состояние. Регистр3 условного адреса первого блокапамяти с инверсным управляющим входомблокируется и запоминает нулевой адрес счетчика,В момент установки переключателя1 первого блока в единичное состояние единичный сигнал с его выходаразрешает прохождение единичного сигнала с выхода схемы 4 сравнения первогоблока, который является результатом совпадения адресов, поступающих с регистра б условного адресапервого блока и со счетчика 5, Далееон проходит через многовходовой элемент ИЛИ и поступает на второй входвходного элемента И 11 и разрешаетпрохождение второго синхроимпульсана счетчик 5. Если первый блок негоден, на вход 16 устройства сигнал"Флаг годности" не подается и переключатель 1, соответствующий первомублоку, остается в нулевом состоянии.Вследствие этого элемент И 7 второйгруппы первого блока остается закрытым и на втором входе входного элемента И 11 находится сигнал низкого .уров"ня, который запрещает переключениесчетчика 5 по второму синхроимпульсу,После прихода второго синхроимпульса логическая сдвигается спервого выхода регистра 6 сдвига нанвторой, а переключение счетчика непроисходит. Аналогично происходит присвоениепоследовательно-непрерывных адресовостальным неотключенным блокам памяти, 13942 7Таким образом, счетчик 5, хранящий адрес последнего годного блока,увеличивает свое состояние на единицу только после установления фактагодности очередного проверяемого бло"ка (т.е. после установки в единичноесостояние переключателя 1 проверяемого флока) .Одновременно с этим в регистре 6 10условных адресов записываются адре"са, являющиеся номерами годных блоков.Так происходит установка непрерывного поля адресов годным блокам памяти. После этого устройство готово работать в режиме выбора блока при ббращении к памяти.С входа 16 режима работы устройства выбирается единичный сигнал 20"Контроль". Устройство возвращаетсяв первоначальное состояние: коммутатор 5 отключает выход счетчика 5 иподключает входные адресные шины для,обращения к памяти. Возникший нулевой 25потенциал на первых входах элементов И 2 запрещает изменять состояниесоответствующих им переключателей 1отключения блоков памяти.Режим выбора блока памяти при об- З 0ращении к памяти осуществляется пу"тем сравнения на схемах 4 сравненияусловных кодов, установленных на ре"гистрах 3, с кодом адреса, установ"ленном на адресных шинах устройства.35В случае совпадения данных кодовна выходе д-й схемы.4 сравнения вырабатывается сигнал, который поступает на первый вход х-го элемента И 7второй группы, Если на втором входеприсутствует "Флаг готовности" -гоблока памяти, поступающего с з.-го переключателя 1, то на х"й выход 17устройства с выхода д-го элемента И 7второй группы поступает сигнал возбуждения 1-го блока.Использование регистра сдвига,входного элемента И выгодно отличаетпредлагаемое устройство от известного, так как первое обладает однородной структурой - каждому разряду регистра сдвига соответствует одинаковый наборлогических элементов и связей между ними, что значительно упрощает изготовление фотошаблонов примикроэлектронной реализации устройства,Кроме этого, использование коммутатора позволяет сократить количество шин и использовать одни и те же шины в режиме присвоения непрерывных адресов и в режиме внешних обращений.Введение элементов И второй группы позволяет устройству вырабатывать сигнал возбуждения -го блока только в случае его годности, что исключает ложное срабатывание схем сравнения .в случае совпадения кодов.формула изобретенияУстройство для адресации блоков памяти,.содержащее группу переключателей, первую группу элементов И, группу регистров, группу схем сравнения, счетчик, причем входы сброса регистров группы и счетчика соединены с входом сброса устройства, выходы регистров группы соединены с первыми входами соответствующих схем сравнения группы, о т л и ч а ю - щ е е с я тем, что, с целью расширения области применения за счет построения схемы устройства в виде регулярной структуры, в него введены регистр сдвига, вторая группа элементов И, группа элементов ИЛИ, эле мент ИЛИ, коммутатор, элемент И, причем первые входы элементов И первой группы соединены с управляющими входами коммутатора и с входом режима работы устройства, вторые входы элементов И первой группы соединены с соответствующими выходами регистра сдвига, вход сброса которого соединен с входом сброса устройства, тактовый вход регистра сдвига соединен с первым входом элемента И и с тактовым входомюустройства, выход элемента И соединен со счетным входом счетчика, выход которого соединен с первым информацион" ным входом коммутатора, второй информационный вход которого соединен с адресным входом устройства, выход коммутатора соединен с информационны" ми входами регистров группы и с вторыми входами, схем сравнения группы,выходы которых соединены с первыми входами соответствующих элементов И второй группы, вторые входы которых соединены с инверсными. управляющими входами регистров группы и с выходами соответствующих переключателей группы, первые входы которых соединены с входом установки флага годности устройства, вторые входы переключателей группы соединены с выхода"Заказ 2221 по делам изобретении и открытии3035, Москва, Ж, Раушская наб., д, 4/ д, ул, Проектная Уж ческое предприятие роизводственно-пол ми соответствующих элементов И первой группы и с первыми входами соответствующих элементов ИЛИ, вторыевходы которых соединены с выходамисоответствующих элементов И второй группы и с соответствующими входами элемента ИЛИ, выход которого соединен с вторым входом элемента И, выходы элементов ИЛИ группы являются выходами устройства.
СмотретьЗаявка
4149071, 17.11.1986
ТАГАНРОГСКИЙ РАДИОТЕХНИЧЕСКИЙ ИНСТИТУТ ИМ. В. Д. КАЛМЫКОВА
КУПРОВСКИЙ АЛЕКСАНДР ПЕТРОВИЧ, ЛОЗБЕНЕВ ВЛАДИМИР ЮРЬЕВИЧ, ПАРХОМЕНКО НИКОЛАЙ ГРИГОРЬЕВИЧ
МПК / Метки
МПК: G06F 12/00
Метки: адресации, блоков, памяти
Опубликовано: 07.05.1988
Код ссылки
<a href="https://patents.su/4-1394217-ustrojjstvo-dlya-adresacii-blokov-pamyati.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для адресации блоков памяти</a>
Предыдущий патент: Устройство для контроля распределителя импульсов
Следующий патент: Устройство для решения систем линейныых алгебраических уравнений
Случайный патент: Машина для очистки наружной поверхности труб