Адаптивный знаковый обнаружитель
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 800928
Авторы: Акимов, Литновский
Текст
ОП ИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОУСКОМУ СВ ЕЯЛЬСТВУСоюз Советских Социалистических Республик(51)М, в,з 0 01 8 7/30 Государственный комитет СССР но делаю изобретений н открытий.96 (ОВВ8) Дата опубликования описания 300 1,81Московское ордена Ленин Знамени высшее техническг орденучилищ(71) Заявитель 54) АДАПТИВНЫЙ ЗНАКОВЫЙ ОБНАРУЖИТЕЛЬ иоаноя вылирообнальные, натомвто- то 1совне" О тии решения о наом из каналов ость обнаружения каналах.- повышение веня сигнала в х временных ка 20 ется тем, о биаружиатель пороченные ператор,нако"при этом чтотелга пит Изобретение относится к рад технике и может быть использов в радиолок ацион ных ст анги ях дл деления сигналов на Фоне корре ванных помех. Известен адаптивный знаковый ружитель, содержащий Формнровате порога и последовательно включен первый блок задержки, компаратор копитель и блок сравнения, при э вход блока задержки соединен с рым входом ком 2 аратора, выход ко рого через Формирователь порога единен с вторым входом блока ора ния 1 . Однако при приня личин сигнала в одн уменьшается вероятн сигнала в соседних Цель изобретения роятности обнаружен близко расположенны налах. Указанная цель достига адаптивный знаксчый содержащий Формиров последовательно вклю лок задержки, компар ь и блок сравнения,2вход блока задержки соединен с вторым входом компаратора, выход которого через формирователь порога сое.динен с вторым входом блока сравне-. ния, введен второй блок задержки, вход, первый и второй выходы которого соединены, соответственно, с выходом блока сравнения, вторым и третьим входами формирователя порога. Формирователь порога содержит последовательно включенные .лок задержки, элемент И, накопитель, сумматор и дешифратор, при этом вход блока задержки и второй вход элемента И соединены между собой и являются первым входом формирователяпорога, вторым и третьим входами которого являются соединенные между собой вторые входы сумматора н дешифратора и третий вход дешифратора соответственно. Сумматор содержит последовательно включенные элемент памяти, вентиль, элемент задержки, блок вычитания, блок сложения и блок памяти, первый выход которого соединен с вторым входом блока сложения, при этом выход вентиля соединен с вторым входом блока вычитания, а первым и вторым входами и выходом сумматора являются соответственновход элемента памяти, второй вход, вентиля и второй выход блока памяти,На фиг.1.приведена структурная электрическая схема устройства) нафиг.2 - структурная электрическая схизма сумматора.Адаптивный знаковый обнаружитель (Фиг.1) содержит формирователь 1 порога, первый. блок 2 задержки, компаратор 3, накопитель 4, блок 5 сравнения, второй блок 6 задержки. Формирователь 1 порога содержит блок 7 задержки, элемент 8 И, накопитель 9, сумматор 10 и дешифратор 11. Сум матор 10 (Фиг.2) содержит элемент 12 памяти, вентиль 13, элемент 14 задержки, блок 15 вычитания, блок 16 сложения блок 17 памяти,Адапгивный знаковый обнаружитель работает следующим образом.Производится последовательный обзор Б независимых каналов, элементов разрешения во времени. В некоторых из каналов может присутствовать полезный сигнал, остальные заняты помехой. Число каналов, занятых помехой, намного превосходит число каналов, в которых присутствует сигнал. Обзор производится за и периодов наблюдения, по окончании которых принимается решение о наличии или отсутствии сигнала в каждом из .Н каналов. На вход обнаружителя в дискретные моменты времени поступают сигналы х, где 1=1,2, - номер периода наблюдения, 3=1,2, - номер канала. В первом блоке 2 задержки производится задержка сигналов на время, равное длительчости одного канала. Компаратор 3 сравнивает сигнал х 1-го периода наблюФЗдения с сигналом х . соседнего сигнала того же периода наблюдения, Результатом наблюдения является сигналК=и(х;) -х ),где а(з) = о 4 оВ накопителе 4 формируется решающая статистикаБ;=.Х К; (1)отдельно для каждого З"го канала.В блоке 5 сравнения статистики Б 4 сравниваются с соответствующими порогами С, вырабатываемыми формироваелем 1 порога. РезультатоМ СРавнеВия являются сигналы Й =ц(8 -С) "ричем значению д =1 соответствует решение о наличии сигнала, а значению с"-0 соответствует решение об отсутствии сигнала в 3-ом канале.Сигналы К поступают на вход Формирб вателя 1 порога, т.е, на вход блока 7 задержки, содержащего И разрядов, и на один из входов элемента 8 И.На выходе элемента 8 И Формируетсяпоследовательность из Ю сигналов бК;1 К , которая поступает на(2) Сигналы %; поступают йа вход сумматора 10, который осуществляет скользящее суммирование М соседних каналов,. т.е. образует сигналы,гР Уб е,4 Н ЬСкользящее суммирование происходит следующим образом. Сигналы поступают с элемента 12 памяти через вентиль 13 в элемент 14 задержки длиной М и на блок 15 вычитания, который образует сигналы Яу%б -%5.м . накопление разностей с 1 с помощью блоков 16 сложения и 17 памяти дает сигнал В.Если в каком-то 1-ом канале происходит обнаружение сигнала, то во второй блок б задержки разрядности М поступает сигнал 6=1. При анализе следующего канала с первого выхода дополнительного регистра, сдви-/га на один из входов вентиля 13.поступает запирающий сигнал, вслед-;ствие чего сигнал 3-го канала, который не может быть использован дляоценки порога, так как он содержитнаряду с помехой полезный сигнал,не проходит из элемента 12 памяти в .элемент 14 задержки и блок 15 вычитания, Таким образом, исключается искажающее влияние полезного сигналана оценку порога. Сигнал с первоговыхода поступает также на одни издополнительных входов дешифратора11, который начинает вырабатыватьпорог не по сигналу В; формулы (3),а по сигналу отличающемуся от сиг-, ,Щ нала Формулы.-Е, Л(4)э=-числом слагаемых, меньшим на едини-.цу. Такой режим работы дешифратораподдерживается в течение интервала 45 времени, равного времени обзора Мканалов (близко расположенных),следующих за .-м каналом, в которомпроисходит обнаружение. После этогона выходе второго блока 6 задержки Щ появляется единичный сигнал, возвращающий дешифратор 11 в прежнийрежим.Точно так же, если обнаружениепроисходит не в одном из соседнихс данным временных интервалов, ав несколькйх, отсчеты сигналов;вэтих интервалах исключаются из Формирования оценки В: запирающимисигналами с второго блока б задержки, поступающими на вентиль 13. В 6 дешифраторе 11 происходит учет соответствующего уменьшения числа слагаемых сигнала формулы (4) .Применение предлагаемогс адаптИвного знакового обнаружителя повышает 5 ,вероятность обнаружения сигналаСоставительедактор М.Митровка Техред М. Г5 Корректор Ц, Сте Тираж 743 осударственного к лам изобретений и осква, Ж, Рауш Подписноемитета СССРт крыт ийая наб, д 4 г 414/62 ВНИИПИ по 113035, аказ 1 атентф, г,ужгород, ул. Проектн Филиал П в близко расположенных (временных)каналах,1. Адаптивный знаковый обнаружитель, содержащий формирователь порога и последовательно включенные первый блок задержки, компаратор, накопитель и блок сравнения, при этом вход блока задержки соединен с вторым входом компаратора, .выход которого через формирователь порога соединен с вторым входом блока сравнения, о т л и ч а ю щ и й с я тем, что, с целью повышения вероятности обнаружения сигнала в близко расположенных временных каналах, в него введен. второй блок задержки, вход, первый и второй выходы которого соединены соответственно с выходом блока сравнения, вторым и третьим входами формирователя порога.2. Обнаружитель по п.1, о т л и ч а ю щ и й с я тем, что формирователь порога содержит последовательчо включенные блок задержки, эле" мент И, накопитель, сумматор и дешифратор, при этом вход блока задержКи и второй вход .элемента И соединены между собой и являются первымвходом формирователя порога, вторыми третьим входами которого являютсясоединенные между собой вторые входысумматора и дешифратора и третий входешифратора соответственно.3. Обнаружитель по п,2, о т л ич а ю щ и й с я тем, что сумматор1 О содержит последовательно включенныеэлемент памяти, вентиль, элементзадержки, блок вычитанйя, блок сложения и блок памяти, первый выходкоторого соединен с вторым входом15 блока сложения, при этом выход вентиля соединен с вторым входом блокавычитания, а первым ивторым входами и выходом сумматора являются со.ответ,ственно вход элемента памяти,щ второй вход вентиля и второй выходЗлока памяти.Источники инФЬрмации,принятые во внимание при экспертизе1. Авторское свидетельство СССРпо заявке Р 2636291/18-09,кл. С 01 8 /30, 1978 (прототип)
СмотретьЗаявка
2772495, 28.04.1979
МОСКОВСКОЕ ОРДЕНА ЛЕНИНА И ОРДЕНАТРУДОВОГО КРАСНОГО ЗНАМЕНИ ВЫСШЕЕТЕХНИЧЕСКОЕ УЧИЛИЩЕ ИМ. H. Э. БАУМАНА
АКИМОВ ПАВЕЛ СЕРГЕЕВИЧ, ЛИТНОВСКИЙ ВИКТОР ЯКОВЛЕВИЧ
МПК / Метки
МПК: G01S 7/30
Метки: адаптивный, знаковый, обнаружитель
Опубликовано: 30.01.1981
Код ссылки
<a href="https://patents.su/3-800928-adaptivnyjj-znakovyjj-obnaruzhitel.html" target="_blank" rel="follow" title="База патентов СССР">Адаптивный знаковый обнаружитель</a>
Предыдущий патент: Адаптивный ранговый обнаружитель
Следующий патент: Коррелятор
Случайный патент: Фильтр для очистки воздуха от тумана