Буферное запоминающее устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 780036
Авторы: Орлов, Старовойтов
Текст
ОП ИСАНИЕ ИЗОБРЕТЕНИЯ Союз Советских Социалистических Республик(22) Заявлено 50179 (21) 2723768/18-24 с присоединением заявки Мо 6 11 С 9/00 Государственный комитет СССР но делам изобретений и открытий(088.8) Дате опубликования описания 151180(54) БУФЕРНОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТ Изобретение относится к областивычислительной техники, техникиэлектросвязи и может быть использовано в устройствах приема дискретной информации би-полярного кода.Например, в запоминающем устройствепоследовательного типа накопленияи выдачи информгщиимагнитные диски,магнитные ленты), в системах связи.Известно буферное запоминающееустройство, содержащее накопитель насдвиговых регистрах, элементы разрешения записи и считывания, блок синхронизации,. формирователь импульсов,элементы И и ИЛИ и адресный счетчик 11 .Известное устройство обладаетсложной структурой построения и требует значительных аппаратурных затрат.Наиболее близким иэ известных потехнической сущности является устройство 2, которое содержит двухтактный регистр сдвига с информационнымвходом, входом синхронизации и входом установки нуля,Данное устройство не может бытьприменено для приема информации содной двухпроводной линии связи, например кабеля или телефонной пары,поскольку оно содержит три независимых входа, которые требуют соответственно применения трех независимых.линий связи с соответствующими устрой5 ствами согласования. Это являетсяглавным недостатком данного устройства.Целью изобретения является расширение области применения.10 Поставленная цель достигаетсятем, что в буферное запоминающееустройство, содержащее регистр сдви-,га, выходы которого соединены с выходами устройства, и шину нулевого5 потенциала, введены элемент гальванической развязки, например транс"Форматор, два дифференциальных усилителя, два формирователя импульсов,одновибратор и согласующий элемент, 20 подключенный параллельно вторичнойобмотке трансформатора, выводы которой соответственно соединены с входами первого дифференциального усилителя, выходы первого и второго 25 дифференциальных усилителей соответственно подсоединены к входам формирователей импульсов, выходы которыхсоединенысоответственно с информационным входом и входом синхрониза ции регистра сдвига, вход установкинуля регистра сдвига соединен с выходом одновибратора, вход которого подключен к выходу первого дифференциального усилителя, входы второго дифФеренциального усилителя подсоединены к входам первого дифференциального усилителя, средний вывод вторичной обмотки трансформатора соединен с шиной нулевого потенциала.На чертеже изображена функциональная схема предложенного устройства. .Оно содержит элемент гальванической 10 развязки, например трансформатор 1, регистр 2 сдвига, согласующий элемент 3, дифференциальные усилители .4 и 5, Формирователи б и 7 импульсов, одновибратор 8,шину 9 нулевого 15 потеЪциала.Устройство работает следующим образом.Информационная посылка, декоди- рование которой может осуществлять 2 О предлагаемое устройство, представлена, например последовательностью из двух импульсов разной полярности. Причем для "1" очередность импульсов - полОжительный (ИНФОРма ционный), отрицательный (сдвиговый); для "0" очередность импульсов - отрицательный (сдвиговый), положительный (информационный).Информационные посылки через выходную обмотку трансформатора 1 пос тупают на входы дифференциальных усилителей 4 и 5. При этом импульсы положительной полярности (информационные) с амплитудой, большей порога срабатывания усилителя 4, в виде ло гического уровня с выхода данного усилителя 4 поступают на вход формирователя б импульсов и на вход одновибратора 8. Сформированные (расширенные) импульсы с выхода формирова теля б поступают на информационный вход регистра 2.Импульсы отрицательной полярности (сдвиговые) аналогично, минуя трансформатор 1, согласующий элемент 3, 4 усилитель 5, через формирователь импульсов 7 поступают на вход С синхро низации регистра 2 сдвига.Операция приема информационной последовательности состоит из следующих этапов.Первый бит информации представлен кодом ф 1", Первый информационный им-пульс из всей последовательности,поступая на вход одновибратора 8,снимает сигнал установки нуля на входе установки нуля регистра 2 сдвига на время приема всей информационной последовательности.Параллельно после формирователя б, первый информационный сигнал устанав ливает на информационном входе регистра 2 логический уровень единицы,По переднему Фронту сформированного сдвигового импульса первого бита информации, поступающего на вход 65 С синхронизации регистра 2 сдвига, происходит запись единицы в первый каскад первого триггера регистра 2.Задним Фронтом сформированного сдвигового импульса осуществляется перезапись содержимого первого вспомогательного каскада во второй основной первого триггера регистра 2 сдвига.В дальнейшем по переднему фронту сдвигового сигнала наряду с приемом информации в вспомогательный каскад первого триггера регистра 2 сдвига осуществляется сдвиг информации в регистре 2 сдвига. Задним фронтом сдвигового сигнала происходит перезапись сдвинутой информации из вспомогательных каскадов в основные каскады триггеров регистра 2.Прием в регистр 2 нуля происходит по переднему фронту сдвигового импульса при воздействии на вход регистра 2 сдвига логического нуля. Информационный сигнал, следующий в этом случае после сдвигового, теряется. Длительность расширения импульсовформируемая формировалтелями б и 7, устанавливается следующим соотношением: Д 1 с,+сп( сД 14+ср где Дсц - длительность импульсного сигнала, поступающего свыхода усилителя 4 или 5;с - длительность паузы междуйимпульсными сигналами одного бита;ср - длительность паузы междуинформационными посылками.По окончании приема всей импульсной последовательности на выходе одновибратора 8 устанавливается сигнал логической единицы, по которому происходит установка регистра 2 в нуль, устройство возвращается в исходное состояние. Симметрия половин обмоток, работающих в противофаэе по отношению к средней точке вторичной обмотки трансформатора 1, приводит к устранению синфазной емкостной помехи, наводимой первичной обмоткой, При этом емкостные токи от синфазной помехи, протекая по обеим, половинам вторичной обмотки трансформатора 2 к средней точке, наводят равные напряжения противоположного направления, компенсирующие друг друга. Симметрия обмоток может быть выполнена, например, путем одновременной намотки обеих половин вторичной обмотки трансформатора 1, скрученным или параллельно уложенным проводом, секционированием обмоток с симметричным расположением секций и т.д.В целом устройство может быть выполнено в интегральном или гибридном исполнении.Макет устройства, выполненный на отечественных микросхемах, позволил780036 Формула изобретения Составитель А. ВоронинТехред М,Кузьма Корректор И. Муск Редактор Л. Мороэо Тираж 662 ВНИИПИ Государственного по делам изобретений 3035, Москва, М 35,РаушЗаказ 9330/16 Подписноемитета СССРкрытийнаб д. 4/5 о о ка филиал ППП "Патентф, г, Ужгород, ул. Проектная получить скорость передачи 1200 бит/с на двухпроводной линии связи длиной 15 км.Устройство рекомендовано к внедрению как составная часть приемника- передатчика в автоматизированной системе управления для связи центральной ЭВМ с абонентами по линиям АТС. Буферное запоминающее устройство, содержащее регистр сдвига, выходы которого соединены с выходами устройства, и шину нулевого потенциала, о т л и ч а ю щ е е с я тем, что, с целью упрощения устройства, в него введены элемент гальванической развязки, например трансформатор, два дифференциальных усилителя, два формирователя импульсов, одновибратор и согласующий элемент, подключенный параллельно вторичнбй обмотке трансформатора, выводы которой соответственно соединены с входами первого дифференциального усилителя,выходы первого и второго дифференциальных усилителей соответственноподсоединены к входам формирователе 1импульсов, выходы которых соединенысоответственно с информационнымвходом и входом синхронизации регистра сдвига, вход установки нуля регистра сдвига соединен с выходом одновибратора, вход которого подключен1 О выходу первого дифференциального усилителя, входы второго дифференциального усилителя подсоединены к входампервого дифференциального усилителя,средний вывод вторичной обмотки15 трансформатора соединен с шиной нулевого потенциала.Источники информации,принятые во внимание при экспертизе1. Авторское свидетельство СССРщо Р 493805, кл. С 11 С 7/00, 1974.2, Саучек Б. Мини-ЭВМ в системахобработки информации. "Мир", М.,1976, с. 15-47, р. 2.16 (прототип).
СмотретьЗаявка
2723768, 25.01.1979
ПРЕДПРИЯТИЕ ПЯ В-8900
СТАРОВОЙТОВ ВЯЧЕСЛАВ АЛЕКСЕЕВИЧ, ОРЛОВ ВИТАЛИЙ ИВАНОВИЧ
МПК / Метки
МПК: G11C 19/04
Метки: буферное, запоминающее
Опубликовано: 15.11.1980
Код ссылки
<a href="https://patents.su/3-780036-bufernoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Буферное запоминающее устройство</a>
Предыдущий патент: Устройство регенерации информации для динамического блока матричной памяти
Следующий патент: Генератор цилиндрических магнитных доменов
Случайный патент: Устройство для измерения скорости вращения