Быстродействующий счетчик
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 677107
Автор: Грехнев
Текст
(ц) 6 УУЮУ Союз Соеетскнк Сациалнстнческнк Республик(22) Заявлен присоединением заяьки Ле -Государстееннык комнтет СССРП,риори делам изобретений н открытий 3) Опубликовано 30,07.79. Бюллетень2 5) Дата опубликования описания 01.08,79 ДК 6,21.374.22) БЫСТРОДЕЙСТВУЮЩ ЕТЧИ Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах, где необходимо деление последовательности импульсов на дробное число.Известен быстродействующий счетчик, построенный на элементах И - НЕ, каждый разряд которого выполнен на основе Р-триггера, который содержит триггер памяти и два коммутационных триггера 11,Однако это устройство позволяет делить входную последовательность импульсов только на четное число.Цель изобретения - расширение функциональных возможностей счетчика.Поставленная цель достигается тем, что в быстродействующий счетчик на элементах И - НЕ, каждый разряд которого выполнен на основе Р-триггера, который содержит триггер памяти и два коммутационных триггсра, причем единичный выход триггера памяти соединен с единичным входом первого коммутационного триггера, у которого нулевой выход соединен с единичным входом триггера памяти, а единичный выход - с единичным входом второго коммутационного триггера, нулевой выход которого соединен с нулевым входом триггера памяти и нулевым входом первого коммутационного триггера, единичный выход второго коммутационного триггера каждого разряда соединен с нулевым и единичным входом первого коммутационного триггера последующего старшего разряда, введены элементы И - НЕ, первый вход первого из которых подключен к единичному выходу второго коммутационного триггера первого разряда, второй вход - к единичному выходу триггера памяти третьего разряда, третий вход - к единичному вьходу триггера памяти четвертого разряда, а выход - к нулевому входу второго коммутационного триггера первого разряда, к единичному входу второго коммутационного триггера третьего разряда и к первому входу второго элемента И - НЕ, второй вход которого соединен с нулевым выходом первого коммутационного триггера четвертого разряда, при этом нулевой выход второго коммутационного триггера четвертого разряда подключен к нулевому входу второго коммутационного триггера первого разряда.На чертеже представлена структурная электрическая схема быстродействующего счетчика.Счетчик содержит элементы И - НЕ 1 - 4, попарно образующие первый и второй коммутационные триггеры первого разряда, элементы И - НЕ Б, 6, попарно образующие триггер памяти этого разряда, элементыИ - НЕ 7 - 10, образующие аналогично коммутационные триггеры, элементы И - НЕ 11, 12, образующие триггер памяти второго разряда, элементы И - НЕ 18 - 18, образующие триггеры третьего разряда, элементы Б И - НЕ 19 - 24, образующие триггеры четвертого разряда, первый элемент И - НЕ 25, второй элемент И - НЕ 2 б, шину 27 тактирующего сигнала, выходную шину 28 устройства.1 ОСчетчик работает следующим образом.В исходном состоянии триггеры памяти первых двух разрядов находятся в единичном состоянии, триггеры памяти третьего и четвертого разрядов в нулевом состоянии. 15Под действием тактирующего сигнала в счетчике осуществляется обычный пересчет поступающих импульсов в двоичном коде. При этом осуществляется следующая последовательность смены состояний триг геров памяти: 0 011 6 0011 10) 7 10102 011 8 (011 25 3 О 10 9 11004 О 11 1 О 11015 1000 11 0011Видно, что с приходом пятого по счету тактирующего сигнала на выходе элемента 30 И - НЕ 21 появляется сигнал, равный логическому нулю, который устанавливает триггер памяти четвертого разряда в единичное состояние и который через элемент И - НЕ 2 б поступает на выходную шину 28 З 5 устройства. Далее осуществляется обычный пересчет поступающих импульсов и с приходом десятого импульса в счетчике устанавливается код 1101.40После окончания действия десятого импульса на выходе элемента И - НЕ 1 появляется сигнал, равный логической единице, следовательно открывается элемент И - НЕ 25 и на его выходе появляется сигнал, 45 равный логическому нулю, который через элемент И - НЕ 2 б поступает на выходную шину 28 устройства. Одновременно сигнал, равный логическому нулю, с выхода элемента И - НЕ 25 поступает на входы эле ментов И - НЕ 2 и И, при этом на выходе элемента И - НЕ 13 появляется сигнал, равный логической единице. С приходом одиннадцатого по счету тактирующего импульса открываются элементы И - НЕ 9, 14, 20 на выходе этих элементов появляются сигналы, равные логическому нулю, которые устанавливают триггеры памяти второго разряда в единичное состояние, а триггеры памяти третьего и четвертого разряда - в нулевое, элемент И - НЕ 25 закрывается и прекращается формирование выходного сигнала, Триггер памяти первого разряда свое состояние не изменяет, поскольку элемент И - НЕ 2 остается закрытым сначала сигналом, равным логическому нулю с выхода элемента И - НЕ 5, а затем сигналом с выхода элемента И - НЕ 20.После окончания действия тактирующего сигнала схема возвращается в исходное состояние 0011.Таким образом, на 11 входных импульсов схема выдает два выходных, т, е. происходит деление частоты на 5,5 причем выходные сигналы формируются через равные интервалы времени,Кроме того, счетчик позволяет осуществить деление частоты на 11. Выходным сигналом при этом будет сигнал с выхода элемента И - НЕ 21 или 25.Формула изобретенияБыстродействующий счетчик по авт. св.444330, о т л и ч а ю щи й с я тем, что, с целью расширения функциональных возможностей устройства, в него введены элементы И - НЕ, первый вход первого из которых подключен к единичному выходу второго коммутационного триггера первого разряда, второй вход к единичному выходу триггера памяти третьего разряда, третий вход - к единичному выходу триггера памяти четвертого разряда, а выход - к нулевому входу второго коммутационного триггера первого разряда, к единичному входу второго коммутационного триггера третьего разряда и к первому входу второго элемента И - НЕ, второй вход которого соединен с нулевым выходом первого коммутационного триггера четвертого разряда, при этом нулевой выход второго коммутационного триггера четвертого разряда подключен к нулевому входу второго коммутационного триггера первого разряда.Составитель Т. АфанасьеваРедактор Е, Караулова Техред И, Позняковская Корректор С. ФайнЗаказ 674/909 Изд. Уо 443 Тираж 1059 Подписное НПО Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб д, 4/5 Тип, Харьк. фил. пред. Патент
СмотретьЗаявка
2471724, 01.04.1977
ВОЙСКОВАЯ ЧАСТЬ 44388-РП
ГРЕХНЕВ ВЛАДИМИР АЛЕКСЕЕВИЧ
МПК / Метки
МПК: H03K 23/02
Метки: быстродействующий, счетчик
Опубликовано: 30.07.1979
Код ссылки
<a href="https://patents.su/3-677107-bystrodejjstvuyushhijj-schetchik.html" target="_blank" rel="follow" title="База патентов СССР">Быстродействующий счетчик</a>
Предыдущий патент: Делитель частоты на 4, 5
Следующий патент: Делитель частоты с регулируемым коэффициентом деления
Случайный патент: Способ определения распределения давления пара цезия в межэлектродных зазорах элементов электрогенерирующего канала при петлевых испытаниях