Номер патента: 558403

Авторы: Баранов, Павлов

ZIP архив

Текст

ПИСАНИЕЗОБРЕТЕН ИЯАВТОРСКОМУ СВИДЕТЕЛЬСТВУ п) 5584 Союз Советских оциддрстиц 8 оких Республик(51) М Кл г Н ОЗК 230 судапстееппьа кюре-е спета МелеюРею СССР пю делам изю 5",етепнйи ютп"а,тпй 3) ритет(088 8) бликовано 15.05,77. Бюллетень1 Дата опубликования описания 27.06,7(72) Авторы изобретени Павлов и В. Л, Варано Ордена Ленина институт кибернетики АН Украинской С явитель) ДВОИЧНЫЙ СЧЕТЧИ щий из отором разряих разтных двоичных счетчиков х конструкции.я является упрощение Изобретение относится к области автоматики и вычислительной техники.Известен двоичный счетчик, состоя двух многоразрядных счетчиков, в к выход переполнения счетчика младших дов соединен со входом счетчика старш рядов.Известен также двоичный счетчик, содержащий полусумматор, выход которого соединен со входом динамического регистра младших разрядов, выход которого подключен к одному входу полусумматора, а второй вход полусумматора является входом двоичного счетчика, первый и второй элементы И, соединенные через элемент ИЛИ со входом динамического регистра старших разрядов, соединенного выходом с первым входом первого элемента И.Недостатком извесявляется сложность иЦелью изобретениустройства.Это достигается тем, что в предлагаемый двоичный счетчик введен триггер, подключенный шиной установки в нулевое состояние к выходу второго элемента И, шиной установки в единичное состояние - к выходу переноса полусумматора, нулевым выходом - ко второму входу первого элемента И, сдиничным выходом - к первому входу второго элемента И, второй вход которого соединен через инвертор с выходом динамического регистра старших разрядов.На чертеже показана функциональная схема предлагаемого двоичного счетчика.Двоичный счетчик содержит полусумматор1, выход сигнала суммы которого соединен со входом динамического регистра 2 младших разрядов, а выход цепи переноса - с шиной 10 установки триггера 3 в единичное состояние;динамический регистр 4 старших разрядов, инвертор 5, элементы 6 и 7 И и элемент 8 ИЛИ, причем первые входы элементов 6 и 7 соединены соответственно с нулевым и еди ничным выходами триггера 3, второй входэлемента 6 непосредственно, а элемента 7 через инвертор соединены с выходом динамического регистра старших разрядов, вход которого через элемент 8 ИЛИ соединен с выхода ми элементов 6 и 7, выход элемента 7 соединен также с шиной установки триггера 3 в нулевое состояние, а выход динамического регистра младших разрядов соединен с первым входом полусумматора, второй вход которого 25 является входом двоичного счетчика.Устройство работает следующим образом.В исходном состоянии триггер 3 находитсяв нулевом состоянии, в динамических регистрах 2 и 4 установлены нулевые коды, код Зд младших разрядов циркулирует непрерывнопо цепи: полусумматор 1 - динамический регистр 2, код старших разрядов - по цепи: элемент 6 И - элемент 8 ИЛИ - динамический регистр 4,При поступлении импульсов счета на вход 9 и переполнении динамического регистра 2, на выходе цепи переноса сумматора появляется сигнал переполнения, переводящий триггер 3 в единичное состояние, приводящее к появлению разрешающего потенциала на первом входе элемента 7. Инвертированный код с динамического регистра 4 поступает на второй вход элемента 7 и сигнал с первого же поступившего разряда (младшего) проходит через элементы 7 и 8, записывая 1 на место младшего разряда динамического регистра 4. Сигнал с выхода элемента 7 устанавливает также триггер 3 в исходное состояние, в результате чего сигналы всех остальных разрядов динамического регистра 4 переписываются в него без изменения через элемент 6. Один цикл циркуляции кода в динамическом регистре 4 осуществляется за время, равное времени заполнения счетчика на динамическом регистре 2 и полусумматоре 1.Второй сигнал переполнения вновь установит триггер 3 в единичное состояние. При этом проинвертированный код с выхода регистра 4 запишет единицу на место второго разряда регистра 4 и установит триггер 3 в исходное нулевое состояние. Дальнейшая работа двоичного счетчика осуществляется аналогичным образом.По окончании счета в динамическом регистре 2 циркулируют младшие разряды, в динамическом регистре 4 - старшие разряды выходного кода.Формула изобретенияДвоичный счетчик, содержащий полусумматор, выход которого соединен со входом динамического регистра младших разрядов, выход которого подключен к одному входу полу- сумматора, а второй вход полусумматора является входом двоичного счетчика, первый и второй элементы И, соединенные через элемент ИЛИ со входом динамического регистра старших разрядов, соединенного выходом с первым входом первого элемента И, о т л ич а ю щ и й с я тем, что, с целью упрощения устройства, в него введен триггер, подключенный шиной установки в нулевое состояние к выходу второго элемента И, шиной установки в единичное состояние - к выходу переноса полусумматора, нулевым выходом - ко второму входу первого элемента И, единичным выходом - к первому входу второго элемента И, второй вход которого соединен через инвертор З 0 с выходом динамического регистра старшихразрядов.Изд. Л осударств по дела 035, Москнного комитета и изобретенийва, КРаунд Тираж 1077 Совета Мииис открытий кая иаб., д. 1,

Смотреть

Заявка

1969160, 26.10.1973

ОРДЕНА ЛЕНИНА ИНСТИТУТ КИБЕРНЕТИКИ АН УКРАИНСКОЙ ССР

ПАВЛОВ ВАДИМ ВЛАДИМИРОВИЧ, БАРАНОВ ВЛАДИМИР ЛЕОНИДОВИЧ

МПК / Метки

МПК: H03K 23/00

Метки: двоичный, счетчик

Опубликовано: 15.05.1977

Код ссылки

<a href="https://patents.su/3-558403-dvoichnyjj-schetchik.html" target="_blank" rel="follow" title="База патентов СССР">Двоичный счетчик</a>

Похожие патенты