Постоянное запоминающее устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 468304
Авторы: Атанелишвили, Крайзмер, Чкония
Текст
О П И С А Н И Е (й) 468304ИЗОБРЕТЕНИЯ Союз Советски Социалистических Республик(51) М. Кл. 6 11 с 17,(00 Государственный комитет авета Министров СССР 3) УДК 628,327,62) Авторы изобретени П. Крайзмер, И, Г. Чкония и И. Г. Атанелишвили 71) Заявител ОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТ(54) ПОСТ ты 2 - 4, числовые блоки 5 - 9 вые блоки 10 - 13, вспомога блоки 14 - 17, накопитель 1 19 диодных сборок; вторую г сборок; усилители 21, 22 счи тор 23.Устройство состоит из дво тора адреса 1, 2 выходовв жгут 2, разветвленный на ды числовых блоков 5 - 8, ра новные блоки 10, 11 - 13 и 14 - 17 блоки и на входы ч накопителя 18. Выходы и ос гательных числовых блоков разветвленный на две группь сборок, которые предназначе ния одноименных разрядов ч числовых блоков и числовог именных разрядов чисел из числовых блоков а выходы и 20 диодных сборок через х считывания объединяются в разветвляется на входах суьВыборка кода числа и ПЗ с кодом его адреса производ последовательности: код адр адреса 1 через жгут 2 поступ на один из входов Кь К-, 10 - 13 и вспомогательных блоков 5 - 8., основные число- тельные числовые 8, первую группу руппу 20 диодных тывания и суммаР10ва ена блокеса 1, жгу Изобретение относится к вычислительнойтехнике, в частности к постоянным запоминающим устройствам (ПЗУ),Известны ПЗУ, содержащие дешифраторадреса, накопитель и усилители считывания. 5Однако известные ПЗУ имеют большое количество элементов в числовом блоке устройства, большие габариты и высокую стоимость,а также сложность смены хранящейся инфомации.Цель изобретения - улрощение устройсти повышение его информационной емкости.Достигается это тем, что устройство содержит сумматор, две группы диодных сборок, анакопитель выполнен из т и (т+1) числовыхблоков, т из которых выполнены из основного числового блока и вспомогательного, прпчем входы каждого из т и (т+1) числовыхблоков соединены с соответствующими входами дешифратора адреса, выходы основных 20числовых блоков и (тп+1) числового блокачерез первую группу диодных сборок, а выходы вспомогательных числовых блоков черезвторую группу диодных сборок подключенык соответствующим входам усилителей считывания, выходы которых соединены с входамисумматора.На чертеже изображ схсма предлагаемого устройства.Схема содержит дешифратор адр ичного дешифраоторого собраны Кь К-К вхозделенных на освспомогательные 1 слового блока 9 новных и вспомособраны в жгут 3, 1 19 и 20 диодных пы для объединеисел из основных о блока 9, и одно- вспомогательных обеих групп 19 силители 21 и 22 жгут 4, который тматора 23.У в соответствии 1 тся в следующей еса дешифратораает одновременноК, основных14 - 17 числовыхЗаданные числа А Аг, А, в накопителе 18 предлагаемого устройства представлены в виде чисел из двух слагаемых, записанных в основных 10 - 13 и вспомогательных 14 - 17 числовых блоках, В основных числовых блоках 10 - 13 хранятся соответственно множества чисел Сь С,Скоторые относятся к первому слагаемому заданных множеств чисел А Аг,А и изменяются от единицы до 1, где 1 - количество чисел в каждом из основных числовых блоков 10 - 13, В вспомогательных числовых блоках 14 - 17 хранятся соответственно отдельные числа бь дг,6 которые выделены из заданных множеств чисел Аь А, , А, относятся ко второму слагаемому и являются общими соответственно для множества чисел Сь Сг,С, которые хранятся в основных числовых блоках 10 - 13. На выходах и основных числовых блоков 10 - 13 образуются и разрядные множества чисел Сь С С, одноименные разряды которых через жгут 3 объединяются при помощи первой группы 19 диодных сборок и подаются через выходные усилители 21 и жгут 4 на вход сумматора 23. Одновременно кодом адреса с дешифратора адреса 1 через жгут 2 на и выходах вспомогательных числовых блоков 14 - 17, построенных на схемах ИЛИ и наборе диодов формируются коды чисел Ьь б, , Бт, одноименные разряды которых через жгут 3 объединяются при помощи второй группы 20 диодных сборок и подаются через выходные усилители 22 и жгут 4 на вход сумматора 23, где и происходит их суммирование соответственно с числами Сь С, , С,из основных числовых блоков 10 - 13. На выходе сумматора 23 формируются выбранные коды чисел, соответствующие заданному коду адреса, Таким образом в каждом числовом блоке 5 - 8 каждое заданное число, например аь из множества чисел Аь хранящееся в числовом блоке 5, записывается в виде двух слагаемых С, и Ь, где величина 6 является общей для всех С, множества чисел, расположенных в основном числовом блоке 10, относится ко второму слагаемому и хранится в виде одного числа в вспомогательном блоке 14 числового блока 5 накопителя 18 предлагаемого устройства.На выходах и основного числового блока 10 и числового блока 5 образуется и разрядное число С,. Одновременно кодом адреса с дешифратора адреса 1 через жгут 2 на п выходах вспомогательного числового блока 14 формируется код числа Ьь п разрядное слагаемое С через жгут 3, первую группу 19 диодных сборок усилителя считывания 21 и жгут 4 подается на сумматор 23. Одновременно и раз 40 усилители считывания, о,т л и ч а ю щ е е с я тем, что, с целью упрощения устройства и повышения его информационной емкости, устройство содержит сумматор, две группы диод ных сборок, а накопитель выполнен из т и(т+1) числовых блоков, т из которых состоят из основного числового блока и вспомогательного, причем входы каждого из т, и (т+1) числовых блоков соединены с соответ. ствующими входами дешифратора адреса, выходы основных числовых блоков и (т+1) числового блока через первую группу диодных сборок, а выходы вопомогательных числовых блоков через вторую группу диодных сборок подключены к соответствующим входам усилителей считывания, выходы которых соединены с входами сумматора. 5 10 15 20 25 30 35 рядное слагаемое Ь через жгут 3, вторую группу 20 диодных сборок, усилители считывания 22 и жгут 4 также подается на сумматор 23, где оно суммируется со слагаемым Сь На выходе сумматора 23 получается выбранный код числа а=С+Ь, аналогично число а= Сз+бг и т. д.В случае, когда,код адреса с дешифратора адреса 1 через жгут 2 поступает на один из К; входов числового блока 9, в котором хранится множество чисел А;, не делящееся на слагаемые, а хранящееся в ПЗУ обычным образом, на выходах числового блока 9 формируются п разрядные коды чисел, которые через жгут 3 поступают на входы первой группы диодных сборок, разрядные коды чисел с выходов первой группы 19 диодных сборок через выходные усилители 21 с помощью жгута 4 поступают на вход сумматора 23. На выходе сумматора 23 получаем выбранные коды чисел множества А;.Такое построение предлагаемого устройства обеспечивает получение на выходе ПЗУ чисел, больших по своему абсолютному значению, чем числа, хранимые в числовом блоке ПЗУ, что позволяет при заданной емкости ПЗУ уменьшить количество запоминающих элементов, используемых для хранения информации, благодаря чему упрощается все устройство в целом.Упрощение процесса смены информации достигается тем, что для смены информации достаточно ее изменить не во всем накопителе, а лишь в отдельных числовых блоках. Предмет изобретения Постоянное запоминающее устройство, содержащее дешифратор адреса, накопитель и468304 и П Составитель В. Гуркинекред Л Казачкова Редакт онч Тираж 648та Совета Министрй и открытийая наб., д. 4/5 снос Типография, пр. Сапунова, 2 Заказ 2698 ЛЦНИИПИ Г Изд.832дарственного комитепо делам изобретениосква, Ж, Раушск рректор Л. Брахнина
СмотретьЗаявка
1973391, 30.11.1973
КРАЙЗМЕР ЛЕОНИД ПАВЛОВИЧ, ЧКОНИЯ ИРАКЛИЙ ГЕДЕВАНОВИЧ, АТАНЕЛИШВИЛИ ИЗОЛЬДА ГЕОГИЕВНА
МПК / Метки
МПК: G11C 17/00
Метки: запоминающее, постоянное
Опубликовано: 25.04.1975
Код ссылки
<a href="https://patents.su/3-468304-postoyannoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Постоянное запоминающее устройство</a>
Предыдущий патент: Считывающее устройство
Следующий патент: Регистр сдвига
Случайный патент: Способ получения 1-гидрокси-2, 4, 4-трихлорциклопён-тен-3, 5 диона