Номер патента: 1267614

Автор: Мочалов

ZIP архив

Текст

(9)5) 4 Н 03 К 23/40 ЕНИЯ ном но-десятич етения - расшире озможностеи, Каж дов 2.1-2.4 груп метричный Т-триг У 4 а нес ный СССР1977.ССР1981. етельств К 23/02,на двух коммутади ентах 3, 4, элеме триггере памяти - зисе И-НЕ (ИЛИ-НЕ ую группу 1 элеме ельствоК 23/02,ном к аждНЕ ожет быть испол о о спечивает режим счета. 1 ил, мпульсов двои и С: Фаей Ю ОСУДАРСТВЕННЫЙ КОМИТЕТ СССРГО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ ОПИСАНИЕ ИЗОБРЕ Н АВТОРСКОМУ СВИДЕТЕЛЬСТВУ(21) 3876119/24-2 (22) 01,04.85 (46) 30.10.86. Бю (72) В.ф. Мочалов (53) 621,374 (088 (56) Авторское св Р 705688, кл. Н 0Авторское свид Р 961154, кл. Н 0 (54) СЧЕТЧИК (57) Изобретение эовано для счета ом коде. Цель ие функциональдый из четырех ы 1 содержит ер, выполнен- нных триггерахтах 5, 6 и одэлементы 7, 8Введение вта И-НЕ ОШИдвоично деся1267 Изобретение относится к вычислительной технике и автоматике и можетбыть использовано для счета импульсов в двоичном и двоично-десятичномкоде. 5Цель изобретения - расширениефункциональных возможностей за счетобеспечения режима двоично-десятичного счета.На чертеже изображена функциональ- Оная схема счетчика,Счетчик содержит в каждой группе1 четыре разряда 2.1-2.4, каждый изкоторых содержит несимметричный Ттриггер, выполненный на двух коммутационных триггерах-элементах 3 и 4и элементах 5 и 6 и одном триггерепамяти - элементы 7 и 8 в базисеИ - НЕИЛИ-НЕ), причем тактовые входывсех коммутационных триггеров соединены с выходами 9 переноса предыдущих групп и с входом 10 счетчика, вкаждой группе 1 с разрешающими входами коммутационных триггеров второго2.2 и третьего 2,3 разрядов соединен 25выход переноса первого разряда 2.1,с разрешающим входом первого коммутационного триггера третьего разряда2,3 соединен выход переноса второгоразряда, с разрешающими входами пер,вого коммутационного триггера четвертого разряда соединены выходы переноса первого и третьего разрядов, с дополнительными входами (входы элемента 3) первого коммутационного триггера четвертого разряда соединеныединичный выход триггера памяти и нулевой выход первого коммутационноготриггера первого разряда, выход переноса третьего разряда 2,3 и нулевой 40выход (выход элемента 5) второго коммутационного триггера четвертого разряда 2,4, единичный выход (выход элемента 3)первого коммутационного триггера четвертого разряда 2,1, выход 45Г9 переноса каждой группы 1 подключенк выходу йереноса (выход элемента 6)четвертого разряда 2.4 этой же группы. Кроме того, счетчик содержит управляющую шину 11, подключенную к пер вому входу элемента 12 И-НЕ ( ИЛИ-НЕ)каждой группы, с вторым входом элемента 12 соединен единичный выход(выход элемента 7) триггера памятичетвертого разряда 2.4, выход элемен, та 12 соединен с дополнительными входами (входами элемента 6) вторых коммутационных триггеров второго 2.2 и 614 2третьего 2.3 разрядов, а с дополнительным входом (вход элемента 3) первого коммутационного триггера третьего разряда 2,3 соединен выход переноса второго разряда 2,2.Каждая группа счетчика работает следующим образом.В исходном состоянии на выходах элементов 7 триггеров разрядов 2.1- 2.4 будут "О". Пусть на шину 11 управления подан потенциал, равный "1", Тогда на выходе элемента 12 сигнал равен "1". Изменение состояний триггеров памяти (элементов 7 и 8) группы происходит по импульсам "1", подаваемым на .вход 10 счетчика при условии, что сигналы с выходов 9 переноса предыдущих групп равны 1. При выполнении этого условия с приходом очередного тактового импульса срабатывает элемент 4 И-НЕ первого разряда 2.1 и триггер памяти ( элементы 7 и 8) этого разряда устанавливается в и 1 иПо ближайшей, паузе между тактовыми импульсами на выходе переноса (выход элемента б) первого разряда 2.1 появляется . При следующем выполнении условия срабатывания для этой группы происходит переключение триггеров памяти - элементы 7 и 8 разрядов 2.1, 2.2 и т.д.8. М-й тактовый импульс (где И - коэффициент пересчета предыдущих, групп) устанавливает триггер памяти- элементы 7 и 8 разряда 2.4 в состояние "1", а триггеры памяти разрядов2.1-2,3 - в состояние "0". На выходеэлемента 12 появляется "0", который устанавливает "1" на выходах переноса разрядов 2.2 и 23.9. И-й тактовый импульс устанавливает триггер памя;.и - элементы 7 и 8 разряда 2.1 в состояние "1", По ближайшей паузе между тактовыми импульсами на входах элемента 3 разряда 2,4 будут одни "1", поэтому на еговыходе появится "0", который устаноивит 1 на выходе переноса ( выходэлемента 6) четвертого разряда 2.4(группы ). Тогда 1 О М-й тактовый импульс установит все триггеры памяти -элементы 7 и 8 данной группы в состояние "0", триггер памяти первогоразряда послецующей группы - в состояние "1", а на выходе элемента 12появится "1" и группа установится висходное состояние.Составитель Л. СимоноваТехред И,Попович Корректор Е. Рошко Редактор Е. Копча Тираж 816 ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб., д. 4/5Заказ 5833/57 Подписное Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4. Формула изобретенияСчетчик. содержащий в каждой группе четыре разряда, каждый из которых содержит несимметричный Т-триггер, выполненный на двух коммутационных триггерах и одном триггере памяти в . базисе И-НЕ (ИЛИ-НЕ), причем тактовые входы всех коммутационных триггеров соединены с входом счетчика и выходами переноса предыдущих групп, в каждой группе с разрешающими входами коммутационных триггеров второго и третьего разрядов соединен выход переноса первого разряда, с разрешающим входом первого коммутационного триггера третьего разряда соединен выход переноса второго разряда, с разрешающими входами первого коммутационного триггера четвертого разряда соединены выходы переноса первого и третьего разрядов, с дополнительными входами первого коммутационного триггера четвертого разряда соединены единичный выход триггера памяти и нулевой выход первого коммутационного триггера первого разряда, выход пере 267614 4носа третьего разряда и нулевой выход второго коммутационного триггера четвертого разряда, единичный выход первого коммутационного триггерачетвертого разряда соединен с единичным входом триггера памяти первогоразряда, выход переноса каждой группы подключен к выходу переноса четвертого разряда этой же группы, о т О л и ч а ю щ и й с я тем, что, сцелью расширения функциональных возможностей эа счет обеспечения режима двоично-десятичного счета, в каждую его группу введен логический элемент И-НЕ (ИЛИ-НЕ), с первым входомкоторого соединена управляющая шина,а с вторым входом соединен единичныйвыход триггера памяти четвертого разряда, причем выход элемента И-НЕ 2 О (ИЛИ-НЕ) соединен с дополнительными, входами вторых коммутационных триггеров второго и третьего разрядов,а с дополнительным входом первогокоммутационного триггера третьего 25 разряда соединен выход переноса вто-,рого разряда.

Смотреть

Заявка

3876119, 01.04.1985

ВОЙСКОВАЯ ЧАСТЬ 45807-РП

МОЧАЛОВ ВИКТОР ФЕДОРОВИЧ

МПК / Метки

МПК: H03K 23/40

Метки: счетчик

Опубликовано: 30.10.1986

Код ссылки

<a href="https://patents.su/3-1267614-schetchik.html" target="_blank" rel="follow" title="База патентов СССР">Счетчик</a>

Похожие патенты