Буферное запоминающее устройство

Номер патента: 1176382

Авторы: Лупиков, Маслеников, Спиваков

ZIP архив

Текст

" ) ъП,.п,Б ЙОТЕ А ЕТЕЛЬСТ К АВТОРСКОМ ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТ ОПИСАНИЕ ИЗО.(56) Авторское свидетельство СССР В 822293, кл. С 11 С 17/00, 1981.Авторское свидетельство СССР В 809358, кл. С 11 С 9/00, 1979. (54)(57) БУФЕРНОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО, содержащее блок памяти, информационные входы и выходы которого являются соответственно информационными входами и выходами устройства, адресные входы первой и второй группы блока памяти соединены соответственно с выходами счетчика адреса записи и счетчика адреса чтения, первый вход управления блока памяти подключен к счетному входу счетчика адреса записи, входу прямого счета реверсивного счетчика и является первым входом управления устройства, второй вход управления блока памяти соединен с счетным входом счетчика адреса чтения и входом обратного счета реверсивного счетчика, выходы которого подключены к входам первого элемента ИЛИ, а вход начальной установки соединен с соответствующими входами счетчика адреса записи, счетчика адреса чтения и является входом начальной установки устройства, о т л и - ч а ю щ е е с.я тем, что, с целью расширения области применения устройства путем обеспечения работы в режиме с предварительным накоплением блока данных, в него введены первый и второй коммутаторы, втоРой элемент ИЛИ, триггер и элемент И, причем соответствующие входы первого коммутатора подключены к выходам счетчика адреса чтения и выходу первого элемента ИЛИ а выход первого коммутато" ФС ра соединен с Р-входом триггера, Щ 5-вход которого является вторым входом управления устройства, вход начальной установки соединен с соответ- С" ствующим входом устройства, а выход подключен к первому входу элемента И и является вторым выходом управления устройства, второй вход элемента И является третьим входом управления устройства, а выход соединен со вторым входом управления блока памяти, входы второго коммутатора подключены к выходам реверсивного счетчика, а выходы соединены с входами второго элемента ИЛИ, выход которого являет.- ся первым выходом управления устройства.17638Изобретение отцосится к запоминающим устройствам и может быть исполь- зовано в качестве буферного запоминающего устройства систем обработки информации. 5Цель изобретения - расширение области применения устройства путем обеспечения работы в режиме обмена с предварительным накоплением блока цанных. 1 ОНа чертеже представлена схема буферного запоминающего устройства.Устройство содержит блок 1 памя-" ти с информационными входами 2 и выходами 3, счетчик 4 адреса записи, 15 счетчик 5 адреса чтения, реверсивный счетчик 6, первый вход 7 управления, первый элемент ИЛИ 8, первый коммутатор 9, второй коммутатор 10, второй элемент ИЛИ 11, триггер 12, эле мент И 13, второй 14 и первый 15 выходы управления, второй 16 и третий 17 входы управления, группу элементов И-ИЛИ 18, накопитель 19, вход 20 начальной установки. 25Перед началом работы сигналом по входу 20 начальной установки счетчик 4 адреса записи, счетчик 5 адреса чтения, реверсивный счетчик 6 итриггер 12 устанавливаются в нулевые состояния. Для организации обмена информацией между источником и приемником в режиме с предварительным накоплением блока данных коммутаторы 9 и 10 устанавливаются в положения, соответствующие требуемой величине блока обмена, а именно: при блоке обменаф кравном 2 единиц информации (где К = =1и, и- разрядность счетчиков 4-6), коммутатор 9 устанавливается в 40 положение, при котором к Р -входу триггера 12 подключается выход К-разряда счетчика 5 адреса чтения, акоммутатор 10 при этом устанавливается в положение, при котором на входы 45 элемента ИЛИ 11 подключаются выходы К, К + 1, , и -разрядов реверсивного счетчика 6. При выполнении операции записи на информационные входы 2 устройства подается информация, подлежащая записи, в сопровождении импульса записи на первом входе управления 7 устройства, Сигнал на первом входе управления 7 устройства, воздействуя на первые входы элементов И-ИЛИ 18 и вход управления накопителя 19, обесР печивает подключение к адресным .входам накопителя 19 выходных сигна 2лов счетчика 4 адреса записи и запись по этому адресу данных с входных инФормационных шин 2 устройства.По заднему Фронту сигнала на первом входе 7 управления устройства производится модификация содержимого счетчика 4 адреса записи и реверсивного счетчика 6, т,е. к их содержимому добавляется единица Запись последующих информационных посылок осуществляется аналогично. По накоплению в буферном запоминающем устройстве требуемого блока обмена на выходе элемента ИЛИ 11, т.е. на первом выхо/ де управления 15 устройства появляет- ся высокий уровень сигнала, свидетельствующий о том, что устройство готово к выполнению операции чтения данных.При необходимости получения блока данных, приемник информации посыпает сигнал на второй вход 16 управления устройства, который устанавливает триггер 12 в единичное состояние. При этом на втором выходе 14 управления устройства появляется высокий уровень сигнала, свидетельствующий о том, что устройство выполняет операцию чтения блока данных. Следует отметить, что в это время устройство способно удовлетворять и запросы на загись данных., При выполнении операции чтения блока данных, т.е. после того как триггер 12 устанавливается в единичное состояние, он разрешает прохождение на выход элемента И 13 сигналов с третьего входа 17 управления устройства, частота которых определяется требуемой скоростью чтения данных. Каждый сигнал на выходе элемента И 13, воздействуя на вторые входы элементов И-ИЛИ 18, обеспечивает подключение к адресным входам накопителя 19 выходных сигналов счетчика 5 адреса чФения, Осуществляется чтение данных из накопителя 19 по адресу, сформированному счетчиком 5 адреса чтения на выходные информационные шины 3 устройства. Задним фронтом сигнала на выходе элемента И 13 осуществляется модификация содержимого счетчика 5 адреса чтения (добавляется единица) и реверсивного счетчика 6 (вычитается единица). Операция чтения данных повторяется до тех пор, пока на сосчитается весь блок данных т.е, К2 единиц информации, после чего задним фронтом сигнала н, Р-входе триг -яско К т Подписноекомитета СССРи. открытийшская наб., д.4/ 368/51 Тираж 584 ВНИИПИ Государственног по делам изобретений 113035, Москва, Ж, Ра"Патент", г.УЖгород, ул .Проектна илиа 3 1176382 4 гера 12 последний устанавливается в режимы обмена данными между источнинулевое состояние, При этом на втором ком и приемником информации. Так натановке коммутатора 9 выходе 14 управления устройства появ- пример, при установке к р ляется низкий уровень сигнала, свиде- в положение, при котором К -вход т ь " , т игге а 12 подключается к выходу тельствующий о том, что блок данных 5 тригг Рбыл выдан приемнику информации. Сле- элемента ИЛ , у рта ИЛИ 8 устройство также осудует отметить, что для нормальной ра- ществляет отвляет обмен блоками данных. Одботы устройства сигналы записи на нако объем блоковб,ем блоков информации не по- первом входе 7 управления устройства стоянньпЪ, как в первом случае, так и сигналы на третьем входе 17 управ р как считывание данных начинается при ления устройства должны быть разне- накоплении 2 единиц ин ормации,ма ии а сены во времени. заканчивается по опустошению буМПредлагаемое буферное запоминаю- ферного запоминающего устроистщее устройство обеспечивает и другие а

Смотреть

Заявка

3603464, 10.06.1983

ПРЕДПРИЯТИЕ ПЯ А-3756

ЛУПИКОВ ВИКТОР СЕМЕНОВИЧ, МАСЛЕНИКОВ БОРИС СЕРГЕЕВИЧ, СПИВАКОВ СЕРГЕЙ СТЕПАНОВИЧ

МПК / Метки

МПК: G11C 11/4093, G11C 19/00, G11C 7/00

Метки: буферное, запоминающее

Опубликовано: 30.08.1985

Код ссылки

<a href="https://patents.su/3-1176382-bufernoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Буферное запоминающее устройство</a>

Похожие патенты