Запоминающее устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
ОП ИСАНГЕ ИЗОБРЕТЕН ИЯ Союз Советских Социалистических Республик(45) Дата опубликования описания 06.06,77 2 11 С 11 40 Государственный комитет Совета Министров СССР по делам изооретений и открытий. Егоро 1) Заявител УСТРОИСТ 54) ЗАПОМИНАЮ кодом соответствующего адресного формироаты У.вестное вателя коорди Однако идежно в работ Цель изоб едостаточно наоиств ет большую мощность,повышение надежности еньшение потребляемой отребл ретенняработе и ум устроиства вмощности. ющее я тем, что зап ограничители напряжеюченные между выхлей У и шиной литани я наеднеи подсоедин ески изображено п дл Оно содержит адресные фо динаты Х, адресные форми наты У, диодно-резистивньтй де памяти 4 ограничители напряж ну питания 6 ячеек памяти, ад ды 8 дешибратора 3, резисторы Устройство работает еле 25 Режиме хранения на выходахмироват орРди йк а 3. м. диода -Изобретение относится к вычислительнои технике, а именно к запоминающим устройствам (ЗУ) .Известно запоминающее устройство на МДП - матрицах памяти 1, в котором, в частности используется один и тот же управляемый источФник напряжения для питания накопителя и адресных формирователей.Однако наличие в нем инерционного управляемого (импульсного) источника напряжения для питания накопителя и большого числа адресных формирователей не дает возможности организовать запоминающее устройство достаточно большого объема и высокого быстродействия. Наиболее близким техническим решением к данному предложению является запоминающее устройство 2, содержащее накопитель, состоящий из ячеек памяти на дополняющих МДП- транзисторах, матричный диодно-резистивньтй дешифратор, каждая ячейка которого состоит из последовательно соединенных диода и резистора, причем первый вьвод резистора соединен с выходом соответствующего адресного формирователя коорди. наты Х, второй вьвод резистора и катод диода - с соответствующей адресной шиной, анод с Эта цель достигает0 устройство содержитнапример диоды, вкладресных формироватекопителя, причем к птоды диодов.15 На чертеже схематичженное устройство. рователи 2 ко шифратор 3, яч ения (диоды) 5 ресные шины 7 9 дешифратор дующим образо всех адресных531194 ЦЩЩПИ З а 5422/126 Тираж 723 филиал ППП "Патент", г. Ужгород, ул, Проектная, 4 мирователей 1 и 2 поддерживается высокий положительный потенциал, вследствие чего на адресных шинах 7 и шине питания 6 устанавливаются одинаковые потенциалы, равные разности выходного уровня формирователей 2 и падения напряжения соответственно на диодах 5 или 8. В режиме обращения к запоминающему устройству один иэ формирователей 2 возбуждается, что приводит к закрыванию только одного из диодов 5, т. е. напряжение на шине 6 практически не меняется. При 1 О возбуждении формирователя 1 от всех формирователей 2, находящихся в невозбужденном состоянии, отбирается ток полувыборных ячеек дешифратора, определяемый величиной резисторов 9. При этом необходимо, чтобы выходной уровень адрес я ных формирователей 2 не изменялся при увеличении тока нагрузки на него до величины, равной сумме тока полувыбранной ячейки дешифратора и тока потребления ячейками памяти. Поэтому допустимо деление шины 6 на несколько частей, 20 11 ри изменении напряжения питания формирователей напряжения на адресных шинах 7 и шине 6 меняются практически одинаково. Эти изменения одинаковы и при изменении температуры. 25 Отпадает необходимость в специальном источнике питания для ячеек памяти, что снижает габариты устройства, а также рассеиваемую мощность. Формула изобретенияЗапоминающее устройство, содержащее накопитель, состоящий из ячеек памяти на дополняющих МДП-транзисторах, матричный диодно-резистивный дешифратор, каждая ячейка которого состоит из последовательно соединенных диода и резистора, причем первыйвывод резистора соединен с выходом соответствующего адресного форми. рователя координаты Х, второй вывод резистора и катод диода - с соответствующей адресной шиной, анод диода"с выходом соответствующего адресного формирователя координаты У, о т л и ч а ю щ е еся тем, что, с целью повышения надежности устройства в работе и уменьшения потребляемой мощностионо содержит ограничители напряжения, на. пример диоды, включенные между выходами адрес. ных формирователей координаты У и шиной питания накопителя, причем к последней подсоединены катоды диодов.Источники информации, принятые во ь-мание при экспертизе:1 - Белов В. Н. и др. "Быстродействующее ОЗУ на интегральных микросхемах, "Автометрия", 1973, У 3.2 - Волчек В. Л, и др. Запоминающее устройство, Заявка на изобретение Р 1964372, по которой получено решение о выдаче авторского свидетельства от 23,04.75 г.
СмотретьЗаявка
2041210, 01.07.1974
ПРЕДПРИЯТИЕ ПЯ В-2655
ЕГОРОВ ОЛЕГ МИХАЙЛОВИЧ, ВОЛЧЕК ВИКТОР ЛАЗАРЕВИЧ, ДИГО СВЯСЛАВ НИКОЛАЕВИЧ, ФЕСЕНКО ВАДИМ МИХАЙЛОВИЧ
МПК / Метки
МПК: G11C 11/40
Метки: запоминающее
Опубликовано: 05.10.1976
Код ссылки
<a href="https://patents.su/2-531194-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Запоминающее устройство</a>
Предыдущий патент: Элемент памяти
Следующий патент: Аналоговое запоминающее устройство
Случайный патент: Лыжная палка