Ячейка аналоговой памяти

Номер патента: 462216

Авторы: Безродный, Иваненко

ZIP архив

Текст

ОЛ ИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ ц 462216 Союз Советских Социалистических Республик(22) Заявлено 05.04.74 (21) 2012022/18-2 1 с 27/00 51) М.1 присоединением заявки-асударатвенныи комитеСовета Министров СССРаа делам изобретенийи открытий 32) Приоритет -публиковацо 28,02.75 53) УДК 681,337 (088.8) юллстепь Ъе Дата опубликования описания 13.08.75(54) ЯЧЕЙКА АНАЛОГОВОЙ ПАМЯТ Схема предлагаемой ячейки представлена на чертеже.Ячейка содержит шпцу 1 управления, вь 1 ход которой соединен с затвором МОП-транзистора 2, а также через цпвертор 3 - с затвором дополнительного МОП-транзистора 4. Исток МОП-транзистора 2 подключен к источнику входного напряжения У., а сток, соедшеццьш со стоком дополнительного МОП-транзистора - к конденсатору 5,В режиме запоминания ца шине 1 управления формируется сигнал, который открывает затвор МОП-трацзцстора 2 и, проходя через ннвертор 3, закрывает затвор МОП-транзистора 4. При этом кондецсатор 5 заряжается до уровня входного напряжения ЬПри переходе в режим хранения МОП-транзистор 2 запирается, а МОП-трацзцстор 4 открывается. При полной идентичности МОП- транзисторов 2 и 4 происходит полная компенсация фронтов управляющих сигналов, что приводит к полному устранению погрешности от воздействия фронта управля 1 ощпх сигналов,Ячейка аналоговой памяти, содержащая юч на МОП-транзисторе, исток которого дключен к источнику входного сигнала,Изобретение относится к области вычислительной техники,Известна ячейка аналоговой памяти, содержащая конденсатор, ключ ца МОП-транзисторе, шину управления ключом, причем исток (вход) МОП-транзистора,подключен к источнику входного сигнала, сток (выход) - к конденсатору, а затвор (управляющий вход) - к шине управления.Однако в подобной схеме при переключе- то ции МОП-транзистора фронт управляющего импульса через паразитную емкость затвор- сток поступает в цепь переключаемого сигнала и подзаряжает конденсатор, что приводит к снижению точности запоминания. 15Цель изобретения - повышение точности запоминания ячейки.Это достигается введением дополнительного ключа на МОП-транзисторе, сток которого подключен к стоку основного МОП-транзисто ра и конденсатору, а затвор через инвертор - к шине управления. При этом переключение дополнительного МОП-транзистора происходит в противофазе с переключением МОП- транзистора. В результате фронты управляю щих импульсов, проходя через паразитные емкости затвор сток основного и дополнительного МОП-транзисторов, взаимно компенсируют друг друга, что приводит к повышению - точности запоминания. 30 едмет изооретецпя462216 таыитель А.Техред Т, Ку ннн дактор И. Грузов Корректор Н. Стельмак Заказ 306 Изд. ЛЪ 1239И Государственного комите по делам изобретений Москва, )К, Раушск писное Н ип. Костромского управления издательств, полиграфии и книжнон торговл сток соединен с одной из обкладок конденсатора, другая обкладка которого соединена с шиной нулевого потенциала, а затвор МОГ 1- транзистора подключен к управляющей шине, отличающаяся тем, что, с целью повышения точности запоминания ячейки, она содержит инвертор и дополнительный ключ на МОП-транзисторе, затвор которого через инвертор подключен к управляющей шине, сток 5 соединен со стоком МОП-транзистора кл 1 оча,Тираж 648а Совета Министров ССи открытийя наб., д. 4/5

Смотреть

Заявка

2012022, 05.04.1974

ПРЕДПРИЯТИЕ ПЯ В-8117

БЕЗРОДНЫЙ ИВАН КОНСТАНТИНОВИЧ, ИВАНЕНКО АЛЕКСАНДР ЕВГЕНЬЕВИЧ

МПК / Метки

МПК: G11C 27/00

Метки: аналоговой, памяти, ячейка

Опубликовано: 28.02.1975

Код ссылки

<a href="https://patents.su/2-462216-yachejjka-analogovojj-pamyati.html" target="_blank" rel="follow" title="База патентов СССР">Ячейка аналоговой памяти</a>

Похожие патенты