Преобразователь двоичного кода правильной дроби в двоично десятичный код

Номер патента: 302714

Авторы: Лаборатори, Махмудов, Технической, Штурман

ZIP архив

Текст

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Зависимое от авт. свидетельства ХЗаявлено 22.Л,1969 (Ме 135083/18-24) 1 ПК Ст 061 5/02 с присоединением заявки Мо ПриоритетОпубликовано 28.17.191. Бюллетень Ме 15 Дата опубликования описания 1 Х 1.1971 Комитет по делам изобретений и открытий при Совете Министров СССРК 681 325 53(0888 Авторыизобретения Я, П. Ц 1 турман и Ю, А, Махмудов Заявител аборатория электромоделирования Всесоюзного инстит научной и технической информации АН СССРПРЕОБРАЗОВАТЕЛЬ ДВОИЧНОГО КОДА РАВИЛЬНОЙ ДРОБИ В ДВОИЧНО-ДЕСЯТИЧНЫЙ КОД2 Изобретение относится к вычислительной технике и предназначено для преобразования кодов.Известен преобразователь двоичного кода правильной дроби в двоично-десятичный код, содержащий сдвиговый регистр, одноразрядный двоичный сумматор, схему задержки, регистр свободных разрядов, элементы И ц Запрет и распределитель, число разрядов которого зависит от числа разрядов преобразуемого кода.Предложенное устройство отличается тем, что распределитель содержит четыре разряда, причем выходы всех разрядов соединены с одним из входов элемента И и с запрещающим входом элемента Запрет, со вторыми входами которых соединен выход одноразрядного двоичного сумматора, а выход элемента Запрет через регистр свободных разрядов соединен со входом сдвигового регистра,Это позволяет упростить схему устройства и расширить его функциональные возможности.Схема устройства показана на чертехке.Устройство содержит сдвиговый регистр 1, регистр 2 свободных разрядов, одноразрядный двоичный сумматор 3, схему 4 задержки кода на два разряда (такта), элемент Запрет 5 (отрицание импликации), элемент И б, распределитель 7 управляющих импульсов, выполненныц на четырех разрядах В, в качестве которых могут быть использованы любые ца копительные элементы, с шиной 9 управления Принцип работы устройства основан на умножении мантиссы преобразуемого числа (а в дальнейшем - остатка) ца десять (в двоичном выражении - 1010). Умножение выполняется с помощью одноразрядного двоичного 10 сумматора 3 и схемы 4 задержки, осуществляющец сдвиг кода ца два разряда. Преобразованные двоцчцо-десятичные разряды снимаются с выхода элемента И 6, а возвращение преобразуемого кода в регистр 1 через 15 регистр 2 осуществляется с помощью элемента Запрет 5.Такое построение схемы позволяет использовать четырехргзрядцый распределитель 7 управляющих импульсов (при любом числе 20 разрядов мантиссы), который серией из четырех импульсов управляет элемецтамц 6 и б.Прц этом на элемсцтах И 6 происходит выделение двои гцо-десятичного разряда, а на элементе Запрет 6 - стирание его (запре щение), и затем код остатка и вводится обратно в регистр 1. Кроме того, после окончания преобразования, когда распределитель 7 управляющих импульсов перестает генерировать импульсы управления, в числовом регистре 1 30 будет циркулировать последний остаточныйЗО 2714 Предмет изобретения Составитель В, ИгиатущеикоРедактор Ю. Д. Полякова Техред Л, Л. Евдонов Корректоры: М. Коробова и Л, КорогодЗаказ 1628/11 Изд. М 668 Тираж 473 ПодписноеЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССРМосква, Ж, Раушская наб., д. 4/5 Типография, пр, Сапунова, 2 3код, что облегчает контроль устройства приего наладке и профилактике,Преобразователь двоичного кода правильной дроби в двоично-десятичный код, содегжащий сдвиговый регистр, одноразрядный двоичный сумматор, схему задержки, регистр свободных разрядов, распределитель, элемент И и элемент Запрет, отличающийся тем, что, с целью упрощения схемы и расширения функциональных возможностей, распределитель содержит четыре разряда, причем выхо ды всех разрядов соединены с одним из входов элемента И и с запрещающим входом элемента Запрет, со вторыми входами кото.рых соединен выход одноразрядного двоичного сумматора, а выход элемента Запрет че рез регистр свободных разрядов соединен совходом сдвигового регистра.

Смотреть

Заявка

1350837

Я. П. Штурман, Ю. А. Махмудов, Лаборатори электромоделировани Всесоюзного института научной, технической информации СССР

МПК / Метки

МПК: H03M 7/12

Метки: двоично, двоичного, десятичный, дроби, код, кода, правильной

Опубликовано: 01.01.1971

Код ссылки

<a href="https://patents.su/2-302714-preobrazovatel-dvoichnogo-koda-pravilnojj-drobi-v-dvoichno-desyatichnyjj-kod.html" target="_blank" rel="follow" title="База патентов СССР">Преобразователь двоичного кода правильной дроби в двоично десятичный код</a>

Похожие патенты