H03M 13/23 — с использованием сверточных кодов, например кодов единичной памяти

Страница 3

Устройство контроля качества дискретного канала связи

Загрузка...

Номер патента: 1599997

Опубликовано: 15.10.1990

Авторы: Брукер, Коновалов, Орлов, Салабай

МПК: H03M 13/23, H04B 3/46

Метки: дискретного, канала, качества, связи

...этом размножает ошибки, вносимые дискретным каналом 12, причемвероятность Р ошибки на выходе кодера3 будет в коэффициент размножения Краэ больше, чем на его входе, Последовательность 1(П) задерживается блоком 4 задержки с целью выравниваниялзадержек последовательностей 1(П) ил1 Щ относительно последовательности Т(П) .Блок 5 выделения ошибок выполняетлсравнение последовательности 1(П)информационных символов на выходе декодера 1 с их оценкой 1(П), получаемой на выходе блока 4 задержки. Такое сравнение дает на выходе блока 5оценку Е(П) количества ошибок, внесенных дискретным каналом 12. Последовательность Е(П) подается на блок 6стробирования, где стробируется такто выми импульсами Рт, поступающими сблока 2. Благодаря стробированию...

Устройство для декодирования сверточного кода

Загрузка...

Номер патента: 1612378

Опубликовано: 07.12.1990

Авторы: Брукер, Коновалов, Орлов, Салабай

МПК: H03M 13/23

Метки: декодирования, кода, сверточного

...приращенияметрик, соответствующие поступлениюединичного инФормационного символа,Выходы блока 1 вычисления метрик ветвей подключены к входам сумматоров 2.2.1 и 2.2, вторые входы которых подключены к входам блока 8 памяти метрикеРезультаты сложения с выходов сумматоров 2,1 и 2,2 подаются на входыблока 3 сравнения, где осуществляется сравнение двух метрик, и дальшена первый коммутаторв 4. "Выжившие"161237 Продвигаясь по решетчатой диаграмме слева направо, декодер отбрасывает полонину ветвей, входящих вузел, и решетчатая диаграмма приобретает соответствующий вид (Фиг,7),йричем в каждый узел входит толькоОдна ветвь. Информация о переходахйодается на управляющий вход блока 14памяти путей,1 ОФормирователь 12 адресов памяти путей формирователь...

Декодер сверточного кода

Загрузка...

Номер патента: 1660178

Опубликовано: 30.06.1991

Автор: Савчук

МПК: H03M 13/23

Метки: декодер, кода, сверточного

...М 7 - 3, а предыдущее значение М 7-2 также стирается.Аналогично работают остальные узлы 44, 46 и 47 ССВ.Вновь полученные метрики состояния через выходы всех узлов 44 - 47 ССВ поступают на 2 ф входов узла 48 сравнения. В узле 48 все 2" метрик состояний сравниваются между собой по величине, Сигналы на выходах узла 48 формируются в соответствии с табл. 2.Из этой табл. 2 следует, что лог, "1" появляется только на одном из двух выходов узла 48 сравненИя, а именно на том, который соответствует наибольшей метрике состояния.Электрическая принципиальная схема узлов 44 - 47 ССВ изображена на фиг,7, Применительно к узлу 45 на верхние входы его поступает метрика М 2 ветви 01, а на нижние входы - метрика М 2 ветви 10. В сумматорах 64 и 65...

Устройство для обнаружения ошибок в несистематическом сверточном коде

Загрузка...

Номер патента: 1662012

Опубликовано: 07.07.1991

Автор: Злотник

МПК: H03M 13/23

Метки: коде, несистематическом, обнаружения, ошибок, сверточном

...элементарного блока и начало считывания (проверки) определяется импульсом частоты следования элементарных блоков. Блок 12 синхронизации обеспечивает синфазное считывание сигналов с блока 1 памяти и дешифратора 14 для формирования проверок )1, 52.Блок 12 синхронизации выдает последовательности тактовых импульсов на первый выход 18, импульсы с частотой следования элементарных блоков - на второй выход 19, импульсы адресов считывания - на третий выход 20 (фиг,2), Импульсы на выходе 19 обеспечивают запись входных данных в блок 1. Счетчик 13 ведет последовательный счет импульсов с выхода 20 до тех пор, пока дешифратор 14 после формирования последнего адреса считывания сбросит счетчик 13 в исходное состояние сигналом на четвертом выходе 24....

Пороговый декодер сверточного кода

Загрузка...

Номер патента: 1667264

Опубликовано: 30.07.1991

Авторы: Николаев, Чистяков, Щербина

МПК: H03M 13/23

Метки: декодер, кода, пороговый, сверточного

...на последовательности 2(0) и 2(0) соответственно Из последовательностей Я (О) и 5 )(О) на не(2) (3)синхронных тактах будут соответственно формироретесл вослетоветелиости Е 1 (О, Ет (О, Е (т, Ед (О.,селее сим волы сиидромое Б (О, Я"(О; Я(л(О с выло да сумматора 3 по модулю два поочередно поступает в регистр 4 неравознзчносги первые пО(+1) - 1 =. 3(8+ 1) - 1 = 26 разрядов которого соединены с входами мажоритарных элементов 5-1, 5-2 порогового Г;лока 5 в соответствии со структурой обрззукэщих полиномов сверточного кода 1(О) и (2), а ПОСЛЕДНИЕ и 26 и ЕГО раэрядОВ ТОЧНО ГаК жв; соединены с соответствующими входами мажоритарных элементов 6-1 и 6 2 порп;о вого блока 6. В результате на вьходах первого порогового блока 5 будут соедуясь...

Кодер несистематического сверточного кода

Загрузка...

Номер патента: 1695516

Опубликовано: 30.11.1991

Авторы: Приходько, Снисаренко, Сорока, Столяров

МПК: H03M 13/23

Метки: кода, кодер, несистематического, сверточного

...разрядами регистрасдвига анализатора 9 синдрома:А 1= Яо=1 Уо+ 1"о.1А г = Я 1 = 1"о+ 1" 1+ У 1;(6)А 3 = Я 8 = 1 уо+ 1 5+ 1 8+ 1 У 7+ 1 У 8В мажоритарном элементе 10 установленоЬ+1пороговое значение Рз - 2, где язвчисло ортогональных оценок, При поступлении закодированной информационной последовательности в регистры сдвигавторого вычислителя 8 оценок и вычислителя 7 оценок с присущими им связями с сумматорами по модулю два формируетсясистема ортогональных оценок (Е) относительно информационного символа Оо,Е 1=О +УЕ 2 = Оо+1 о,Ез=О +1+ У 1;Е 4 = Оо+1 з+ Уг+ Уз; (7)15=Оо+ 2+ 5+ 4+ 5В пороговом счетчике 17 установлен порог) с К%иу2допустимого числа ошибокна интервале а тактов в принимаемых из35 40 45 50 55 канала 3 связи закодированных...

Кодек несистематического сверточного кода

Загрузка...

Номер патента: 1714812

Опубликовано: 23.02.1992

Авторы: Приходько, Снисаренко, Сорока, Столяров

МПК: H03M 13/23

Метки: кода, кодек, несистематического, сверточного

...генератора 14 импульсов на вход формирователя 17 временного интервала в промежуток времени Последовательный выход регистра сдвига первоо анализатора 9 синдрома подключен к ключевому элементу 15 и пороговому счетчику 18.Первый коммутатор 10 предназначендля исключения из рассмотрения на входе мажоритарного элемента 11 той оценки Е, номер которой совпадает с номером отличной от нуля функции Т 1, в случае, если То - 1. К первым управляющим входам первого коммутатора 10 подключены выходы первого анализатора 9 синдрома, к второму управляющему входу - первый выход первого мажоритарного элемента 11, выходы первого коммутатора 10 соединены с соответствующими входами первогомажоритарного элемента 11,Первый мажоритарный элемент 11предназначен для...