H03K 23/00 — Счетчики импульсов со счетными цепочками; делители частоты следования импульсов со счетными цепочками

Страница 17

Устройство для изменения частоты следования импульсов

Загрузка...

Номер патента: 1007199

Опубликовано: 23.03.1983

Авторы: Елфимов, Комин

МПК: H03K 23/00

Метки: изменения, импульсов, следования, частоты

...с выражениемщ щ Епйи- Епй 10 -471 (4)где Епс (х") - целая часть числа х,Импульсы появляются на соответствуницих выходах дешифратора 5 после подсчета следующего числа импульсов (1) ес О, щ= 10, в= 14,п 1 17 ю 4 20 ф п 22Часть моментов времени с будетточно соответствовать выражению (2)О, 1, 4 9, 16или в, = О,а 4 щ 10 л 14= 20,Назначением вычислителя 4, состоящего цз дешифратора 5 и и элементовИЛИ б, является формирование на выходах и элементов ИЛИ б управляющихимпумьсон, поступающих на первыевходы блока 7 коммутации, в соответствии с сигналами разрядных выходовсчетчика 3. Выходы дешифратора 5 разбиты на группы. В первую группу включаются выходы, которые соответствуют точному значению временных интервалов с,г щ 0; щ = 10; щ 4= 20;а...

Управляемый делитель частоты следования импульсов

Загрузка...

Номер патента: 1008911

Опубликовано: 30.03.1983

Авторы: Журавлев, Овчаренко, Фурман

МПК: H03K 23/00

Метки: делитель, импульсов, следования, управляемый, частоты

...первого 35 4 О 45 50 55 разряда М -разрядного счетного блока, счетные входы остальных разрядов которого соединены с выходами соответствующих элементов И, вторые входы которого соединены с соответствующими вы.ходами делителя частоты.При этом каждый разряд И -разрядного блока сравнения содержит демультиплексор первая группа входов которого является входами данного разряда, вторая группа входов соединена с выходами переключателя, а выход является выходом данного разряда М -разрядного блока сравнения.На чертеже представлена структурная схема предлагаемого устройства.Устройство содержит делитель 1 частоты, включающий в себя декады (1-1) - 1 -( М), 1 -разрядный счетный блок 2, включающий в себя счетчики (2-1) - (2- М ), Ч -разрядный блок 3...

Делитель частоты следования импульсов с переменным коэффициентом деления

Загрузка...

Номер патента: 1010729

Опубликовано: 07.04.1983

Авторы: Ратникова, Филиппенко

МПК: H03K 23/00

Метки: деления, делитель, импульсов, коэффициентом, переменным, следования, частоты

...выход - с вторым входом четвертого элемента совпадения, группа разрядных выходов - с группой входов блока деления, вход которого подключен к выходу второго элемента ИЛИ, а разрядные входы - с кодовой шиной.Блок деления содержит счетчик импульсов, выход которого через последовательно соединенные элемент задержки и элемент ИЛИ соединен с установочным входом счетчика импульсов, счетный вход которого является входом блока деления, а инфОрмационные входы соединены с разрядными выходами сумматора, входы которого являются группой входов блока деленияБлок задания коэффициента деления содержит первый, второй и третий регистры, входы которых являются разрядными входами блока задания коэфФициента деления, а выходы - разрядными выходами блока...

Функциональный счетчик

Загрузка...

Номер патента: 1010730

Опубликовано: 07.04.1983

Авторы: Попков, Рымаренко

МПК: H03K 23/00

Метки: счетчик, функциональный

...выходами УК - триггерапредыдущего разряда, входная шина ишина сброса соединены соответственно 60с тактовым входом и входом установкив ноль УК-триггеров разрядов, введенблок контроля, содержащий шесть элементов И-НЕ, входы первого и второгоэлементов И-НЕ соединены соответст венно с прямыми и инверсными выходами УК-триггеров разрядов, выход первого и второго элементов И-НЕ соединены соответственно с первыми входами третьего и четвертого элементов И-НЕ и соответственно с первыми входами пятого и шестого элементов И-НЕ, вторые входы которых соединены,соответствен- но с выходами, четвертого и третьего элементов И-НЕ, вторые входы которых соединены соответственно с инверсным и прямым выходами УК-триггера последнего разряда, выходы пятого и...

Устройство для деления число-импульсного кода на константу

Загрузка...

Номер патента: 1012443

Опубликовано: 15.04.1983

Авторы: Рабинович, Филатов

МПК: H03K 23/00

Метки: деления, кода, константу, число-импульсного

...комитета СССРпо делам. изобретений и открытий113035, Иосквар Жй Раушская наб., д. 4/5. авааюававеаевеваввв аюавевавав аютатаевеетата еа тае авва еатеааюввеаФилиал,ППП фПатент", г. Ужгород, ул. Проектная,: 4 части, определяемые для каждого иэсостояний с помощью заранее сосавленных таблиц. Последующее ( З + 1)"ое состояние счетчика 1. является переходным. Когда устанавливается данное состояние, что также идентифицируется дешифратором 3, срабатывает ждущий Формирователь 4 короткого импульса, выходной сигнал которого возвращает счетчик 1 в нуле- вое состояние, а к содержимому счет З чика 2 добавляется единица, В счетчике 2 формируются значения о старших разрядов дробной части и к а .аЕоЕ ЕЕвЕ й 1) раврядьв целойа У., ТВ Н И мсти...

Делитель частоты следования импульсов

Загрузка...

Номер патента: 1014152

Опубликовано: 23.04.1983

Автор: Ханцев

МПК: H03K 23/00

Метки: делитель, импульсов, следования, частоты

...из упомянутых триггеров соединен перекрестно с входом другого,счетные входы двустабильных элементов соединены с входной шиной, а единичный выход второго двустабильногоэлемента соединен с выходом делителячастоты следования импульсов, а нулевой вход третьего триггера первогодвустабильного элемента соединен с выходом устройства, нулевые выходыпервых триггеров двустабильных элементов соединены с входами третьеготриггера второго двустабильного элемента, а нулевой вход первого триггера первого двустабильного элементасоединен с дополнительной входнойшиной, введен дополнительный Логический элемент И-НЕ, первый вход которого соединен с дополнительнойвходной шиной, второй вход - с выходом второго триггера первого двустабильного элемента, а...

Многоканальный счетчик импульсов

Загрузка...

Номер патента: 1014153

Опубликовано: 23.04.1983

Автор: Рябков

МПК: H03K 23/00

Метки: импульсов, многоканальный, счетчик

...и выход которого соединены соответственно с выходам вентиля записии входом сброса В 5-триггера этого канала, установочный вход и выходк 5-триггера которого соединены соответственно с информационным входомданного канала и вторым управляющимвходом анализатора этого канала.На чертеже показана структурнаясхема многоканального счетчика импульсов.Многоканальный счетчик содержащийкоммутатор 1 каналов 2, вход которогоявляется тактовым входом 3 многоканального счетчика, сумматор 4 и регистр 5 суммы, а каждый из каналовсодержит вентиль 6 записи, информационный регистр 7, анализатор 8 ка"нала, К 5-триггер 9 и формирователь10, выход информационного регистра 7канала соединен через анализатор 8канала с входом сумматора 4, выходкоторого...

Цифро-частотный умножитель

Загрузка...

Номер патента: 1019638

Опубликовано: 23.05.1983

Автор: Мороз

МПК: H03K 23/00

Метки: умножитель, цифро-частотный

...элемента И, второй входкоторого соединен с входом счетчикаимпульсов,На чертеже показана структурнаясхема устройства.Устройство содержит логическийблок 1, счетчик 2 импульсов, регистр3 управляющего числа, дополнительныйлогический блок 4, инвертор 5, первый 6, второй 7 и третий 8 элементыИ, элемент ИЛИ 9, триггер 10, причемлогический блок 1 может быть выполнен, например, на импульсно-потенциальных элементах И 11-1-; 11-Р иэлементах ИЛИ 12, а дополнительныйлогический блок 4 содержит элементыИ 13-1-:13-1 Р) и элемент ИЛИ 14,Устройство работает следующим образом.Перед .началом работы в регистре 3хранится код управляющего числа, асчетчик 2 находится в нулевом состоянии.Допустим, что в регистре 3 записан такой код, что в самом...

Делитель частоты с переменным коэффициентом деления

Загрузка...

Номер патента: 1019639

Опубликовано: 23.05.1983

Автор: Сопач

МПК: H03K 23/00

Метки: деления, делитель, коэффициентом, переменным, частоты

...входом циклического регистра сдвига, стробирующий вход которого соединен с выходом Формирователя, вход которого 65 соединен с выходом элемента ИЛИ,входы которого соединены с выходом дешифратора.На чертежепоказана структурнаясхема делителя частоты с переменнымкоэффициентом деления.Делитель частоты с переменнымкоэффициентом деления содержит Формирователь 1, счетчик 2, дешифратор3, элемент И 4, счетный триггер 5,выход которого является выходом бделителя частоты с переменным коэффициентом деления, шифратор 7, элемент ИЛИ 8 и циклический регистр 9сдвига, вход счетного триггера 5 соединен с выходом элемента И 4, первыйвход которого соединен с входом 10делителя с переменным коэффициентомделения, а выходы счетчика 2 соединены с входом...

Дробный переключаемый делитель частоты следования импульсов

Загрузка...

Номер патента: 1019640

Опубликовано: 23.05.1983

Авторы: Григорьев, Зубиетов

МПК: H03K 23/00

Метки: делитель, дробный, импульсов, переключаемый, следования, частоты

...входыкоторого подключены к выходам триггера, а первая и вторая группы выходов подключены соответственно к управляющим входам первого и второгосчетчиков импульсов.На чертеже представлена структурная схема предлагаемого устройства.Дробный переключаемый делительчастоты следования импульсов содержит первый счетчик 1 импульсов, второй счетчик 2 импульсов, триггер 3и переключатель 4 кодов,Устройство работает следующимобразом,На счетный вход счетчика 1 поступают входные импульсы (например,с датчика механической координаты ), а на входы управления коэффициентом счета - двоичный код установки коэффициента счета, Формируемый переключателем 4 иэ сигналов "0" и ф 1 ф с выходов триггера 3. Поскольку триггер 3 имеет два устойчивых...

Пересчетная декада

Загрузка...

Номер патента: 1022311

Опубликовано: 07.06.1983

Авторы: Панков, Соляник

МПК: H03K 23/00

Метки: декада, пересчетная

...седьмой вход - .с вторыми входами первого, второго и пятого элементов И, восьмой вход-с третьими входами третьего седьмого и девятого элементов И 21 .Недостатком этой пересчетной декады является относительная сложность ее, наличие элемента ИЛИ, и значительного количества внутренних связей между триггерами. Изобретение относится к устрой" ствам подсчета импульсных сигналов и может быть использовано в измерительных и вычислительных системах с индикацией результатов. Известна пересчетная декадасодержащая счетчик на четырех триггерах, элемент ИЛИ и дешифратор, требующий для своего построения десяти логических элементов 1 .Недостатком этой пересчетной декады является. необходимость относи. тельно больших затрат оборудования для их...

Перестраиваемый делитель частоты

Загрузка...

Номер патента: 1023662

Опубликовано: 15.06.1983

Авторы: Горин, Шанин

МПК: H03K 23/00

Метки: делитель, перестраиваемый, частоты

...триг- Жгера, выход которого соединен суправляющим входом цифрового компаратора, причем выходы блока Формирования поправки подключены к информационным входам счетчика импульсов,а входы - к второй шине управления.На чертеже показана структурнаясхема устройства.Перестраиваемый делитель частоты .содержит цифровой компаратор 1, 60. элемент 2 И, триггер 3, счетчик 4импульсов, блок 5 формирования поправки и элемент 6 запрета,устройство работает следующимобразом, 65 Допустим, что произощпр срабатывание цифрового компаратора 1, т.е. содерллмое счетчика 4 (М) оказа" лось равным числу на первой шине управления (М( ), при этом единичный потенциал с выхода цифрового компаратора, поступая на входы элементов 2 и 6, прекращает прохождение импульсов...

Резервированный счетчик импульсов

Загрузка...

Номер патента: 1023663

Опубликовано: 15.06.1983

Авторы: Вершинин, Орехов

МПК: H03K 23/00

Метки: импульсов, резервированный, счетчик

...бэтого канала 4, информационный вход 1 О13 которого является первым информационным входом 14 сумматора, второй информационный вход 15 которогосоединен с выходом последнего разряда регистра б того же канала, управлякщий вход 16 сумматора 4 являетсяуправлякщим входом 17 данного канала,а выход сумматора 4 соединен с 0-входом Р-триггера 2.Сумматор 4 содержит триггер 18, 2 Оэлемент ИСКЛЮЧАЮЩЕЕ ИЛИ 19, первый20 и .второй 21 элементы И, первый ивторой входы первого элемента И 20являются соответственно первым 14 ивторым 15 управляющими входами сумма тора 4, выход первого элемента И 20:соединен с первым входом элементаИСКЛЮЧАКЩЕЕ ИЛИ 19 и первым входомвторого элемента И 21,.второй входкоторого соединен с вторым входомэлемента ИСКЛЮЧАЮЩЕЕ ИЛИ 19...

Умножитель частоты следования импульсов

Загрузка...

Номер патента: 1027830

Опубликовано: 07.07.1983

Автор: Морозевич

МПК: H03K 23/00

Метки: импульсов, следования, умножитель, частоты

...вход которого подключен квходу генератора импульсов и счетному входу третьего счетчика импульсовинформационные входы которого подключены к вцходам регистра, а выходявляется выходом устройства и подключен к первому входу элемента ИЛИ,выход которого подключен к управляю 1,щему входу третьего счетчика импульсов, введен дополнительный элементзадержки, вход, которого подключен квходу элемента задержки, а выходподключен к второму входу элементаИЛИ, установочный вход второго счетчика импульсов подключен к выходуэлемента задержки.На чертеже представлена структурная схема предлагаемого устройства.Устройство содержит формирователь1 импульсов, вход которого являетсявходом устройства, а выход подключен,к управляющему входу регистра 2 ивходу...

Делитель частоты следования импульсов с программным управлением

Загрузка...

Номер патента: 1027831

Опубликовано: 07.07.1983

Авторы: Кремнев, Кремнева

МПК: H03K 23/00

Метки: делитель, импульсов, программным, следования, управлением, частоты

....лителя импульсов. При этом программный блок содержит группу инверторов,входы которой являются входами программного блока, а выходы соединеныс входами коммутатора, выходы которо- .го соединены с входами элемента ИЛИ,выходы которого являются выходамипрограммного блока,На фиг. 1 приведена структурнаясхема предлагаемого устройства; нафиг. 2 - временные диаграммы, поясняющие его работу.Устройство содержит блок 1 установки кода, счетчик 2 импульсов, де- тельности. Временной интервал опрешифратор 3-К-триггеры 4 и 5, рас" деляется количеством периодов входпределитель 6 импульсов, программный . ного тактового сигнала между двумяблок 7, блок 8 элементов И, включаю.щий в себя элементы И 8-1 - 8-и; эле.5 Омент ИЛИ 9.Распределитель 6 состоит из...

Счетное устройство с предварительной уставкой кода

Загрузка...

Номер патента: 1027832

Опубликовано: 07.07.1983

Авторы: Дронов, Дронова, Чернов

МПК: H03K 23/00

Метки: кода, предварительной, счетное, уставкой

...выход последнего из которых соединен с выходной шиной 18, выход многовходового элемента ИЛИ 5 соединен через элемент НЕ 9=1 с третьим входом элемента И 7=8, выход которого соединен через элемент 13 задержки с вторым входом элемента ИЛИ 8 1, первый,та ИЛИ 8=2 соединены соответственнос выходами элементов И 7=2, 7=7 и 7=8 и с управляющим входом логического блока 2, первый, второй входы ивыход элемента ИЛИ 83 соединены соответственно с выходами элементовИ 7=3 и 7=5 и с тактовым входом счет. ного блока 3, входные шинц 14 и 15 соединены соответственно с вторым входом элемента И 7=5 и с четвертым входом элемента И 7=1,Задающий блок 1 состоит из и приемных регистров, выполненных на ВЯ-триггерах, единичные выходы которых поразрядно подключены...

Многоканальное счетное устройство

Загрузка...

Номер патента: 1027833

Опубликовано: 07.07.1983

Авторы: Волынский, Поповкин

МПК: H03K 23/00

Метки: многоканальное, счетное

...вторые входы первыхэлементов И 7 всех каналов 3=1 - 3=4соединены с выходом 11 счетного узла 1, а второй выход элемента 6 памяти каждого канала соединен с допол- .нительными входами первых элементов ф И 7 всех последующих каналов.Счетный узел 1 содержит генератор 12, первый 13, второй 14 и третий 15 счетчики, первый 16 и второй17 элементы совпадения и элемент НЕ18, вход которого является выходом11 сцетного .узла 1 и соединен с вы 35ходом первого элемента 16 совпадения,первый и второй входы которого соединены с первыми выходами первого 13и второго 14 счетчиков, первый входвторого счетчика 14 соединен с вто 4рым выходом первого счетчика 13, пер.вый вход которого соединен с выходомвторого элемента 17 совпадения ивходом третьего счетчика 15,...

Двоичный счетчик с последовательным переносом

Загрузка...

Номер патента: 1034197

Опубликовано: 07.08.1983

Авторы: Браткевич, Збродов, Нотовский

МПК: H03K 23/00

Метки: двоичный, переносом, последовательным, счетчик

...Ии счетный триггер 1-1 составляютпервый разряд. Элементы 7-2 И-НЕ,5-2 ИЛИ, 6-1, 2-2 И и счетный триггер 1-2 составляют 1-г-.й разряд.Элементы 7-.4 И-НЕ, 5-4 ЙЛИ, 6-3, . 52-4 И и счетный триггер 1-4 составляют -й разряд. Элементы 7-6 И-НЕ, .5-6 ИЛИ, 6-5, 2-6 И и счетный триггер 1-6 составляют +г-й разряд.Элементы 7-3 И-НЕ, 5-3 ИЛИ, 6-2, 102-3 И и счетный триггер 1-3 составляют разряд с номером между -г-тыми -тым. Элементы 7-5 И-НЕ, 5-5 ИЛИ,6-4, 2-5 И и счетный триггер 1-5составляют разряд с номером между 15-м и +г-м. На чертеже для каждого -го разряда входы элемента,например 7-4 И-НЕ соединены с прямы,ми выходами счетных триггеров с 1, 5по 1-6 соответственно старших разрядов с +1 по +г-й. Инверсные выходы счетных триггеров 1-2 -...

Делитель частоты на

Загрузка...

Номер патента: 1034198

Опубликовано: 07.08.1983

Автор: Григоров

МПК: H03K 23/00

Метки: делитель, частоты

...и второй входы третьего вентиля И"НЕ логического формирователясоединены с выходами восьмого и де 65 вятого триггеров, первые входы чет8:4:2:1,вертого и пятого вентилей соединеныс выходами десятого и одиннадцатоготриггеров двоичного делителя частотысоответственно, выходы двенадцатого,тринадцатого, четырнадцатого и пятнадцатого триггеров которого соединены с соответствующими входами шестого вентиля И-НЕ логического формирователя, выход шестого вентиляИ-НЕ соединен с вторым входом пятого вентиля И-НЕ, выход которого, 10соединен с вторым входом четвертоговентиля И-НЕ, а выход четвертоговентиля И-НЕ соединен с третьим входом третьего вентиля И-НЕ, выход которого соединен с четвертым входомвторого вентиля И-НЕ, введен...

Комбинационный двоичный сумматор

Загрузка...

Номер патента: 1040604

Опубликовано: 07.09.1983

Авторы: Кун, Нестерук, Потапов

МПК: H03K 23/00

Метки: двоичный, комбинационный, сумматор

...ффобозначены позиции, занимаемые ЦЙ.Д25 во время работы сумматора.Буквами Хи Ух (16 К( Р) обозначены разряцы первого и второго операндов и соответствующие им входныеканалы сумматора.Комбинационный цвоичный сумматорработает следующим образом,По параллельным вхоцным каналамю 1 е 2кк еУр , Х Р в сумматор поступает первыйоперанд с зацержкой на оцин такт (такт -время оборота вектора поля управления)по параллельным вкоцным каналам УУ 2, Ук, Хх+1, Ур , Хр;Ур, в сумматор поступает второй опе-,ранд . причем старший разряц первогооперанда и мпацший разряц второго операнца поступают соответственно по каналам Х 4 и Ур, Через цва такта с момента поступления первого операнца на вкоцы сумматора оба слагаемых сближаются разряц к разряду на расстояние,...

Комбинационный двоичный сумматор

Загрузка...

Номер патента: 1040605

Опубликовано: 07.09.1983

Авторы: Нестерук, Потапов, Черкащенко

МПК: H03K 23/00

Метки: двоичный, комбинационный, сумматор

...второго операнда; от которого к этому времени в динамических ловушках остаются только переносы в старшие разряды. В течение второго такта сложения результат,первого поразрядного суммирования по модулю 2 взаимодействует с ЦМД-переносов, образует результат второго суммирования по модулю 2, который сдвигается еще на один разряд в сторону младших разрядов по отношению к начальному положению второго операнда, от которого к этому моменту времени остаются переносы в старшие разряды, образующиеся в результате суммирования по модулю 2, и так далее до момента времени, когда в динамических ловушках не останется ЦМД-переносов, что говорит об окончании процесса суммирования. Процесс образования результата споже - ния и переноса в старший...

Делитель частоты следования импульсов с переменным коэффициентом деления

Загрузка...

Номер патента: 1040606

Опубликовано: 07.09.1983

Автор: Карпицкий

МПК: H03K 23/00

Метки: деления, делитель, импульсов, коэффициентом, переменным, следования, частоты

...код, поэтому на выходах сумматоров 11 и 12 установлен код числа 4, на выходе преобразователя 15 - дополнительный код этого же числа, а на выходе сумматора 13 - код числа 9-4- 5, на один вход элемента 6 поступает код числа 42 = 2. Так как 52, .то, элемент. 6 закрывает элемент 3 для прохождения через него импульса на вы10403ход устройства и закрывает блок 16.В ре",ультате дополнительный код, числа девять с выхода преобразователя 14не передается на выход блока 16.По приходу первого импульса пачки.,науправляющий вход. блока 10 в нем зафиксируется код числа 4, который, поступая на вход сумматора 11, суммируется с кодом числа 4, поступающим надругой вход сумматора 11 с выхода 10блока 5. На выходах сумматоров 12:и 11 устанавливается прямой...

Счетное устройство

Загрузка...

Номер патента: 1040607

Опубликовано: 07.09.1983

Авторы: Белоусов, Дронов, Когге

МПК: H03K 23/00

Метки: счетное

...к соответствующим 15 , выходам кольцевого сдвигающего регистра, а вторые входы одноименных входных элементов И каждой группы, соединены между собой и подключены к соответствующим входам задающего 2 О блока 2 из П информационных (П+ 1)-й информационный вход которого соединен с третьими входами входных элементов И и с первым входом дополнительногоэлемента ИЛИ, второй вход которого 25 соединен а управляющим входом зацающещего блока 2, а выход дополнительного элемента ИЛИ подключен к входу последовательного сдвига кольцевого сдвигающего регистра, выполненного на К-триггерах.Устройство работает следующим образом. Перец началом работы устройства, схема приводится в исходное состояние. В результате чего счетные группы 1 . -1.1 и приемные...

Реверсивный счетчик импульсов

Загрузка...

Номер патента: 1042185

Опубликовано: 15.09.1983

Авторы: Крук, Марголин, Назимов, Токовенко, Филиндаш

МПК: H03K 23/00

Метки: импульсов, реверсивный, счетчик

...управления направлениями счета поступают,уровни логической единицы,В исходном положении триггеры3-6 находятся в нулевом состоянии,поэтому на выходах элементов 7-10и 20, 21 - уровень логической едини"цы, вследствие этого на выходах элементов 26-27 - уровень логическогонуля, поэтому на выходах элементов, 22 и 23на входах сложения и вычи тания первого счетного разряда) будут уровни логической единицы.Источник 2 вырабатывает тактовыесигналы Т 1 и Т 2. Делитель 16 синхронизирующих сигналов делит тактовыесигналы.Т 1 на два и нырабатывает дваодинаковых по частоте, но сдвинутых друг относительно друга сигналаТЗ и Т 4.Первый счетный импульс, поступающий на вход первого канала 11, пере 3 ,.10421/ход - с инверсным выходом четверто-.го 0...

Делитель частоты следования импульсов с управляемым дробным коэффициентом деления

Загрузка...

Номер патента: 1043827

Опубликовано: 23.09.1983

Автор: Ким

МПК: H03K 23/00

Метки: деления, делитель, дробным, импульсов, коэффициентом, следования, управляемым, частоты

...входов регистра, введены второй.сумматор, элемент ИЛИ и блок инверторов, входы которого подключены к шинамустановки кода знаменателя, а выходы -к первой группе входов второго сумматора вторая группа входов которого соединена с группой выходов первого сумматора, вход переноса первого разряда - с шиной единичного сигнала, группа выходов .с второй группой входов мультиплексора,управляющий вход которого подключен к,выходу элемента ИЛИ, входы которого 827 2соединены с выходами переноса стершихразрядов обоих сумматоров,На чертеже представлена структурнаясхема устройства,Устройство содержит сумматоры 1 и 2,регистр 3, мультиплексор 4, блок 5 инверторов, элемент 6 ИЛИ, шины 7 уста-новки коде знаменателя, шины 8 установки кода числителя и...

Делитель частоты следования импульсов

Загрузка...

Номер патента: 1045400

Опубликовано: 30.09.1983

Автор: Смирнов

МПК: H03K 23/00

Метки: делитель, импульсов, следования, частоты

...2 кода числа ф или числа. К первой группе входов дешифратоа, б подключены нсе разрядные выходы счетчика 4, Поскольку на вход этого счетчика поступают импульсы с частотой в два раза меньшей, чем частота входных импульсов, то на выходе дешифратора б сигнал будет появляться при установлении на выходах счетчика 2 кода числа К или числа КТриггер 8 предназначен для запоминания значения младшего разрядаПри нечетном коэффициенте деления в младший разряд счетчика .1 записывается единица и триггер 8 устанавливается в единичное состояние. Сигналы единичного уровня с выхода младшего разряда счетчика 1 и с выхода триггера 8 поступают на первые входы элементов 11, 14 и 13. В результате этого элемент 11 оказывается открытым, элемент 13 от,крывает...

Делитель частоты на три

Загрузка...

Номер патента: 1046934

Опубликовано: 07.10.1983

Автор: Сосин

МПК: H03K 23/00

Метки: делитель, три, частоты

...и второй Э -триггеры, инвертор и элемент И-НЕ, причем тактовый вход первого ) -триггера соединен с входом инвертора, выход которого подключен к тактовомувходу второго Д -триггера, а неиннерсный выход первого Р -триггера50подключен к перному входу элементаИ-НЕ, второй вход элемента И-НЕ подключен к прямому выходу второгоР -триггера, а выход - к 2 -входампервого и второго 2 -триггеров. 55На Фиг. 1 представлена схемаустройства, на фиг. 2 - временныедиаграммы его работы.Делитель частоты на три содержит3) -триггеры 1 и 2, инвертор 3, элемент И-НЕ 4, входную шину 5, причемтактовый вход первого З -триггера 1 соединен с входом иннертора 3, выход которого подключен к тактовому входу второго 1) -триггера 2, а неиннерсный выход первого Э...

Пересчетное устройство

Загрузка...

Номер патента: 1046935

Опубликовано: 07.10.1983

Авторы: Маковенко, Яковлев

МПК: H03K 23/00

Метки: пересчетное

...работает следующим образом.В ячейках ОЗУ элемента 1 памяти хранят значения декад счета пересчетного устройства. Для изменения значения этих декад служит счетчик 5, Счетчик 2 формирует последовательность адресов ячеек ОЗУ. В ячейке по нулевому адресу хРанят младшую дека ду деления. Счет начинается с нулевого значения кода счетчика 2. После поступления на счетчик 2 со счетного входа 8 устройства десяти импульсов на выходе пеРеноса счет чика 2 появляется импульс, который устанавливает в нулевое состояние триггер 4.Сигнал с выхода триггера 4, поступая на элемент ИЛИ 7, разрешает формирование импульса суммирования в счетчик 5, по которому осуществляется прибавление единицы в младшую декаду (ячейку ОЗУ с нулевым адресом). При отсутствии...

Управляемый делитель частоты

Загрузка...

Номер патента: 1046936

Опубликовано: 07.10.1983

Автор: Громенко

МПК: H03K 23/00

Метки: делитель, управляемый, частоты

...управления, первый вход которого подключен к вто рому выходу формирователя импульсов, второй вход которого соединен с шиной запуска и с входом сброса триггера, первый выход которого подключен к выходной шине устройства, а второй выход - к третьему входу блока упранления, 2 М -й выход которого соединен со счетным входом триггера, а информационные входы блока управления пОдключены к шинам записи программ.Кроме того, в управляемом делителе частоты блок управления состоит иэ блока оперативного запоминающего устройства и регистра сдвига, 2 М выходов которого являются соотнетстнующими выходами блока управления, причем 2 Й . выходов регистра сдвига и третий вход блока управления подключен к соответствующим адресным входам блока оперативного...

Делитель частоты с дробным коэффициентом деления

Загрузка...

Номер патента: 1051729

Опубликовано: 30.10.1983

Авторы: Ваурин, Пыко

МПК: H03K 23/00

Метки: деления, делитель, дробным, коэффициентом, частоты

...управлять тремя функциональнымн узлами делителем часто" ты с переменным коэффициентом деления, сумматором, блоком введения едйничных приращений и управляемым преобразователем параллельного кода впоследовательный, что усложняет,управление устройством в целом.Цель изобретения - расширение диапазона изменения коэффициента деления и упрощение процесса управления устройством.Поставленная цель достигаетсятем, что в делитель частоты с дроб"ным коэФфициентом деления, содержащий делитель частоты с переменнымкоэффициентом деления, сумматор и преобразователь кода, первая группа входов которого, соединена с первой группой шин управления, а выход - с первым входом сумматора, группа входов которого соединена с второй группой шин управления,...