Номер патента: 1022311

Авторы: Панков, Соляник

ZIP архив

Текст

Цель изобретения - упрощение пересчетной декады, т.е. уменьшение числа логических элементов и количества внутренних соединений.Поставленная цель достигается тем, что в пересчетной декаде, содержащей дешифратор и четыре триггера, тактовые входы которых соединены со счетным входом пересчетной декады. Прямой выход первого триггера соединен с первым управляющим входом второго триггера, инверсный выход которого соединен с вторым управляющим входом третьего триггера, инверсный выход которого соединен с вторым управляющим входом четвертого триггера, инверсный выход которого соединен с вторым управляющим входом второго триггера, прямые и инверсные выходы триггеров соединены с входами дешифратора, содержащего десять элементов И, выходы которых соединены с выходами дешифратора первый вход которого соединен с первыми входами второго и шестого эле-, ментов И, второй вход дешифратора соединен с первыми входами третьего, седьмого и восьмого элементов И, третий вход дешифратора соединен с первым входом десятого и с вторым входом шестбго элементов И, четвертый вход дешифратора соединен с вторыми входами седьмого, восьмого и с первым входом девятого элемента И, пятый вход дешифратора соединен с первым входом четвертого и вторым входомпервого элемента И, шестой вход дешифратора соединен с вторыми входами третьего и девятого элементов И, седьмой вход дешифратора соединен с вторым входом пятого элемента И, восьмой вход дешифратора соединен с третьими входами третьего и девятого элементов И, инверсный выход первого триггера соединен с первым: управляющим входом третье" го триггера, прямой выход которого соединен с первыми управляющим входом первого триггера, второй управляющий вход. которого соединен с вторым управляющим входом второго триггера, первый и второй управляющие входы четвертого триггера соединены между собой, а первый вход дешифратора соединен с первым входом пятово элемента И, третий вход дешифратора соединен с первым входом первого элемента И, пятый вход дешифратора соединен с вторым входом второго элемента И, шестой вход дешифратора соединен с третьим входом седьмого элемента И, седьмой вход дешифратора соединен с вторыми входами четвертого и десятого элементов И, восьмой вход дешифратора соединен с третьим входом восьмого элемента И,5 10 15 20 25 30 35 0 45 50 55 60 ющий входы которого соединены соответственно с прямым и инверсным выходами третьего триггера, инверсный выход которого соединен с вторым управляющим входом элемента ИЛИ, выход которой соединен с управляющим входом первого триггера, выход которого соединен с первым управляющим входом второго триггера, инверсный выход которого соединен с вторым управляющим входом третьего триггера, первый вход которого соединен с вторым управляющим входом второго триггера и инверсным выходом четвертого триггера, счетный вход пересчет ной декады соединен с тактовыми входами всех четырех триггеров, прямые и инверсные выходы которых соединены с входами дешифратора, содержащего десять элементов И, выходы которых соединены с выходами дешифра тора, соединенными с.входами элемента индикации, первый вход дешифратора соединен с первыми входами второго, четвертого и шестого элементов И, второй вход с первыми входами третьего, седьмого и восьмого элементов И, третий вход - с первыми входами пятого, шестого и десятого элементов И, четвертый вход с вто" рыми входами седьмого, восьмого и девятого элементов И, пятый вход - с первым входом первого элемента и вторыми входами четвертого и десятого элементов И шестой вход - с вторым входом третьего, с первым входом девятого и третьим входом восьмого элемейтов И, седьмой вход - .с вторыми входами первого, второго и пятого элементов И, восьмой вход-с третьими входами третьего седьмого и девятого элементов И 21 .Недостатком этой пересчетной декады является относительная сложность ее, наличие элемента ИЛИ, и значительного количества внутренних связей между триггерами. Изобретение относится к устрой" ствам подсчета импульсных сигналов и может быть использовано в измерительных и вычислительных системах с индикацией результатов. Известна пересчетная декадасодержащая счетчик на четырех триггерах, элемент ИЛИ и дешифратор, требующий для своего построения десяти логических элементов 1 .Недостатком этой пересчетной декады является. необходимость относи. тельно больших затрат оборудования для их реализации.Наиболее близкой по технической сущности к предлагаемому устройству является пересчетная декада, содержащая дешифратор, четыре триггера и элемент ИЛИ, первый вход которого соединен с прямым выходом четвертого триггера, первый и второй управляСтруктурная схема переачетйойдекады приведена на чертеже.О 1 О 0 О Пересчетная декада содержит дешифратор 1 и четыре триггера 2-5, тактовые входы их соединены со счетным входом 6 пересчетного устройства, а прямые и инверсные выходы триггеров 2-5 с.входами дешифратора 1, выходы которого соединены с входа. ми элемента 7 индикации, первый управляющий вход первого триггера 2 соединен с прямым выходом третьего триггера 4, инверсный выход которого соединен с первым и вторым управляющими входами четвертого триггера 5, инверсный выход которого соединен с вторыми управляющими входами второго 3 и первого 2 триггеров, инверсные выходы которых соединены соответственно с вторым и первым управляющими входами третьего триггера 4, первый управляющий вход второго триггера 3 соединен с прямым выходом первого триггера 2, дешифратор 1 содержит десять элементов И 8-17, выходы которых соединены с выходами дешифратора 1, первый вход которого соединен.с первыми входами второго 9, пятого 12 и шестого 13 элементов И, второй вход дешифратора 1 соединен с первыми входами третьего 10, седьмого 14 н восьмого 15 элементов И, третий вход дешифратора 1 соединен с первыми входами перво-го 8, десятого 17 и с вторым входом шестого 13 элементов И, четвертый вход дешифратора 1 соединен с вторы-, ми входами седьмого 14, восьмого 15и с первым входом девятого 16 элементов И, пятый вход дешифратора 1 соединен с вторыми входами. первого 8, второго 9 и спервым входом четвертого 11 элементов И, шестой вход дешифратора 1 соединен с вторыми входами третьего 10, девятого 16 и с третьим входом седьмого 14 элементов И, седьмой вход дешифратора 1 соединен с вторыми входами четвертого 11,пятого 12 и десятого 17 элементов И,восьмой вход дешифратора 1 соединен.с третьими входами третьего 10,5 восьмого 15 и девятого 16 элементов И,Пересчетная декада работает следующим образом.При поступлении входных импульсов на вход 6 счетчик, образованный10 триггерами 2-5, переключается в соответствии с таблицей. Правее каждого значения состояний счетчика приведены значения функций выходов дешифратора, преобразующего код счет 5.чика в унитарный десятичный, что приводит к зажиганию соответствующейцифры индикатора. В нижней строчкетаблицы приведены значения функций возбуждения триггеров,Использование синхронного счетчика и одноступенчатость дешифратораисключают появление ложных сигналовна выходе дешифратора.Использование счетчика, работающего в выбранном коде и имеющего25 структурную схему, показанную начертеже, в которую введены новыесвязи, такие как связь инверсноговыхода первого триггера с первымуправляющимфвходом третьего тригге 39 ра.и связь прямого выхода третьеготриггера с первым управляющим входомпервоо триггера, а также наличиесвязи между вторыми управляющимивходами первого и второго триггераЗ 5 и наличие связи между первым и вторымвходом четвертого триггера, позвол 3 ю-.ет использовать одноступенчатый де.шифратор с общим числом входом,равным двадцати четырем, и исключить4 О элемент ИЛИ и уменьшить число связей между разрядами счетчика, чтовыгодно отличает его от прототипа;1022311 мер льс 0В42 0 432 О 0 0 2 У 2 р и а 4 4 е Ю ЕЮ е. Цифравыходы выходы 1,2,3,4 в таблтриггеров, а 1,триггеров. Продолжение таблицы Уравнен выходов дещифратора е обозначены прямые3 и 4 - инверсные ВНИИПИ Заказ 4064/4 Тираж 93 б Подписное Филиал ППП "Патент",г,ужгород,ул.Проектная,4

Смотреть

Заявка

3403697, 21.01.1982

СТАВРОПОЛЬСКОЕ ВЫСШЕЕ ВОЕННОЕ ИНЖЕНЕРНОЕ УЧИЛИЩЕ СВЯЗИ ИМ. 60-ЛЕТИЯ ВЕЛИКОГО ОКТЯБРЯ

ПАНЬКОВ ИВАН ИВАНОВИЧ, СОЛЯНИК СТАНИСЛАВ ГРИГОРЬЕВИЧ

МПК / Метки

МПК: H03K 23/00

Метки: декада, пересчетная

Опубликовано: 07.06.1983

Код ссылки

<a href="https://patents.su/4-1022311-pereschetnaya-dekada.html" target="_blank" rel="follow" title="База патентов СССР">Пересчетная декада</a>

Похожие патенты