Устройство для цикловой синхронизации при двоичном сверточном кодировании

Номер патента: 1008921

Авторы: Королев, Купеев

ZIP архив

Текст

(1% ИИ СОЮЗ СОВЕТСНИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК 1 А 4 ГОСУДАРСТВЕННЫЙ КОМИТ ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И СССР ОТНРЬП.ИЙОПИСАНИЕ ИЗОБРЕТЕНИЯ 6 Ъ с :с ь 1.",.ся(я;с; сс ь с ЛЬСТВУ Н АВТОРСКОМУ СВИД гер и ф вала пе выход ф ледоват входом Кунеев кнй ннсти(21) 3277516/09 введены блоки совпадения счетный триг- (22) 17.04,81 ., ормнрователь временного интер- (46) 30.03.8.3, Бюл. % 12 резапнси информаиии, при этом (72)А. И. Королев и О. Д. ормирователя снндромной нос (71) Минский радиотехничес ельностн соединен с первым тут первого блока совпадения, вы- (53) 621.394.662 (088.8) од которого через пороговый счетчик (56) 1. Авторское свндетешьство СССРсоединен с первым входом формировас% 496690, кл. Н 04 4 7/08, 1970 теля запрещающих сигналов, второй (прототип). вход которого объединен с другвм вхо- (.54) (57) УСТРОЙСТВО ДЛЯ ЦИКЛО- дом порогового счетчика и установм- ВОЙ СИНХРОНИЗАЦИИ ПРИ ДВОИЧ- ным входом счетного триггера и под- НОМ СВЕРТОЧНОМ КОДИРОВАНИИ, ключен к выходу счетчика объема высодержащее последовательно соединенные борки, выход формирователя запрещаю- коммутатор, формирователь проверочной щнх снгналов соединен с управляющим последовательности, формирователь снн- входом коммутатора, а прямой выходдромной последовательности, к друго- . счетного триг ера соединен с нервым му входу которого подключен другой . входом второго блока совпадения, вть- ф выход коммутатора, а также пороговый рой вход которого подключен к выхьсчетчик, формирователь запрещающих . ду формнрователя; тактовых импуль сигнапов и счетчик объема выборки, сов, выход второго. блока совпадения а вход которого объединен с соответсь-. через формирователь временного интер-, вующим входом коммутатора и подклю- вала перезаписн информации смдинен чен к выходу формирователя тактовых со счетным входомсчетного триггера, импульсов, о т л и ч а ю щ е е с я, .инверсный выход которого соединен с тем, что, с целью сокращения време- вторым входом первого блока совпани вхождения в сннхронизм, и него денияеО 20 25 30 40 50 55 1 10Изобретение относится к электросвязи и может быть использовано для цикловой синхронизации в аппаратуре повышения достоверности передачи ды-. . ных при двоичном сверточном кодировании.Известно устройство для цикловой синхронизации при двоичном сверточном кодировании, содержащее последователь;- но соединенные запрещающий блок, коммутатор, ключи, блок для обнаружения ошибок, блок для исправлении ошибок, а также последовательно соединенные блок формирования тактовых импульсов, выход которого соединен с первым входом запрещающего блока, счетчик объема выборки, формирователь импульсов, установки нуля, элемент ИЛИ, пороговый счетчик триггер и формирь-. ватель запрешаюших импульсов, выход которого соединен с вторым входом аалращающаго блока 1Однако известное устройство имеет сравнительно большое время вхождения в синхронизм.Цель изобретения - сокращение вр мени вхождени.", в синхронизм.Поставленная цель достигается тем, что в устройство введены блоки совпадения, счетный триггер и формирователь временного интервала перезаписи информации, при этом выход формирователя синдромной последовательности соединен с первым входом первого блока совпадения, выход которого через пороговый счетчик соединен с пер вым входом формирователя запрещаю- щих сигналов, второй вход которого объединен с другим входом порогового счетчика и установочным входом счетного триггераи подключен выходу счетчика объема выборки, выход формирователя запрещающих сигналов соединен с управляющим входом коммутатора, а прямой выход счетного триггера соединен с первым входом второго блока совпадения, второй вход которого подключен к выходу формирователя тактовых импульсов, выход второго блока совпадения через формирователь временного интервала пе резалиси информациисоединен со счетным входом счетного триггера, инверьный выход которого соединен с вторым входом первого блока совпадения,На чертеже приведена структурная электрическая схема предлагаемого устройства.Устройство содержит" коммутатор 1, формирователь 2 проверочной последо 08921 г вательности, формирователь 3 синдромной последовательности, первый блок 4 совпаденИя пороговый счетчик 5 формиУ рователь 6 запрещающих сигналов формирователь 7 тактовых импульсов, счесть. чик 8 объема выборки, счетный триггер 9,второй блок 10 совпадения и формирователь 11 временного интервала .перезаписи. Устройство работает следующим об разом.Входная кодовая последовательность разделяется в коммутаторе. 1 на инфор-. мационную и проверочную последовательности. Символы информационной последовательности следуют на входформирователякоторый вырабатываетиз этих сигналов проверочную последовательность, Последняя совместнос проверочной последовательностью,снимаемой с соответствующего выхо 1 да коммутатора 1, поступает на два входа формирователя 3, формирующегосиндромную последовательность путемсравнения указанных последовательно%тей символов по модулю 2, Вид синдромной последовательности зависит как от установления цикловой синхронизации,так и от наличия ошибок в информационной последователь; ности. При установлении цикловой сикхроязации и отсутствии ошибок формируется нулевая синдромная последовательностьа Во всех других случаях формируется ненулевая синдромная последовательность, причем в случаях отсутствия 35цикловой синхронизации (при наличии или отсутствии ошибок в информационной поспедовательности) количество ненулевых символов в синдромной последовательности значительно превышает их количество по сравнению со случаем, когда цикловая синхронизация установлена и присутствуют ошибки в информационной последовательности.Синдромная последовательность через первый блок 4 совпадения поступает на вход порогового счетчика 5на другой вход которого следуют импульсы с выхода счетчика 8 объемавыборки. Если по окончании временианализа синдромной последовательности, определяемого периодом следования импульсов .с выхода счетчика 8, на выходе порогового счетчика 5 отсутствует импульсный сигнал, то формирователь 6 не вырабатывает согнан запрещающий прохождение тактовых импульсов, поступающих с выхода формирователя 7 фгактовых3. 10080импульсов на вход коммутатора 1.Эгот случай соответствует наличиюпикловой синхронизации.Если по окончании времени анализачисло ненулевых скмволов синдромнойпоследовательнсти превысит выбраннуюпороговую величину, то на выходе счетчика: 5 появится имнульсиьй сигнал. , Под действием последнего. в формиро",;вателе 6 вырабатывается запрещающий сигнал (совпадающий по"фазе свыходным импульсным ачгналом счетчика 8 объема выборки), который препятствует прохождению одного импульсауказанной последовательности тактовых 1импульсов на вход коммутатора 1.Запрет тактовых импульсов приводигк сдвигу по фазе принимаемой информапии в коммутаторе 1, в результатечего обеспечивается цикловая синхронизапия декодера.Импульсы с выхода счетчика 8 объема выборки поступают также на устано,вочный вход счетного триггера 9, устанавливая его в состояние ф 1 ф. При 2 , этом сигналом с,инверсного выхода .счетного триггера 9 запкрается блок 4совпадения, прекращая тем самым поступление синдромной последовательности , на вход порогового счетчика 5, а сигна- залом с прямого выхода счетного триггера 9 отпирается блок 10 совпадения.к тактовые импульсь с выходаформирователя 7 тактовых импульсов . следуют на вход формирователя 11 21 .4временного интервала перезаписи инфол мацки.На выходе последнего вырабатываее ся имйульсный сигнал, задержанный по отношению. к входному сигналу иа. интервал временк,требуемый для.перезаписи инфермапп в регистре форми рователя 2 проверочной комбинации после очередного запрета тактового импульса в коммутаторе 1. Импульс с выхода формирователя 11 переводит счетный триггер 9 в исходное состояние "1". При этом запирается блок 10; совпадения прекращая тем самым посту пление тактовых импульсов на вход формирователя 11 временного интервала перезаписи информации, а также отпирается блок. 4 совпадения пропуокая на вход порогового счетчика 5 синдромную иоследовательность.В предлагаемом устройстве за счет пре.- кращения поступления снндромной последовательности на вход порогового счетчика 5 в течение времени перезаписи н- формации в регистре формирователя 2 проверочной последовательности, обеспечивается уменьшение числа ненулевых символов синдромной последовательнос-. ти, образованных за счет памяти формирователя 2. При этом уменьшается вероятность пропуска момента сфаж,рования цикловой синхронизаиин декодера, благодаря чему сокращается время вхождения в синхроннзм.

Смотреть

Заявка

3277516, 17.04.1981

МИНСКИЙ РАДИОТЕХНИЧЕСКИЙ ИНСТИТУТ

КОРОЛЕВ АЛЕКСЕЙ ИВАНОВИЧ, КУПЕЕВ ОЛЕГ ДЗАНТИМИРОВИЧ

МПК / Метки

МПК: H04L 7/08

Метки: двоичном, кодировании, сверточном, синхронизации, цикловой

Опубликовано: 30.03.1983

Код ссылки

<a href="https://patents.su/4-1008921-ustrojjstvo-dlya-ciklovojj-sinkhronizacii-pri-dvoichnom-svertochnom-kodirovanii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для цикловой синхронизации при двоичном сверточном кодировании</a>

Похожие патенты