Цифровая вычислительная система

Номер патента: 550640

Авторы: Голубова, Запольский, Иванов, Лукьянова, Пыхтин

ZIP архив

Текст

15 20 25 30 35 40 45 50 55 65 3нен со вторым входом блока приоритета и с третьим входом блока номера коимутатора (2.Известная цифровая вычислительная система не допускает гибкого изменения количества внешних устройств и обеспечивает об.мен информацией без участия процессора лишь между фиксированным количеством внешних устройств. Цель изобретения - расширение функциональных возможностей цифровой вычислительной системы.Это досвигается тем, что в предлагаемой цифровой, вычислительной системе каждый коммутатор содержит блок трансляции, блок синхронизации трансляции и блок организации параллельного обмена, . соответствующие входы которого подключены ко второму выходу блока управления, входу Запрос внеш,него устройства коммутатора и второму выходу блока связи с внешними устройствами, четвертый вход которого подключен к первому выходу блока синхронизации трансля,ции, второй выход которого соединен со входом блока трансляции, а первый вход ,подключен ко второму выходу блока управления, вход и выход Трансляция коммутатора соединены с соответствующими входом и выходом блока связи с внешними устройствами, блока синхронизации трансляции, блока синхронизации запросов и блока трансляции, соответствующие вход и выход которого подключены ко входу и выходу Обмен коммутатора; кроме того блок синхронизации запросов содержит элементы И, ИЛИ, НЕ и триггер разрешения запросов, выход которого соединен с первым управляющим выхо. дом блока синхронизации запросов, входы разрешения запроса которого соединены с соответствующими входами первого элемента И, соответствующий вход которого через элемент ИЛИ подключен ко входам запроса внешнего устройства блока синхронизациями запросов, а выход соединен со входом элемента НЕ, первым входом второго элемента И и вторым управляющим выходом блока синхронизации запросов, выход элемента НЕ соединен с первым входом третьего элемента И и выходом разрешения запроса блока синхронизациями запросов, вход сигнала синхронизации которого соединен со вторыми входами второго и третьего элементов И, выходы которых соединены с соответствующими входами триггера разрешения запросов, а также тем, что блок организации параллельного обмена содержит элементы И и ИЛИ, элементы задержки, схему, пуска, триггер конца обмена, триггер управления пуском и схему сигналов обмена, выход которой соединен с выходом обмена блока организации параллельного обмена, первый вход конца работы устройства вывода которого через первый элемент ИЛИ, подключенный вторым входом к первому входу исключения внешнего уст 4ройства блока организации параллельного обмена, соединен с первым входом первого элемента И, подключенным вторым входом ко входу Конец работы устройства ввода блока организации параллельного обмена, второй вход конца работы устройства вывода которого через второй элемент ИЛИ, подключенный вторым входом ко второму входу исключения внешнего устройства блока организации лараллельного обмена, соединен с третьим входом первого элемента И, выход которого соединен с первым входом схемы пуска, второй вход которой подключен ко входу автономного пуска блока организации параллельного обмена, первый и второй входы исключения внешнего устройства которого через третий и, соответственно, четвертый элементы ИЛИ, подключенные вторыми входами к первому и, соответственно, второму входам запроса блока организации параллельного обмена, соединены с первым и вторым входами второго элемента И, входы останова и прекращения работы ввода блока организации параллельного обмена через пятый элемент ИЛИ соединены с единичным входом триггера, конца обмена, нулевой вход которого подключен к выходу схемы пуска, а выход соединен с первыми входами третьего и четвертого элементов И, выход последнего из которых соединен с первым входом схемы сигналов обмена, второй вход которой подключен к выходу пятого элемента И, а выход соединен со вторым входом третьего элемента И, выход которого соединен с выходом конца вывода блока организации параллельного обмена, вход запроса вводного устройства которого соединен с первым входом пятого элемента И, выход второго эле мента И соединен со вторыми входами чет. ввртого и пятого элементов И и первым входом шестого элемента И, выход которого соединен с третьим входом схемы пуска, выход,которой соединен с первыми входами седьмого и восьмого элементов И, выходы которых соединены, соответственно, с выходом пуска устройства ввода и выходом пуска устройства вывода блока организации параллельного обмена непосредственно, а с нулевым и единичным, входом триггера управления пуском - через соответствующие элементы задержки, единичный выход триггера управления пуском соединен со вторыми вхо. дами шестого и седьмого элементов И, а его .нулевой выход соединен со вторым входом восьмого элемента И.На фиг, 1 показана блок-схема предлагаемой цифровой вычислительной системы; на фиг, 2 - блок-схема коммутатора;,на фиг. 3 - блок-схема блока синхронизации запросов; на фиг, 4 - блок-схема блока организации параллельного обмена,Цифровая вычислительная система содержит процессор 1; коммутаторы 21 - 2, шину 3 зайроса приоритетного внешнего устройства, шину 4 запроса коммутатора, шину 5550640 5номера внешнего устройства, шину 6 номера коммутатора, шину 7 первого разрешения за. проса, шину 8 трансляции, шину 9 второгоразрешения запроса, двустороннюю шину 10 обмена, шины 11 - 11,выборки внешнего устройства, шины 12, - 12,запроса внешнего устройства, шины 13 - 13связи с внешним устройством.Коммутатор 2 содержит блок 14 номеракоммутатора, блок 15 управления, блок 16 выборки внешних устройств, блок 17 синхронизации запросов, блок 18 организации параллельного обмена,блок 19 трансляции, блок 20 приоритета, блок 21 связи с внешними устройствами, блок 22 синхронизации трансляции, .выход 23 запроса коммутатора, вход 24 номера внешнего устройства, вход 25 номера коммутатора, выход 26 разрешения запроса, вход 27 разрешения запроса, выход 28 запроса,приоритетного внешнего устройства, вход 29 запроса внешнего устройства, вход и выход связи 30 с внешними устройствами, вход и выход трансляции 31, вход и выход связи 32 с процессором и выход 33 выборки внешнего устройства.Блок 17 синхронизации запросов содержит триггер 34 разрешения запросов, элементы И 35 - 37, элемент ИЛИ 38, элемент НЕ 39, выход 40 разрешения запроса, входы 41 - 43 разрешения запроса, входы 44, 45 запроса внешнего устройства, первый управляющий выход 46, вход 47 сигнала синхронизации и второй управляющий выход 48.Блок 18 организации параллельного обмена содержит триггер 49 управления пуском, триггер 50 конца обмена, схему 51 сигналов обмена, схему пуска 52, элементы И 53 - 60, элементы ИЛИ 61 - 65, элементы задержки 66 и 67, первый вход 68 конца работы устройства вывода, выход 69 пуска устройства ввода, выход 70 пуека устройства вывода, вход 71,прекращения работы ввода, вход 72 останова, выход 73 конца вывода, выход 74 обмена, вход 75 запроса вводного устройства, первый вход 76 исключения внешнего устройства, второй вход 77 исключения внешнего устройства, первый вход 78 запроса, второй вход 79 запроса, вход 80 автономного пуска, второй вход 81 конца работы устройства вывода и вход 82 конца работы устройства ввода.Цифровая вычислительная система работает следующим образом.В режиме обмена, информацией коммутатор 2 обеспечивает следующие виды работы: комплексныйпри котором внешние устройства (на чертежах не показаны), подключенные к данному коммутатору 2, могут участвовать в обмене внформацией с процессором 1, и автономный, при котором внешние устройства, подключенные к данному комму. татору 2 могут, минуя процессор 1, участвовать в обмене информацией между собой, при этом все сигналы связи между процессором 1 и внешними устройствами, подключен 6ными к другим коммутаторам 2 (к ф 1),беспрепятственно передаются через данныйкоммутатор 2;С помощью шины 6 номера коммутаторавыбирается соответствующий коммутатор 2;Шина 5 номера внешнего устройства используется для выборки внешнего устройства,подключенного к заданному коммутатору 2,.Код номера внешнего устройства, подклю 0ченного к данному коммутатору 2 и выста(вившего при этом запрос, передается в,процессор 1 по шине 3 запроса приоритетноговнешнего устройства. По шине 4 запроса коммутатора в процессор 1 передается код тогокоммутатора 2, которому в данный промежуток времени разрешено выдавать запросы.С помощью шин 7 и 9 разрешения запроса коммутатора организуется приоритет коммутаторов 2 на выдачу запросов. Двусторонняя шина 10 обмена служит для передачиуправляющих, ответных и информационныхсигналов между процессором 1 и коммутатором 2 подключенным непосредственно к нему, Связь с остальными коммутаторами 2 осуществляется с помощью шин 8 трансляции.Каждый из коммутаторов 2 для связи свнешними устройствами, подключенными к нему, имеет шины 11 - 11, выборки внешнего устройствашины 12, - 12, запроса внешнего устройства и шины 13 - 13,связи свнешним устройством.Блок 14 номера коммутатора опознаетсвой номер, выданный из процессора 1, иливыдает код запросов, соответствующий номеру коммутатора 2,Блок 16 выборки внешних устройств выбирает одно или несколько внешних устройств,заданных соответственно процессором 1 прикомплексном режиме или с местного пультауправления (на чертежах не показан) приавтономном режиме,Блок 17 синхронизации запросов разрешает выдачу запросов из данного коммутатора 2,. в процессор 1 лишь при отсутствиизапросов от более приоритетных коммутато 45ров 2.Блок 18 организации параллельного обмена обеспечивает непосредственный обмен информацией сразу (параллельно) между не 50сколькими внешними устройствами,Блок 19 трансляции обеспечивает усиление и передачу необходимых сигналов управления и информации, поступающих из,процессора 1 или от других коммутаторов 2.Блок 20 приоритета выдает в процессор 1код, соответствующий самому приоритетномуиз выставивших запрос внешних устройств,при наличии соответствующего разрешения отблока синхронизации запросов.а 0 Блок 21 связи с внешними устройствамиобеспечивает обмен необходимыми сигналамии информацией между коммутатором 2 и подключенными к нему внешними устройствами.Блок 22 синхронизации трансляции всех% коммутаторов 2 задает одновременно одно и7то же направление передачи сигналов через блоки трансляции.При обращении из процессора 1 к внешнему устройству, подключенному к нему через коммутатор 2 во все коммутаторы 2 группы выдаются номер коммутатора 2; и номер устройства, Эти номера поступают, соответственно по входу 25 номера коммутатора и по входу 24 номера внешнего устройства. В одном из коммутаторов 2, блок 14 номера коммутатора в соответствии с положением переключателей (на чертежах не показаны) блока 15 управления опознает выданный номер коммутатора. При этом блок 14 номера коммутатора подключает блок 21 связи с внешними устройствами ко входу и выходу трансляции 31,Одновременно блок 16 выборки внешних устройств в соответствии с кодом, полученным по входу 24 номера внешнего устройства, через выход 33 выборки внешнего устройства подключает заданное внешнее устройство ко входу и выходу связи 30 с внешними устройствами. По входу и выходу связи 32 с процессором из последнего поступают соответствующие сигналы управления, Через блок 19 трансляции они передаются на вход и выход трансляции 31, независимо от режима работы коммутатора 2; . В том коммутаторе, который выбран, сигналы со входа и выхода трансляции 31 через блок 21 связи с внешними устройствами поступают на вход и выход связи 30 с внешними устройствами.При готовности внешнего устройства принять или выдать информацию оно возбуждает запрос на обмен. Если на входе 29 запроса внешнего устройства появился сигнал запроса блок 17 синхронизации запросов ана 1глизирует наличие запросов в оолее приоритетных коммутаторах группы. Если в последних запросов нет, на входе 27 разрешения запроса присутствует сигнал разрешения. При этом блок 17 .синхронизации запросов данного коммутатора разрешает выдачу залросов из блока 14 номера, коммутатора и блока 20 приоритета, Одновременно с этим блок 17 синхронизациями запросов снимает разрешение с выхода 26 разрешения запроса, тем самым запрещается выдача запросов из менее приоритетных коммутаторов. Получив разрешение из блока 17 синхронизации запросов, блок 14 номера коммутатора в соответствии с номером, заданным блоком 15 управления, через выход 23 запроса коммутатора выдает код номера последнего в процессор 1. При этом блок 20 приоритета выдает на выход 28 запроса приоритетного внешнего устройства код, соответствующий номеру самого приоритетного из устройств, выставивших запросы.Информация из процессора 1 во внешнее устройство передается по входу 32 связи с процессором, через блок 19 трансляции, вход и выход трансляциями 31, блок 21 связи с внешними устройствами и выход 30 связи с внешними устройствами, Информация из внешнего550640 5 1 О 15 20 25 35 40 45 50 55 60 65 8устройства в процессор 1 передается по тому гке,пути в обратном направлвнии. За направлением передачи, информации следит блок 22 синхронизации трансляции.Нанравление передачи информации блокам 19 трансляции всех коммутаторов группы задается одновременно и независимо от режима работы конкретного коммутатора. Влок 22 синхронизации трансляции при работе опирается на сигналы управления и ответные сигналы, передаваемые по входу и выходу трансляции 31. При автономном режиме коммутатора блок 21 связи с внешними устройствами логически отключается от входа и выхода трансляции 31. При этом вход 29 запроса внешнего устройства .используется в блоке 18 организации параллельного обмена при непосредственном обмене информацией между внешними устройствами, номера которых задаются переключателями блока 15 ,правления.При автономном режиме коммутатора 2, его блок синхронизации запросов запрещает выдачу запросов из данного коммутатора в процессор 1. При этом на выходе 26 разре. щения запроса постоянно присутствует сигнал разрешения. Тем самым данный коммутатор 2 перестает влиять на запросы других коммутаторов. Сигналы, необходимые для организации непосредственного обмена информацией нескольких устройств, вырабатываются в блоке 18 организации параллельного обмена и выдаются в эти устройства через блок 21 связи с внешними устройствами и соответствующие вход и выход 30 связи с внешними устройствами.Пусть,рассматриваемый коммутатор имеет номер т. Считаем, что коммутаторы с намерами т - 1, т - 2, ., т - К в камплеисном режиме имеют приоритет по отношению,к нему, Примем, что к .коммутатопу могут быть подключены внешние устройства с номерами а, Ь и 1 на фиг. 3 схема изображена для двух уст,ройств) .При,наличии запроса (Фиг, 3) от люоого внешнего устройства а, Ь, , и имеем сигнал на выходе элемента ИЛИ 38. Если во всех коммутаторах т - 1, т - 2 пг - К нет запросов, на входах 41 - 43 разпешения запроса имеем сигналы разрешения. Пои этом элемент И 37 выдает сигнал на втснрой управляющий выход 48. При поступлении сигнала синхоониза ции триггер 34 разрешения запросов ставится в единичное состояние. По единичному состоянию этого триггера первый выправляющий выход 46 раз 1 решает вылачч запросов из блока 20,поиоритета и блока 14 номера коммута. тона, Одновременно с этим через элемент НЕ 39 снимается разрешвние с выхода 40 оазрешения запроса. Если от вне 1 пних устройств нет запроса или,нет разрешения от дрчгих коммутаторов, а также в случае, если установлен автономный реиим,шина режима не показана), на,выходе элемента НЕ 39 имеем разрешающий сигнал. Этот сигнал разрешаетвыдачу запросов из менее приоритетных коммутаторов т+1, т+2,., т+К и разрешает элементу И 35 установить в,нулевое состояние триггер 34 разрешения запросов.При автономном режиме коммутатора внешние устройства, подключенные к нему, условно разделяются на вводные и вьпводные. При этосом одновременно в обмене могут участвовать одно вводное и одно или .неаколько выводных устройств,Номера вводного и выводных устройств задаются соответствующими пе 1 реключателями блока управления 15.Пуск заданных устройспв на непосредственный обмен информацией (фиг. 4) осуществляется по силналу автономного пуска, вырабатываемого при,нажатии кнопки на пульте управления, По этому сипналу схема пуска 52 вырабатывает необходимую .последовательность сигналов (на схеме показаны только сигналы пуска), При этом,по нулевому состоянию триггера 49 управления пуском (триггер устанавливается в это состояние по сигналу общего сброса, не показанного,на схеме) элемент И 60 вырабатьпвает сипнал пуска усцройств вьпвода, который поступает в заданные устройсгва через блок 21 связи с внешними устройствами. Остальные сигналы устройствам вьпвода также передаются по нулевому состоянию этого триггера. Через некоторое,время после появлеиия сигнала пустяка вьпводных устройсгв элемент задержки 67 переводит;в единичное состояние триггер 49 управления,пуском. Через некоторое время после запуска усгройства вывода, например, а,и Ь, выставляют запросы. Если же любое из устройств, например а или 6, не должно учаспвовать в обмене, из блока 15 управления поступает сигнал (в соответствии с положениями,переключателей) об исключении соопветспвующих устройспв. Если есть запросы от соопветствующих внешних устройств, а,другие устройства,исключены, с выходов элементов ИЛИ 63, 64 сипналы постулают на входы элемента И 54 (на фиг. 4 элементы ИЛИ 63, 64 соопветспвуют двум выводным устройствам). Если есть запросы от всех не,исключенных устройств вывода, элемент И 58 разрешает запуск схемы пуска 52, Запуск этой схемы, производится по аинхронизирующему сигналу.Теперь сигналы по единичному состоянию триггера 49 управления пуском передаются вво 1 дному устройству. Сигнал пуска уогройства ввода,выдается элементом И 59. Через некоторое,время после этого сипнала элемент задержки 66 ставит в нулевое состояние триггер 49 управления пуоком. То, что усгройства вьпвода запускаются,раньше устройств ввода, позволяет,подготовить выводные устройства к приему информации до поступления ее от устройства ввода (например, уст 1 ройсгво вьпвода на печать способно принять информацию только после разгона двигателя).После пуока модного устройства; от него550640 10тоже приходит запрос. При наличии запросов от всех запущенных устройспв элементИ 55,разрешает пуск схемы 51 сигналов обмена, которая вырабатывает последовательность сигналов, в том числе сигнал Обмен,Этот сигнал поступает во внешние устройствачерез блок 21 овязи с внешними устройствами,Вводное устройство по этому сигналу выдает информацию, которая через блок связис 1 внешними устройствами передается выводным устройствам. На обмен следующими символами внешние усгройства вновь, выставляютзапросы. Процесс обмена продолжается донажатия кнопки останова или,до появлениясигнала на входе 71 тпрекращения работы,ввода (устройство ввода закончило выполнениеполученной команды или на вводе, произошелсбой), В любом из этих случаев элементИЛИ 65 становит в единичное состояние триггер 50,конца Обмена.При поступлении запросов от всех залущеиных выводных устройств;вывода элемент И 56 разрешает запуск схемы 51 сигналов обмена. По сигналу обмена при едгпничном состоянии триггера 50 конца обмена элемент И 57 через блок 21 связи с внешнимиустройспвами,выдает оигнал на выход 73 конца вывода. В ответ на этот сигнал устройствавывода,преИращают запросы и выдают сигналы конца работы.Если от всех запущенных устройств,выводаесть сигналы конца работы, элемент ИЛИ 61и 62 выдает сигналы на входы элемента И 5 .И 53.Если при этосом усгройсгво ввода нормальнокончило вьпполнение предыдущей команды(из блока связи с внешними устройствамипоступает сигнал конца работы устройстваввода), элемент И 53 разрешает снова запустить схему луска 52. Вновь будут запущеныустройства .вывода и ввода. Обмен будет повторяться до нажатия,кнопки останова или досбойной ситуации,при обмане,Цифровая вьпчислительная система, содержащая коммутаторы, соогветсгвующне входы которых подключены к шине номера коммутатора, шине номера внешнего устройства, щине трансляциями, шине связи с внешним устройством,и шине запроса внешнего устройства, а соответспвующие выходы соединены с шиной запроса коммутатора, шиной запроса приоритетного внешнего устройства, шиной трансляции, шинной выборки внешнего усгройства,и соответствующей шиной разрешения запроса, соединяющей каждый коммутатор со всеми последующими коммутаторами, и процессор, подключенный к шине запроса приоритетного вчерашнего устройствашине запроса коммутатора, шице номера внеинего устройства и щине номера коммутатора исоединенный двусторонней шиной обмена с одним из коммутаторов, каждый из которых со 50 55 60 65 5 1 О 15 20 25 35 40 Ф о р м у л а и з о б,р е т е н.и я11держит блок управления, первый выход которого соединен с первым входом блока номера коммутатора, второй вход которого подключен ко входу Номер коммутатора коммутатора, а первый выход соединен с выходом Запрос коммутатора коммутатора, второй выход блока управления соединен с первыми входами блока выборки внещних устройств и блока синхронизации запросов, второй вход которого подключен ко входу Разрешение запроса коммутатора, а первый выход соединен с выходом Разрешение запроса коммутатора, третий выход блока управления соединен со вторым входом блока выборки внешних устройств, третий вход которого подключен ко входу Номер внешнего устройства коммутатора, а выход соединен с выходом Выборка,внешнего усцройства коммутатора, вход и выход связи с анещними устройствами которого соединены с первыми входом и выходом блока связи с внещними устройствамивторой вход которого,подключен ко,второму выходу блока номера коммутатора, вход Запрос внешнего устройства коммутатора соединен с первым входом блока,приоритета, выход которого соединен свыходом Запрос приоритетного внешнего устройства коммутатора, и с третьям входом блока синхронизации запросов, второй выход которого соеди 1 нен со вторым входом блока приоритета и с третьим входом блока номера коммутатора, о т л и ч а ю щ а я с я тем, что, с целью расширения функциональных возможностей, в ней каждый коммутатор содержит блок трансляции, блок синхронизации трансляции и блок организации параллельного обмена, соответствующие входы которого подключены ко второму выходу блока управления, входу Запрос внешнего устройспвакоммутатора и второму выходу блока овязи с внешними устройствами, чепвертый вход которого подключен к первому выходу блока синхронизации трансляциивторой выход которого соединен со входом блока трансляции, а первый вход подключен ко второму выходу блока управления, вход и выход 11 рансляция,коммутатора соединены с соответствующими входом,и выходом блока связи с внешними устройствами, блока синхронизации трансляции, блока синхронизации запросов и блока трансляции, соответспвующне вход и выход,которого подключены ко входу,и выходу Обмен коммутатора.2, Система по п. 1, отличающаяся тем, что блок синх 1 ронизации запросов содержит элементы И, ИЛИ, НЕ и триггер разрешения запросов, выход которого соединен с первым управляющим выходом блока синхронизации запросов, входы разрешения запроса которого соединены с соответствующими входа,ми первого элемента И, соопветствующий вход которого через элемент ИЛИ подключен ко входам запроса внешнего устройства блока синхронизации запросов, а выход соединен со входом элемента НЕ, первым 55064012входом второго элемента И и вторым управляющвм выходом блока синхронизации запросов, выход элемента НЕ соединен с первым входом. третьего элемента И и выхоБ дом разрешения запроса блока синхронизации запросов,1 вход сипнала синхронизации которого соединен со,вторыми входами второго и третьего элементов И, выходы которых соединены с соответствующими входами триггера 10 разрешения запросав.3. Система по и. 1, о т л и ч а ю щ а я с я тем,что блок организации параллельного обмена содержит элементы И и ИЛИ, элементы задержки, схему пуска, триггер конца обмена, 1 Б триггер управления ауском и схему сигналовобмена, выход которой соединен с,выходом обмена блока организации параллелвного обмена, пер 1 вый вход конца работы устройства вывода которого через первый элемент ИЛИ, 20 подключенный вторым входом к первому входу исключения анеюнего устройства блока организации параллелвного обмена, соединен с первым входом нервого элемента И, подключенньвм вторым входом ко,входу Конец 2 Б работы устройства ввода блока организациипараллельного обмена, второй вход конца работы устройства вывода которого через второй элемент ИЛИ, подключеиный втарым входом ко второму входу исключения внеш него устройства блока организации параллельного обмена, соединен с третьим входом первого элемента И, выход которого соединен с первым входом схемы пуска, второй вход которой подключен ко входу автономного,пуска зБ блока организации параллельного обмена,первый и второй входы исключения внешнего устройства которого через третий и, соответственно, четвертый элементы ИЛИ, подключенные вторыми входами к первому и, соот ветственно, второму входам запроса блока организации па 1 раллельного обмена, соединены с первым и вторым входами,второго элемента И, входы останова,и прекращения работы ввода блока организации аараллельного об Б мена через пятый элемент ИЛИ соединены сединичным входом триггера иннца обмена, нулевой вход которого подключен к выходу схемы пуска, а выход соединен с нервыми входами третьего и четвертого элементов И, Б 0 выход последнего из которых соединен с первььм входом схемы сигналов обмена, второй вход которой подключен к выходу пятого элемеята И, а выход соединен со вторым входом третьего элемента И, выход которого соеди- ББ нен с выходом конца вывода блока организации,параллельного обмена, вход запроса вводного усвройспва которого соединен с первым входом пятого элемента И, выход второго элемента И соединен со,вторыми входами 60 четвертого и пятого элементов И и,пЕрвым.входом шестого элемента И, выход которого соединен с третьим входом схемы пуска, выход которой соединен с,первыми входами седьмого и восьмого элементов И, выходы ко торых соединены, соответспвенно, с выходом13пуска устройства ввода и выходом пуска уСтройства вывода блока организации параллелыного обмена непосредственно, а с нулевым,и единичным вхадам 1 и триггера уцравления пуском - через соответствующие элементы задерики, единичный, выход триггера управления пуском соединен со вторыми входами шестаго,и седымого элементов И, а его нулевой выход соединении со вторым,вхадам восьмого элемента И,14Источники информации, принятые во внимание,при экс 1 пертизе:1, Патент США3665421 кл. 340 - 172,5,5 1972 г.2. Эскизный проект средств связи локальных инфсрмационно-управляющих систем (ЛИУС), НМ - 2387, ИАТ, АН СССР, М., 10 1967 г, (,протопоп).

Смотреть

Заявка

1433523, 28.04.1970

ПРЕДПРИЯТИЕ ПЯ М-5339

ПЫХТИН ВАДИМ ЯКОВЛЕВИЧ, ЗАПОЛЬСКИЙ АЛЕКСАНДР ПЕТРОВИЧ, ИВАНОВ ГЕННАДИЙ АЛЕКСЕЕВИЧ, ЛУКЬЯНОВА ГАЛИНА НИКОЛАЕВНА, ГОЛУБОВА ГАЛИНА ФЕДОРОВНА

МПК / Метки

МПК: G06F 9/50

Метки: вычислительная, цифровая

Опубликовано: 15.03.1977

Код ссылки

<a href="https://patents.su/8-550640-cifrovaya-vychislitelnaya-sistema.html" target="_blank" rel="follow" title="База патентов СССР">Цифровая вычислительная система</a>

Похожие патенты