Устройство для контроля параметров случайного сигнала

Номер патента: 732889

Авторы: Струогис, Черняускас

ZIP архив

Текст

Союз СоветскихСоциапнсткческнкРеспубпмк РЕТЕН етооскомь сеидетельс 1) Дополнит 2)Заявлено иое к авт. свкд-ву(51)М. Кл, Ь 06 Р 15/36 исоединенк дарстввииый комитет СССР 3) Приоритет оо делам иэобретеиий и открытийудК 681 ф323 (088, 8) Опубликовано 05.05.80. Бюллетен икования описания 05. ата опу(71) Заявитель 4) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ПАРАМЕТ СЛУЧАЙНОГО СИГНАЛА Изобретение относится к вычислительной технике и может использоваться при проектировании устройств для статистической обработки экспериментальной данныхе.Известно устройство для определения свойств случайного сигнала путем обнаружения наиболее вероятного момента времени изменения корреляционных свойств случайного сигнала на выходе систем типа колебательного контура и описываемого корреляционной функцией-Ан, с 1 ф.и 1,т)2 е. со 6 аь-ы - ьь Вь)1,Устройство содержит аналого-цифровой преоб 15раэователь, регистр сдвига, выход предпоследней ячейки регистра сдвига соединен с входом первой ячейки и через квадратор, первый сумматор и первый блок умножения.соединен с первым ьходом второго сум 20матора, второй вход которого через второй блок умножения, третий сумматор,второй квадратор и четвертый сумматорсоединен с выходом предпоследней и требернетики АН Литовской СС тьей от конца ячеек регистра сдвига,третий ьход второго сумматора черезтретий блок умножения, пятый сумматор,третий квадратор и шестой сумматорсоединен с выходами трех последних ячеек регистра сдвига, четвертый вход второго сумматора соединен с выходом блока вычисления логарифма произведений оределителей, вход которого соединен свыходом блока управления, другие выходы которого соединеныс регистрамисдвига и памяти и ьходами первого, третьего и пятого сумматоров, а выходвторого сумматора соединен с входомрегистра памяти, выходы которого соеДинены с соответствутощими ьходами блока вычисления максимума. 1 1,В устройстве выделение максимальной величины на выходе общего сумматора реализовано весьма сложно, Дляэтого используется регистр памяти и .блок выделения максимума. Величины свыхода общего сумматора последовательно поступают в регистр памяти и пос;ле3 732889 4. анде иэ блока уп- Бель изобретения - повышение быстподаются в блок родействия,определяющий но- Цель достигается тем, что в устройамяти, выходной стве выход третьего сумматора соединен аксимальным. Йля с первым аходом блока сравнения, вто 5ой точности опре- рой вход блока сравнения соединен с выойств случайного ходом первого блока памяти, выход блока й отрезок сигнала сравнения подключен ко второму входу ыть достаточно длин- первого блока памяти и к первому аходу ра памяти толькоо ключа, второй вход которого соединен с выходлины анализирую дом второго блока памяти, второй вход кото- . Поэтому техни- рого подключен к четвертому выходу бло еления максималь- ка управления, а выход ключа соединен де общего сумма- со вторым входами третьего блока памяя этих величин в 5 тиетре памяти с после- На чертеже приведена блок-схема опилок выделения яв- сываемого устройства. его наполнения по комравления параллельновыделения максимума,мер ячейки регистра псигнал которой был мобеспечения необходимделения изменения свсигнала анализируемыпрактически должен бным. Длина же регист. на две ячейки меньшещего отрезка сигналаческое решение опредной величины на выхоЛора путем накопленивесьма длинном регисдующей передачей в бляется дорогостоящим.Известно также устройство, содержащееаналого-цифровойпреобраэователь,входкото 0рого является входом устройства, а выход подключен ко входу регистра сдвига, управляющий аход которого соединен с первым выходом блока управления, второйвыход которого соединен с управляющимивходами трех накапливающих сумматоров,третий выход блока управления подключен к управляющим входам трех блоковпамяти, четвертый выход блока управления соединен со аходом блока вычисления логарифма произведения определителей, (+1)-й ячейки регистра сдвигасоединен с первым входом первого сумма;тора, выход а -й ячейки регистра сдвига соединены со вторым аходом первогосумматора, с первым входом второго сумматора, со входом первого квадратора исо входом регистра сдвига, выход ( и -1)-,ячейки регистра сдвига подключен ктретьему входу первого сумматора и ко 4 Овторому аходу второго сумматора, выходы первого и второго сумматоров подключены соответственно ко входам второго и третьего квадратора, выходы квадраторов соединены с информациОнными ахо 4дами соответственно первого, второго итретьего накапливающих сумматоров, выходы которых через соответствующиемасштабнье блоки подключены к соответствуюийм аходам третьего сумматора,четвертый вход которого соединен с выходом блока вычисления логарифма произведения определителей аход блока вычисления логарифма произведения. определителей подключен к четвертому выходу .блока управления 2),Недостаток устройства - недостаточное быстродействие надежного определения момента изменения свойств процесса,Преобразователь 1 аналог-код предназначен для преобразования непрерывного входного сигнала К(Ы в дискретный сигнал Х(1 = 1,2) как по времени, так и по амплитуде. Регистр 2 сдвига служит для приема, хранения и циклического сдвига отрезка случайного сигнала, для которого ищется момент времени изменения его корреляционных характеристик, Он состоит из и+1 запоминающих ячеек с,32 сМ +1, таким образом, в нем помещается и+1 дискретных значений сигнала х 1( 1 = 1,2). В регистр сигнал поступает из преобразователя аналог-код и по команде из блока управления может передвигаться слева направо. Регистр имеет три выхода, один выход является выходом последней ячейки регистра С 1+1 и с него снимается сигнал Х 1, второй - выходом предпоследней ячейки О 1 и с него днимается сигнал Х 1, третий выход - выход ячейки О 1, с него снимается сигнал Х+ Выходные сигналы рядом стоящих ячеек отличаются во времени на шаг квантования Ъ. Для работы регистра в циклическом режиме выход ячейки О 1 сое-. динен с входом ячейки Ц 1Вычитающий сумматор 3 имеет два ахода: один его вход подключен к выходу ячейки 4 ц регистра 2, а второй - к.выходу ячейки цц . На выходе сумматора получается разница входных сигналов Х+-А. Сумматор 4 предназначен для суммиро- . вания трех входных величин с различными весовыми коэффициентами. Его аходы подключены к выходам ячеек с, С 1, О 1 регистра 2, Входные сигналы Хустройство проверяет, есть ли изменение характеристик Устройство должно работать с такой скоростью, чтобы все вычисления для хранящегося отрезка сигнала й Ю в регистре 2 завершались до поступления нового значения Х из преобразователя. В этом случае устройство работает .в натуральном масштабе времени в10формула изобретения Устройство для контроля параметров случайного сигнала, содержащее ключ, аналого-цифровой преобразователь, вход которого является входом устройства, а выход подключен ко входу .регистра сдвига, управляющий ьход которого соединен с первым выходом блока управления, второй выход которого соединен с управляющими входами трех накапливающих сумматоров, третий выход блока управления. подключен к управляющим входам трех блоков памяти, четвертый выход блока управления соединен сог 5 входом блока вычисления логарифма произведения определителей выход ( 0+1)-й ячейки регистра - сдвига соединен с первым входом первого сумматора, выход30 Ф -й ячейки регистра сдвига соединен со вторым входом первого сумматора, с первым входом второго сумматора, со входом первого квадратора и со входом регистра сдвига, выход ( 0 -1)-й ячейки регистра сдвига подключен к третьему входу первого сумматора и ко второму входу второго сумматора, выходы первого и второго сумматора подключенысоответственно ко входам второго и третьего квадраторов, выходы квадраторовсоединены с информационными входамисоответственно первого, второго и третыго накапливающих сумматоров, выходыкоторых через соответствующие масштабные блоки подипочены к соответствующим входам третьего сумматора, четвертый вход которого соединен с выходомблока вычисления логарифма произведения определитапей, вход блока вычисления логарифма произведения определит;ъпей подключен к четвертому выходу бпока управления, о т и и ч а ю щ е е б я"тем, что, с целью повышения быстродействия устройства, выход третьего сумматора соединен с первым входом блокасравнения, второй вход блока сравнениясоединен с выходом первого блока памятивыход блока сравнения подключен ко второму входу первого блока памяти и к первому входу ключа, второй вход которогосоединен с выходом второго блока памяти,второй вход которого подключен к четвертому выходу блока управления, а выход ключа соединен со щррым входомтретьего блока памяти,Источники информации,принятые во внимание. при экспертизе1. Авторское свидетельство СССРМ 385617, С 06 О 7/38, 1970,2. Тепькснис А. Черняускас 9. Определение изменений свойств случайныхсигналов. Сб. Сггатистические проблемыуправления. Вып. 1, секция У, Вильнюс,1971, с, 19-20.732889 Составитель В, ЖовинскийРедактор М. Ликович ТехредЖ.Кастелевич Корректор Е. Папп 5 дписноеета СССР Филиал ППП Патентф, г, Ужгород, ул. Проектна Заказ 1555/11 ТирЦНИИПИ Госудпо делам из113035, Москв ственного комитретений и открьггийЖ, Раушская наб,

Смотреть

Заявка

2533221, 10.10.1977

ИНСТИТУТ МАТЕМАТИКИ И КИБЕРНЕТИКИ АН ЛИТОВСКОЙ ССР

СТРУОГИС ЮЛЮС-ВИТАУТАС КАЗЕВИЧ, ЧЕРНЯУСКАС ВАЛЕНТИНАС-АЛЬГИРДАС ЮОЗОВИЧ

МПК / Метки

МПК: G06F 17/18

Метки: параметров, сигнала, случайного

Опубликовано: 05.05.1980

Код ссылки

<a href="https://patents.su/6-732889-ustrojjstvo-dlya-kontrolya-parametrov-sluchajjnogo-signala.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля параметров случайного сигнала</a>

Похожие патенты