Обнаружитель комбинаций двоичных сигналов

Номер патента: 1596492

Авторы: Дубровский, Филатов

ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК 191 11) 5) 5 ГОСУДАРСТВЕННЫЙ НОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМПРИ ГКНТ СССР К АВТОРСКОМУ СВИДЕТЕЛЬСТ(54) ОБНАРУИТСИГНАЛОВ ИБИНАЦ ИЧНЫХ 7) Изо связи и приемных вах обра,Б.Филатов хнике относитс етение :ет бы стройс ьство СССР /16, 1986,О дХ.09.90. Бкя, К"Е.Дубровский и1,391.84(088.8)торское свидете24, кл. Н 04 0 ь использовано В вах или в устрой ных для обнвруже1596492 15 50 1 комбинации двоичных сигналов момента прихода, Цель изобретения - повышение точности обнаружения, Обнаружитель содержит регистр 1 сдвига инФормации, 5 мультиплексоры 2 и 3, элементы ИСКЛЮЧАЮЩЕЕ ИЛИ 4 и 20, счетчики 5 и 21 импульсов, анализаторы (А) 6 и 22 несовпадений в обнаруживаемом блоке, счетчики 7 и 30 длины обнвруживаемого блока, счетчик 8 адреса, блок 9 постоянной памяти, Формирователь 10 импульсов, элементы И 11, 14, 18, 28Изобретение относится к техникесвязии может быть использовано вприемных устройствах нли в устройствах обработки данных для обнаружениякомбинации двоичных сигналов моментаприхода,Цель изобретения - повышение точности обнаружения.На чертеже представлена структурная электрическая схема обнаружениякомбинаций двоичных .сигналов.,сигналов содержит регистр 1 сдвигаинФормации, первый и второй мультиплексоры 2 и 3, элемент ИСКЛЮЧАЮЩЕЕИЛИ 4, первый счетчик 5 импульсов,первый анализатор 6 несовпадений вобнаруживаемом блоке, первый счетчик 357 длины обнаруживвемого блока, счетчик 8 адреса, блок 9 постоянной памяти, Формирователь 10 импульсов,первый элемент И 11, счетчик 12 количества обнаруженных блоков, внализв 40тор 13 обнаруживаемой комбинации, второй элемент И 14, триггер 15, анализатор 16 окончания сообшения, одновибратор 17, третий элемент И 18, 45элемент НЕ 19, второй элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 20, второй счетчик 21 импульсов, второй анализатор 22 несовпадений в обнаруживаемом блоке, триггер 23 полярности, элемент ИЛИ 24, .элемент И-ИЕ 25, сумматор 26 по модулю два, триггер 27 блокировки, четвертый и пятый элементы И 28 и 29 ивторой счетчик 30 длинь 1 обнаруживвейого блока.55Обнаружитель комбинаций двоичныхсигналов работает следующим образом.При включении устройства триггер15, счетчик 8 адреса и счетчики 5 и и 29, счетчик 12 количества обнаруженных блоков, А 13 обнвруживаемойкомбинации, триггер 15, А 16 окончания сообщения, одновибратор 17, элемент НЕ 19, триггер 23 полярности,элемент ИЛИ 24, элемент И-НЕ 25,сумматор 26 по модулю два и триггер27 блокировки. Цель достигается засчет того, что инФормация с выходаустройства всегда поступает в позитиве и не зависит от полярности принимаемой двоичной комбинации. 1 ил. 21 импульсов принудительно обнуляют-,ся, а триггер 27 устанавливается в"1" внешним устройством (не показано), в результате чего на адресныхвходах блока 9 устанавливаются нулевой адрес, по которому из блока 9 считываются следующие коды: на К-входах -код длины обнаруженного блока,нв и-выходах - код эталонной комбинации обнаруженного блока, на Р. -и К 1выходах - код максимально допустимогочисла несовпадений обнаруживаемогоблока для позитива и негатива, наБ-выходах - код числа блоков обнаруживаемой двоичной комбинации, на ш-выходах - код признака окончания сообщения.Число разрядов блока 9 равно М= К+ и+ К + К+ Я+ шДвоичный сигнал поступает на инФормационный вход регистра 1, в которомон последовательно сдвигается с помощью синхроимпульсов, вырабатываемых устройством синхронизации (непоказано) .Каждый синхроимпульс осушествляеттакже запись кода длины обнаруживаемого блока в счетчик 7 сброс счетчиков5 и 21 импульсов и запускает Формирователь 1 О.Формирователь 10 вырабатывает импульсы частотой Г поступаюшие нввычитаюший вход счетчика 7 (частотаЕ к и й , где Е- частота манипуляции входного сигнала).Состояние выходов счетчика 7 длины обнвруживаемого блока изменяетсяот предварительно записанного значения до нуля и воздействует на адресные входы мультиплексоров 2 и 3,чем достигается поочередный опрос6492 6 10 15 5 159 входов мультиплексоров 2 и 3. Достигнув нулевого значения, счетчик 7 вырабатывает на выходе "Меньше или равно нулю" сигнал, поступающий на вход блокировки Формирователя 10 и запрещавший выработку импульсов - частоты Г, и Г (импульсы частоты Гсдвинуты относительна Е,).,Нв выходах элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 4 и 20 возникают сигналы при несовпадении сигналов на одноименных входах мультиплексоров 2 и 3.На входе мультиплексора 2 присутствует входная инФормация, а на входе мультиплексора 3 - эталонная. На вход стробиравания элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 4 и 20 поступают им" пульсы Е.с Формирователя 10. Выяв" ленные несовпадения подсчитываются счетчиками 5 и 21 и передаются для сравнения на анализаторы 6 и 22 (позитив и негатив соответственна).При превышении значений счетчиков 5 и 21 заранее заданных значений максимально допустимого числа несовпадений, код которого получен из лака 9, на гервых выходах анализата.ав 6 или 22 появляется сигнал, который поступает на один из входов элемента ИЛИ 24, а с выхода его - на вход элемента И 14, где ан стробируется сигналом с выхода "Меньше илн равно нулю" первого счетчика 7 длины абнаруживаемого блока.Таким образом, если после опроса всей последовательности количество несовпадений не превышает заранее заданных для позитива. или негатива значений, то принимается решение аб обнаружении первого блока абнаруживаемой двоичной комбинации, при этом триггер 23 принимает соответствующее значение (пазитив или негатив) и сигнал с выхода элемента И 14 через одновибратор 17. воздействует на.счет" ный вход счетчика 8 адреса, изменяя состояние его выходов, а следовательно,.и состояние выходов блока 9, подготавливая таким образом устройство для обнаружения следуюшего блока. Однавремено сигнал с выхода элемента и 14 поступает на счетный вход счетчика 12 количества обнаруженных блоковЕсли же первый блок не был обнаружен, то вновь пришедший синхроим" пульс сдвинет инФармацив в регистре 20 25 30 35 40 45 50 55 1 и обнулит счетчики 5 и 21. Далее снова проходит поразрядное сравнение входной и эталонной последователь" ности до тех пор, пока не обнаружится искомый блок.После выявления первого и последующих блоков одновибрвтор 17 заносит код длины обнаруженного блока в счетчик 30 и устанавливает триггер 27 блокировки в "0", тем самым блокируя элементы И 14 и 28.Блокировка необходима для исключения из анализа следуюшего блока разрядов инФормвции, которые принимали участие в обнаружении предыдушего блоке. Дпя этого синхрониэируюший вход устройства подключен к одному иэ входов элемента И 29, второй вход которого подключен к выходу триггера 27, при этом с каждым синхроимпульсом на вычитаюший вход счетчика 30 поступают сигналы, Появление сигнала "Меньше или равно нулю" на выходе счетчика 30 сигнвлчэирует устройству о том, чта в регистре 1 находятся разряды, необходимые для анализа следующего блока, при этом триггер 27 изменяет свое состояние и подает разрешавший сигнал на третьи входы элементов И 14 и 28.Если при этом на вторых выходах ("Не равно") первого и второго анализаторов 6 и 22 одновременно присутствуют сигналы, та с выхода элемента И-НЕ 25 поступает сигнал на второй вход четвертого элемента И 28,. который сигнализирует об отсутствии выявления блока. При этом на выходе элемента И 28 в Фазе с сигналом "Меньше или равно нулю" счетчика 7 появляется сигнал, который сбрасывает счетчики 8 и 12 и устройство переходит в режим поиска первого блока заданной двоичной комбинации.Если происхадитвыявление следуюшего блока, то на выходе второго элемента И 14 появляется сигнал, который поступает на вход счетчика 12,Счетчик 12 при обнаружении каждого блока изменяет свое состояние, а анализатор 13 сравнивает содержимое счетчика 12 с.числом блоков, поступившим из блока 9, и при равенстве выдает сигнал обнаружения искомой двоичной комбинации на элемент И 18, где он стробируется сигналам однавибратора 17. С выхода элемента И 18 . сигнал поступает на установочныйБ-вход триггера 15, с выхода триггера 15 сигнал поступает на второйвход элемента И 14, разрешая передачу на вход сумматора 26 по модулюдва информации с первого выхода регистра 1 сдвига.На второй вход сумматора 26 помодулю два поступает сигнал с выходатриггера 23 полярности, поэтому информация с выхода устройства всегдапоступает в позитиве и не зависитот полярности принимаемой двоичнойкомбинации,Анализатор 16 окончания сообщения при совпадении входной информации с кодом эталона конца сообщениявыдает сигнал, который поступает наустановочные К-входы триггеров 15 и27, и сбрасывает счетчик 8, и такимобразом устройство блокирует свойвыход, а само переходит в режим поиска первого блока заданной двоичнойкомбинации,Формула изобретенияОбнаружитель комбинаций двоичных сигналов, содержащий регистр сдвига инФормации, синхрониэирующий вход которого объединен с.установочным входом первого счетчика импульсов, синхронизирующими входами первого счетчика длины обнаруживаемого блока и Формирователя импульсов, Я выходов регистра сдвига инФормации подключены к соответствующим Н входам первого мультиплексора, а первый разряд - к первому входу первого элемента И, второй вход которого соединен,с выходом триггера, причем первые М из Я выходов регистра сдвига информации подключены к соответствующим М первым входам анализатора окончания сообщения, вторые М входов которого подключены к соответствунщим М первым выходам блока по" стоянкой памяти, Б вторых выходов которого подключены к соответствующим Б первым входам анализатора об-. наруживаемой комбинации, Б вторых входов которого подключены к соответствующим Б выходам счетчика количества обнаруженных блоков, выходы первого и второго мультиплексоров соединены соответственно с первыми и вторыми входами первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, третий вход которо" го подключен к первому выходу формирователя импульсов, второй выходкоторого подключен к вычитающемувходу первого счетчика длины обнаруживаемого блока, К первых входовпервого анализатора несовпадений вобнаруживаемом блоке соединены сК-выходами первого счетчика импульсов,счетный вход которого соединен с выходом первого элемента ИСКЛЮЧАЮЩЕЕИЛИ, К вторых входов первого анализатора несовпадений в обнаруживаемом блоке соединены с К третьимивыхода блока постоянной памяти, Ючетвертых выходов которого подключены к 1 первым. входам второго мультиплексора, Ь вторых входов которогопопарно объединены с 1. вторыми входами первого мультиплексора и подключены к соответствующим Ь выходампервого счетчика длины обнаруживаемого блока, выход "Меньше или рэвнонулю" которого подключен к объединенным.первому входу второго элемен та И и входу блЬкировки Формирователя импульсов, К информационных входов первого счетчика длины обнаруживаемого блока подключены к соответствующим К пятым выходам блока постоянной памяти, адресные входы которого подключены к выходам счетчикаадреса, первый вход установки нулякоторого объединен с входом установки кузя триггера и подключен к выходу анализатора окончания сообщения, 35вход установки единицы триггера объединен с вторым входом установки нуля счетчика адреса и с установочнымвходом счетчика количества обнаружен ных блоков и подключен к выходу третьего элемента И, первый вход которогообъединен со счетным входом счетчикаадреса и подключен к выходу одновибратора, вход которого объединен сосчетным входом счетчика количестваобнаруженных блоков и подключен квыходу второго элемента И, выход анализатора обнаруживаемой комбинациисоединен с вторым входом третьего элемента И, о т л и ч а ю ш и й с я тем,что, с целью повышения точности обнаружения, в него введены элемент." НЕ, второй элемент ИСКЛЮЧАЮЩЕЕ ИЛИ,второй счетчик импульсов, второй анализатор, несовпадения в обнаруживаемом блоке, триггер полярности, элемент ИЛИ, элемент И-НЕ, сумматор помодулю два, триггер блокировки, четвертый и пятый элементы И и второйСоставитель М. ПерерушеваТехред Л Олийнык Корректор Н.Король Редактор М. Петрова Заказ 2918 Тираж 522 ПодписноеВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР 113035, Москва, Ж, Раушская наб., д. 4/5 Производственно-издательский комбинат "Патент", г.ужгород, ул. Гагарина,101 159 ,счетчик длины обнвруживаемого блока, при этом выходы первого мультиплексора через элемент НЕ подключены к первым входам второго элемента ИСКЛЮЧАВШЕЕ ИЛИ, вторые входы которого подключены к выходам второго мультиплексора, первый выход формирователя импульсов подключен к третьему входу второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ выход которого соединен со счетным входом второго счетчика импульсов, установочный вход которого объединен с установочным входом первого счетчика импульсов, К выходов второго счетчика импульсов соединены с К первыми входами второго анализатора несовпадений в обнвруживаемом блоке, К вто" рых входов которого подключены к К дополнительным выходам блока постоянной памяти, первые выходы первого и второго анализаторов несовпадений в обнаруживаемом блоке соединены соответственно с первыми и вторыми входами элемента ИЛИ, первый вход которого соединен также с установочным входом триггера полярности, .счетный вход которого соединен с вторым входом элемента ИЛИ, вторые выходы первого и второго анализаторов несовпадений в обнаруживаемом блоке соеди нены соответственно с первым и вторым входами элемента И-НЕ, вь 1 ход которого соединен с первым входом четвертого элемента, И, второй вход которого соединен с прямым выходом триггера блокировки и вторым входом . 649210второго элемента И; третий вход которого соединен с выходом элементаИЛИ, синхронизнрующий вход регистра 5сдвига информации соединен также спервым входом пятого элемента И, выход которого соединен с вычитающимвходом второго счетчика длины обнаруживвемого блока, К информационныхвходов которого подключены к соответствующим К пятым выходам блока постоянной памяти, выход второго счетчика длины обнаруживаемого блока соединен с установочным входом триггераблокировки, первый установочный входкоторого объединен с установочнымвходом второго счетчика длины обнаруживвемого блока и подключены к выходу одновибратора, установочный вход 20 триггера объединен с вторым установочным входом триггера блокировки,инверсный выход которого соединен свторым входом пятого элемента И, выход "Меньше или равно нулю" первого 25 счетчика длины обнаруямваемого блокасоединен с третьим входом четвертогоэлемента И, выход которого соединенс третьим установочным входом счетчика адреса и вторым установочным вхо дом счетчика количества обнаруженныхблоков, выход анализатора обнаруживвемой комбинации соединен с вторымвходом третьего элемента ИЛИ, а выходтриггера соединен с первым входомсумматора по модулю два, второй вход 35которого соединен с выходом триггераполярности.

Смотреть

Заявка

4611121, 28.11.1988

ПРЕДПРИЯТИЕ ПЯ Р-6886

ДУБРОВСКИЙ АЛЕКСАНДР ЕВГЕНЬЕВИЧ, ФИЛАТОВ БОРИС БОРИСОВИЧ

МПК / Метки

МПК: H04Q 5/16

Метки: двоичных, комбинаций, обнаружитель, сигналов

Опубликовано: 30.09.1990

Код ссылки

<a href="https://patents.su/5-1596492-obnaruzhitel-kombinacijj-dvoichnykh-signalov.html" target="_blank" rel="follow" title="База патентов СССР">Обнаружитель комбинаций двоичных сигналов</a>

Похожие патенты