Устройство для контроля блоков памяти

Номер патента: 607283

Авторы: Колосков, Колотов

ZIP архив

Текст

О П И СА.Н И Е ИЗОБРЕТЕН Ия Союз СоветскихСоциалистическихРеспублик(51) М, Кл 2.76 (2 заявки4358 18/18-24 11 С 29/00 с присоединени Государственный комитет Совета Министров СССР оо делам нэооретений н .открытий(54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ БЛОКОВПАМЯТИ 2 Поставленная цель достигается тем, чтопредлагаемое устройство содержит элементы И, дополнительный формирователь опросного тока и счетный триггер, один вход которого подключен к первому входу первого элемента И, а другой - к первым входам второго, третьего и цтвертого элементов И, первый и второй выходы источника управляющих импульсов соединены соответственносовторыми входами второго и третьего элементов И, третий и четвертыи входы источника управляюцих импульсов подключены соответственно ко вторым входам первого и четвертого элементов И и входу счетного триггера, выходы первого, второго и четвертого оэлементов И соединены соответственно с управляющим входом регистра числа, входом дополнительного формирователя опросного тока и одним из входов блока индикации. третий вход третьего элемента И подключен к выходу блока сравнения, другие входы которого соединены со входами устройства, а выход третьего элемента И подключен к другому входу блока индикации.На фиг. 1 представлена функциональнаясхема предложенного устройства;. на фиг. 2 - временная диаграмма его работы. Изобретение относится к запоминающим устройствам и может быть использовано при проектировании стендовой аппаратуры для контроля блоков памяти.Известно устройство для контроля блоков памяти, содержащее счетчики, коммутатор, элементы И, регистр, входы которого соединены с блоком установки 1.Недостатком этого устройства является то, что оно позволяет обнаруживать небольшое количество ошибок. Наиболее близким техническим рещением к данному изобретению явля-, ется устройство для контроля блоков памяти, содержащее источник управляющих импульсов, первый выход которого подключен ко входу формирователя опросного тока, регистр числа, входы которого соединены со входами устройства, а выходы - с одними входами блока сравнения, блок индикации 21,Недостатком этого устройства является то, что оно не может. обеспечить контроль ошибок типа прошивка в одно окно, что снижает достоверность контроля. Цель изобретения - повышение достоверности контроля за счет обеспечения контроля ошибок типа прошивка в одно окно как в режиме проверки отдельных адресов, так и в режиме автоматического перебора массива адресов.Формула изобретения Устройство содержит источник управляю. щих импульсов 1, счетный триггер 2, формирователь опросного тока 3, регистр числа 4, блок сравнения 5, первый элемент И 6, дополнительный формирователь опросного. тока 7, второй 8, третий Э и четвертый 10 элементы И. Входы и выходы устройства подключены к выходам и входам контролируемого блока памяти 11, Блок1 содержит дешифратор2, информационные провода 13, прошивающие разрядные сердечники 14, однополярные усилители считЫвания 15, дополнительный провод 16. В состав устройства для контроля блоков памяти входит также блок индикации 7.Один выход триггера 2 подключен к первому входу элемента И 6, а другой - к первым входам. элементов И 8 - 10; первый 18 и второй 19 выходы источника управляющих импульсов 1 соединены соответственно со вторыми. входами элементов И 8 и 9, третий 20 и четвертый 21 выходы источника управляющих импульсов 1 подключены соответственно ко вторым входам элементовИ 6, 10, выходы элементов И 6, 8, 10 соединены соответственно с управляющим входом регистра числа 4, входом формирователя 7 и одним из входов блока индикации 17, третий вход элемента И 9 подключен к выходу блока сравнения 5, другие входы которого соединены со входами устройства, а выход элемента И 9 подключен к другому входу блока индикации 17,Устройство работает следующим образом, С одного из вцкодов счетного триггера 2 снимается импульс разрешения на прохожде-. ние через элемент И 8 импульсов 22 с выхода 18 источника управляющих импульсов 1, а также через элементы И 9 и 1 О соответственно импульсов 23 н 24 с выходов19 и 20 источника управляощих импульсов 1, только в етном цикле работы устройства (см. фиг. 2),С другого выхода счетного триггера 2 на :лемент И 6 подается импульс разрешения на прохождение импульсов 24 с выхода 20 источника управляющих импульсов 1 только в нечетном цикле, Импульсное напряжение 22 временной диаграммы с выхода 18 источника управляющих импульсовпоступает на вход формироватеЛя 3, которыйв каждом цикле формирует ток через дешифратор 2 в информационных проводах 13. блока памяти 11, прошивающих разрядные сердечники 14 в различных направлениях, Наведенная от этого тока в разрядных обмотках сердечников 14 ЭДС сигналов подается на входы однополярных усилителей считывания 5, на стробируемые входы которых поступает в каждом цикле строб 23 с выхода 19 источника управляющих импульсов 1,С выходов усилителей 15 в момент строба 23 считанный информационный код поразрядно подается на входы регистра числа 4, предварительно в первом (и далее в каждом нечетном) цикле установленного в О импульсом 25 с выхода элемента И 6 и на, одни из входов блока сравнения 5. 5 30 15 20 25 30 С выхода регистра числа 4 записанный в первом цикле информационный код снимается на другие входы блока сравнения 5.Во втором цикле работы устройства с выхода элемента И 8 импульсное напряжение 26 подается на вход дополнительного форм иро. вателя 7, который в четные циклы в дополнительном проводе 16, прошивающем все разрядные сердечники в направлении, соответствую. щем логическому нулю, формирует ток такой полярности, что импульсное напряжение,считанных сигналов, формируемых с помощью основного формирователя 3, сдвигается в сторону логического нуля, При этом в тех разрядах, где прошивка выполнена в одно окно, т, е, с ошибкой, сигнал на входе усилителей считывания 15 будет соответствовать логическому нулю, тогда как в предыдущем цикле, без дополнительного кода, сигнал будет соответствовать логической 1. Считанный при этом во время прихода строба 23 с выходов училнтелей 15 код, не изменяя записанной в первом цикле информации в регистре числа 4, поступает на одни из входов блока сравнения кодов 5. При появлении в элементе И 9 разрешающего импульса 26 на вход блока индикации 17, предварительно установленного испульсом 27 в О с выхода элемента И 10, проходит сиг. иал сравнения 28 информационного кода, записанного в регистр числа 4, в первом цикле1 с кодом, снятым с однополярных усилителей 5 во втором цикле. Несравнение кодов высвечивается блоком индикации7, что соответствует ошибке типа прошивка в одно окно. Таким образом описанное устройство позволяет существенно увеличить достоверность контроля и расширить область его применения,Устройство для контроля блоков памяти, содержащее источник управляющих импульсов, первый выход которого подключен ко входу формирователя опросного тока, регистр числа, входы которого соединены со входами устройствами, а выходы - с одними входами. блока сравнения, блок индикации, оглачающееея тем, что, с целью повышения достоверности контроля, оно содержит элементы И, дополнительный формирователь опросного тока и счетный триггер, один выход которого подключен к первому входу первого элемента И, а другой - к первым входам второго, третьего и четвертого элементов И, первый и второй выходы источника управляющих импульсов соединены соответственно со вторыми входами второго и третьего элементов И., третий и четвертый выходы источника управляющих импульсов подключены соответственно ко вторым входам первого и четвертого элементов И и входу счетного триггера, выходы первого, второго и четвертого элементов И соединены соответственно с управляющим входом регистра числа, входом дополнительного формирователя опросного тоСоставитель В. Руехред О. Луговая яраж 7 7 ов Корректо Подписное иненк Редактор Н. Каменс Заказ 2617/40 а Министров ГССРткрытайнаб., д. 4/5ул. Проектная, 4 ого комитета Совизобретен ий иЖ 35, Раугнскантэ, г. Ужгород,НИИПИ Г арствен делам Москва1130илиал 5 607288 6ка и одним иэ входов блока индикации, третий Источники информаг:,н, принятые во энивход третьего элемента И подключен к выходу мание при экспертизе:блока сравнения, другие входы которого сое. Авторское свидетельсв.эо СССР Ж 273281,дииены со входами устройства, а выход третье кл. б 11 С /00, 1969.го элемента И подключен к другому входу бло. 2, Авторское свидетельсв во СССР ха 277858,ка индикации. ф кл. б 11 С 2900, 1969,

Смотреть

Заявка

2435818, 29.12.1976

ПРЕДПРИЯТИЕ ПЯ А-1845

КОЛОСКОВ ЛЕОНИД АБРАМОВИЧ, КОЛОТОВ АДОЛЬФ АРХИПОВИЧ

МПК / Метки

МПК: G11C 29/00

Метки: блоков, памяти

Опубликовано: 15.05.1978

Код ссылки

<a href="https://patents.su/3-607283-ustrojjstvo-dlya-kontrolya-blokov-pamyati.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля блоков памяти</a>

Похожие патенты