Одноразрядное стековое запоминающее устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1392594
Авторы: Волченская, Егоров, Князьков, Раевский
Текст
СОНИ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК А 1 1 9/О О 4 С 6аочный пол емОСУДАРСТВЕННЫИ КОМИТЕТ СССР ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЦТЖ(56) Авторское свидетельство СССЮф 377887, кл. С 11 С 19/00, 1968Авторское свицетельство СССРФ 947911, кл. С 11 С 19/00, 1980(54) ОДНОРАЗРЯДНОЕ СТЕКОВОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО(57) Изобретение относится к автома"тике и вычислительной технике и может быть использовано при построенииспециализированных устройств дляупорядоченного хранения и выдачи информации по безадресному принципу.Целью изобретения является повышениенадежности устройства, Устройство со.держит информационные элементыпамяти, блоки 2 коммутации, управляю"1392594 щие элементы 3 памяти, элемент 4 задержки. Диагностику работоспособности устройства возможно выполнить посредством выполнения операций последовательной записи и контрольного считывания текстовой информации в (из) элементы(ов) памяти. При обнаружеИзобретение относится к автоматике и вычислительной технике и можетбыть использовано при построенииспециализированных устройств дляупорядоченного хранения и выдачи информации по безадресному принципу.Целью изобретения является повышение надежности устройства,На фиг. изображена блок-схема од 1 Оноразрядного стекового запоминающегоустройства; на фиг.2 и 3 - внутренние переключения блоков коммутации;на фиг.4 - пример реализации блока 2коммутации. 5Устройство содержит информационные элементы 1 памяти, блоки 2 коммутации, управляющее элементы 3 памяти,элемент 4 задержки, информационныйвход 5, вход 6 установки, вход 7 сигналов записи, выход 8 сигналов записи, выходы 9 управления чтением, выходы 10 управления записью , входы11 управления коммутацией, информационный выход 12 и вход 13 дополнительного питания.Устройство работает следующим образом.Из всего массива памяти запоминающего устройства в каждый момент времени используется только информация,.расположенная на границе свободной изанятой зон,Запись информации в стек.Допустим, в 1,2(1-2) элементах 1 памяти устройства записана информация, т.е. в соответствующие управляющие элементы 3 памяти записаны . Таким образом, подготовлена возможность записи в (1-1)-й элемент4 О памяти. Запись информации в память осуществляется с входа 5 по сигналу на входе 7. После того, как записана информация, в соответствующий управнии неисправного элемента памяти илиуправляющего элемента памяти (т.е.при несовпадении записываемой контрольной информации и считываемой изустройства) для восстановления работоспособности устройства выполняетвторой режим, 4 ил. ляющий элемент 3 памяти заносится "1", которая показывает, что данное слово памяти занято информацией. При записи информации в первый элемент стека сигнал на разрешение записи выставляется на выходе 8.Чтение информации из стека.Допустим, с первого по (1-1)-е слово стека заняты информацией, во все управляющие элементы памяти записана "1", Чтение информации осуществляется в два такта. Сначала считывается информация, а затем происходит гашение информации как в информационной части стека, так и в управляющих элементах памяти, На выходы 5 подается разрешающий сигнал управления считыванием информации. Выходная информация считывается с выхода 2. После того, как информация считана, на вход 6 поступает сигнал чтения, по которому обнуляется считанный элемент памяти. Блоки 2 коммутации при записи и считывании информации не изменяют характер управляющих сигналов .Для восстановления работоспособности устройства при выходе одного или несколько элементов памяти из строя достаточно исключить выполнение операций записи и считывания информации в неисправный элемент памяти. Для этого в предлагаемом устройстве достаточно подать сигнал навход 11, При этом происходит переключение внутри блока 2 коммутации согласно фиг.4,Блок 2 коммутации состоит нз трехэлементов И 14 - 16, трех мультиплексоров 17 - 19, элемента НЕ 20, перемычки 21 и транзистора 22.Устройство работает в двух режимах следующим образом, 1392594В первом режиме информация подается с входа 2-3 на выход 2-3 , с вхо/ да 2-4 на выход 2-4, с входа 2-5 на выход 2-5 , с входа 2-6 на выход 2-6, элементы И 14-16 открыты на5 базу транзистора 22 и вход элемента НЕ 20, на выходе которого постоянно находится "О".Во втором режиме, т.е. при выходе из строя элемента памяти, на вход 13 подается отрицательный потенциал от дополнительного источника питания, перемычка 2 перегорает и снимает "1" с входа элементов И 14-16. Муль типлексоры 17-19 переключают цепь с входа 2-1 на выход 2-4 с входа(выход 2-3 . Этим переключением достигается то, что при записи и считывании информации обращение производится к следующему или предыдущему элементу памяти.Диагностику работоспособности устройства возможно выполнять посредст вом выполнения операций последовательной записи и контрольного считывания текстовой информации в (из) элементы(ов) памяти. При обнаружении неисправного элемента памяти или управляющего элемента памяти (т.е. при несовпадении записываемой контрольной информации и считываемой из устройства) для восстановления работоспособности устройства выполняет 35 ся второй режим.формула изобретенияОдноразрядное стековое запоминающее устройство, содержащее информационные элементы памяти, управляющие элементы памяти, элемент задержки, вход которого подключен к первым входам информационных и управляющих эле ментов памяти и является входом сигнала записи устройства, вторые входы информационных элементов памяти являются входами управления записью устройства, третьи входы информацион 50 ных элементов памяти объединены и являются информационным входом устройства, четвертые входы информационных элементов памяти и вторые входы управляющих элементов памяти объединены и являются входом установки устройства, пятые входы информационных элементов памяти являются выходами управления чтением устройства, выход элемента задержки подключен к третьим входам управляющих элементов памяти и является выходом сигнала записи устройства, выходы информационных элементов памяти объединены и являются информационным выходом устрой - ства, о т л и ч а ю щ е е с я тем, что, с целью повышения надежности, оно содержит последовательно соединенные блоки коммутации, причем первый и второй информационные входы каждого последующего блока коммутации щ)дключены соответственно к четвертому и пятому выходам предыдущего блока коммутации, третьи информационные входы блоков коммутации, кроме первого блока коммутации, подключены к первым выходам и к пятым входам соответствующих управляющих элементов памяти, четвертые информационные входы блоков коммутации, кроме первого блока коммутации, подключены к вторым выходам и шестым входам соответствующих управляющих элементов памяти, пятые информационные входы блоков коммутации, кроме первого блока коммутации, подключены к третьим выходам соответствующих управляющих элементов памяти, первые и вторые выходы блоков коммутации, кроме первого блока коммутации, подключены соответственно к восьмым и седьмым входам соответствующих управляющих элементов памяти, третий информационный вход первого блока коммутации подключен к четвертому информационному входу первого блока коммутации, к первому выходу и пятому информационному выходу соответствующего управляющего элемента памяти, пятый информационный вход первого блока коммутации подключен к второму выходу соответствующего управляющего элемента памяти, шестой выход первого блока коммутации подключен к четвертому входу соответствующего управляющего элемента памяти, третьи выходы блоков коммутации подключены к пятым входам соответствующих информационных элементов памяти, шестые информационные входы блоков коммутации подключены к вторым входам соответствующим информационных элементов памяти, восьмые входы блоков коммутации являются входами управления коммутацией устройства, седьмые входы блоков коммутации объединены и являются входом дополнительного питания.1392594 фиа Ф Составитель С.ШустенкоТехред Л.Сердюкова Корректор В.Гирняк Редактор Е.Копча Заказ 811/55 Тираж 590 ПодписноеВНИИПИ Государственного комитета СССРпо делам изобретений и открытий113035, Москва, Ж, Раушская наб., д, 4/5 Производственно-полиграфическое предприятие, г, Ужгород, ул. Проектная, 4
СмотретьЗаявка
4126338, 11.06.1986
СЕВЕРО-ЗАПАДНЫЙ ЗАОЧНЫЙ ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ
КНЯЗЬКОВ ВЛАДИМИР СЕРГЕЕВИЧ, ВОЛЧЕНСКАЯ ТАМАРА ВИКТОРОВНА, РАЕВСКИЙ СЕРГЕЙ ЕВГЕНЬЕВИЧ, ЕГОРОВ ВЛАДИМИР НИКОЛАЕВИЧ
МПК / Метки
МПК: G11C 19/00
Метки: запоминающее, одноразрядное, стековое
Опубликовано: 30.04.1988
Код ссылки
<a href="https://patents.su/5-1392594-odnorazryadnoe-stekovoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Одноразрядное стековое запоминающее устройство</a>
Предыдущий патент: Накопитель информации
Следующий патент: Запоминающее устройство с коррекцией ошибок
Случайный патент: Проходческий щитовой агрегат