Устройство для декодирования корректирующих циклических кодов

Номер патента: 1190524

Автор: Качерович

ZIP архив

Текст

(5)4 Н 03 М 13/О ИСАНИЕ ИЗОБРЕТЕН В ТОР СКОМУ 24-09 21) 3586454 22) 03.05.8 46) 07. 11. 8 72) Я.А.Кач 53) 621,394 в него введены И элем ЩЕЕ ИЛИ, запоминающий рующий регистр, второ третий триггер, прямо го, а также выход (и+ совпадения подключены но к первому и второму го элемента совпадения рого подключен к сдви кодирующего регистра, входам которого подкл второго счетчика, к в в исходное состояние Бюл. рович 14 (08 В 4.8)лдон Э. К М.: Мир,6 Питерсо у., у шибки ы,справляющи315-320Труды Н76, рис ИИРадио, М., 1979, т акже к входам устано состояние кодирующего и запоминающе- его регистров подключен инверсный выход второго триггера, выход установки в " 1" которого является входомзапуска устройства, а к входу установки в "0" второго триггера подключен выход (й+1)-го элемента совпаде-,ния. первый вход которого объединенс входом установки в "0" первогосчетчика, выход которого подключенк входу установки в "0" первого Рефаттриггера, к входу установки в "1"которого, а также к счетному входувторого счетчика и входу установкив "1" третьего триггера подключен(1)+3)-й выход которого подключен квходам записи кодирующего регистраи запоминающего регистра, К послед- рних выходов которого подключены ксигнальным входам К в разрядно регистра вьдачи кода, при этом выходыбуферного и запоминающего регистровподключены соответственно к первыми вторым входам элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, выходы которых подключенык вторым входам соответствующих п ГОсудАРстВенный Комитет сссРпо делдм изоБ 1 етений и отнеытий(54) (57) УСТРОЙСТВО ДЛЯ ДЕКОДИРОВАНИЯ КОРРЕКТИРУЮЩИХ ЦИКЛИЧЕСКИХ КОДО блоковой длины ц, содержащее буферный регистр и распределитель, П выходов которого подключены к первым входамэлементов совпадения, выходы которых через элемент ИЛИ подключены к счетному входу первогосчетчика, а также первый и второйтриггеры, (0+1) -й, Ь+2)-й, (0+3) -йэлементы совпадения и генератор импульсов, при этом (0+1)-й выход распределителя подключен к первомувходу (0+1)-го элемента совпадения,к второму входу которого подключенпрямой выход первого триггера, авыход 1+1)-го элемента совпаденияподключен к входу записи К-разрядного регистра вьдачи кода, выходы которого являются выходами устройства,причем выходы генератора импульсови второго триггера подключены соответственно к первому и второмувходам Ь+2)-го элемента совпадения,выход которого подключен к входу распределителя, о т л и ч а ю щ е е с ятем, что, с целью расширения функциональных возможностей путем декодирования полного набора кодовых слов нтов ИСКЛЮЧАЮ- регистр, кодии счетчик и и выход которо)-го элемента соответственвходам 1+3) - выход кото говому входу к сигнальным ючены выходы ходу установки которого, а вки в исходное(и-К)-й выход распределителя подключен к входу установки в "0" третье 1190524го триггера, а выходы кодирующегорегистра подключены к сигнальнымвходам запоминающего регистра, Изобретение относится к передачедискретной информации по каналамсвязи и может быть использовано всистемах стартстопной передачи сигналов на фоне помех, в частности всистемах телеуправления и телеконтроля радиовещательного оборудованияс передачей кодовых сигналов по занятым вещательным каналам.Цель изобретения - расширениеФункциональных возможностей путемдекодирования полного набора кодовых слов.На Фиг. 1 представлена структур -ная электрическая схема устройствадля декодирования корректирующихциклических кодов, "на Фиг. 2 - схема кодирующего регистра.Устройство содержит буферныйрегистр 1, распределитель 2, элементы 31-3 л совпадения, элементыИСКЛЮЧА 10 ЩЕЕ ИЛИ 41 -4, элементИЛИ 5, первый счетчик 6, генератор7 импульсов, первый, второй итретий триггеры 8-.10, .Ь+1)-й,Ь+2)-й и (и+3)-й элементы 11-13совпадения, второй счетчик 14,кодирующий регистр 15, запоминающийрегистр 16, К в разрядн регистр 17выдачи кода, кодирующий регистр 1530содержит регистр 18 и сумматор 19по модулю два.Устройство работает следующим образом.Первоначально второй триггер 9 находится в состоянии "О", и с его35инверсного выхода на вход установкив исходное состояние второго счетчика 14 до 2", кодирующего регистра15 и запоминающего регистра 16 подается сигнал, устанавливающий эти 4 Оэлементы в состояние "0". Принимаемая О-символьная двоичная кодоваякомбинация записывается в буферныйрегистр 1, При этом на вход запускаустройства подается сигнал, переводящий второй триггер 9 в состояние"1", в результате отпирается (и+2)-йэлемент 12 совпадения, и сигналы отгенератора 7 импульсов проходят через него на вход распределителя 2,Распределитель 2 действует циклически, причем положительный потенциал поочередно появляется на его выходах, начиная с 1-го и кончаяИ+3)-м, затем циклы повторяются дотех пор, пока процесс декодированияне заканчивается. При первом цикле работы распределителя 2 сигнал, появляющийся на его (и+2)-м выходе, переводит второй счетчик 14 в состояние " 1", на втором цикле. - в состояние "2" и т,д. Сигнал с (и+3)-го выхода распределителя 2 переписывает число из второго счетчика 14 в К информационных разрядов и-разрядного кодирующего регистра 15, а также число, которое было до этого записано в кодирующем регистре 15, - в и -разрядный запоминающий регистр 16. Сигнал с (й+2)-го выхода распределителя 2 устанавливает в состояние "1" третий триггер 10, открывающий при этом (И+3)-й элемент 13 совпадения, через который на сдвигающий вход кодирующего регистра 15 поступают (П-К) импульсов от генератора 7 импульсов, после чего сигналом с (р-К)-го выхода распределителя 2 третий триггер 10 вновь переводится в состояние "0", (0+3)-й элемент 13 совпадения запирается до следующего цикла. При поступлении на кодирующий регистр 15 (П-К) сдвигающих импульсов в его ячейках формируется одно.из слов циклического кода, а именно слово, соответствующее информационным символам, записанным перед этим из второго счетчика 14. Один раз за цикл импульсом с Й +3)-го выхода распределителя 2 очередное кодовое. слово переписываетсяв запоминающий регистр 16,результате оказывается запертым(0+1)-й элемент 11 совпадения, ичерез него не может пройти импульсс (П+1)-го выхода распределителя 2,при этом выдача декодированного сигнала не происходит, а сигналы с(и+1)-го и с (ч+2)-го выходов распределителя 2 устанавливают первыйсчетчик 6 и первый триггер 8 соответ ственно в состояние 0 и 1, подготовив схему к очередному циклудекодирования. Если число отличающихся разрядов не превьппает , то втечение Ь тактов работы распредели теля 2 сигнал на выходе первого счетчика 6 не возникает, и первый триггер 8 остается в состоянии "1", вкоторое он был установлен при предыдущем цикле работы распределите ля 2 сигналом с его (и+2)-го выхода..В результате к моменту появленияимпульса на, (и+1)-м выходе распределителя 2 остается открытым (И+1)-йэлемент 11 совпадения, и указанный 25 импульс проходит через этот элемент,осуществив перепись сигналов иэ Кинформационных разрядов запоминающего регистра 16 в К-разрядный регистр17 выдачи кода. При этом на парал- ЗО лельных выходах К-разрядного регистра 17 выдачи кода является декодированный К-разрядный информационныйкод, который сохраняется вплоть додекодирования следующего кодовогослова. Этот же импульс с выхода(И+1)-го элемента 11 совпадения,переводит второй триггер 9 в состоя 1 3ние 0 , при этом схема возвращаетсяв исходное состояние , и процесс де О кодирования заканчивается .Ю Процесс декодирования продолжаетсяне более (2 +1) циклов работы распределителя 2, причем может быть закончен на любом из циклов (в зависимостиот того, какое кодовое слово принято). В кодирующем регистре 15, прикаждом цикле работы распределителя2 за (П-К) сдвигов вырабатывается 50слово циклического кода, соответствующее записываемым с сигнальныхвходов информационным разрядом. з 1190524При первом цикле работы распределителя 2 в запоминающем 16 и кодирующем 15 регистрах оказывается записанной нулевая комбинация, при втором цикле в запоминающем регистре16 - тоже нулевая комбинация, однако в кодирующем регистре 15 производится вычисление комбинации, соответствующей информационным символам 100, причем эта комбинацияоказывается в запоминающем регистре16 при третьем цикле работы распределителя 2 и т.д. Таким образомкЭза (2 +1) циклов работы распределителя 2 в запоминающем регистре 16последовательно появляются все словациклического кода, причем каждоеслово сохраняется в запоминающем регистре 16 в течение всего цикла. Спомощью элементов ИСКЛЮЧАЮЩЕЕ ИЛИ41-4 кодовое слово, записанное взапоминающем регистре 16, сравнивается с принятым словом, записаннымв буферном регистре 1. При этомсигнал "1" имеется на выходах лишьтех из И элементов ИСКЛЮЧАЮЩЕЕ ИЛИ,которые соответствуют отличающимсяразрядам в упомянутых сравниваемыхсловах. Поэтому оказываются открытыми лишь те из элементов 31-Зп совпадения, которые соответствуют отличающимся разрядам в принятой и однойиз 2 эталонных кодовых комбинаций,кЗа один цикл работы распределителя2 через открытые ц элементов 3-Зпсовпадения проходит по одному импульсу от распределителя 2. Количествоимпульсов на выходе элемента ИЛИ 5равно числу отличающихся разрядовв принятой комбинации, записаннойв буферном регистре 1, и в однойиз эталонных комбинаций, записаннойв данный момент в запоминающемрегистре 16. Это количество импульсов подсчитывается первым счетчикомб, предел счета которого равен(Й+1), Если число указанных отличающихся разрядов превьппает 1, тона выходе первого счетчика 6, предел счета которого равен И+1),возникает сигнал, переводящий первый триггер 8 в состояние "0". В1190524 Составитель Г. ЛерантовичРедактор О.Юрковецкая Техред.А.Бабннец Корректор А Обручар аказ 7003( ПодписноР та лиал ППП "Патент", г. Ужгород, ул. Проектная, 4 Тираж НИИПИ Государств по делам изобре Москва, Ж, Р

Смотреть

Заявка

3586454, 03.05.1983

ПРЕДПРИЯТИЕ ПЯ А-7306

КАЧЕРОВИЧ ЯКОВ АРОНОВИЧ

МПК / Метки

МПК: H03M 13/15

Метки: декодирования, кодов, корректирующих, циклических

Опубликовано: 07.11.1985

Код ссылки

<a href="https://patents.su/5-1190524-ustrojjstvo-dlya-dekodirovaniya-korrektiruyushhikh-ciklicheskikh-kodov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для декодирования корректирующих циклических кодов</a>

Похожие патенты