Корректор
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
137583 2 1 1Изобретение относится к технике электросвязи, в частности к передаче данных, и предназначено для новышения помехоустойчивости приема путем снижения влияния межсимвольных искажений, возникающих из-за частотных искажений в тракте передачи,Известен корректор, содержащий еек ционированную через такт аналоговую линию задержки на 9 +М тактов, вход и отводы которой через регулируемые аттенюаторы связаны с вычитающими входами сумматора; причемМ -й отвод через постоянный резистор связан с суммирующим входом упомянутого сумматора, выход которого присоединен параллельно к суммирующему входу определителя ошибки коррекции, к входу формирователя знака посылок и к входу регенератора посылок, Выход которого подклю" чен к вычитающему входу упомянутого определителя ошибки коррекции. устройство содержит также 3 +М формирователей составляющей межсимвольной помехи (СМП), в состав каждого иа которых входят последовательно соединенные сумматор по модулю два, один из входов которого соединен с выходом регистра задержки на 8 тактов, на вход которого подан знак ошибки коррекции с выхода определителя ошибки коррекции, усредняющий реверсивный счетчик, аккумулятор (накапливающий реверсивный счетчик, цифроаналоговыйпреобразователь) и упомянутый регулируемый аттенюатор, другой вход сумматора по модулю два и другой вход регулируемого аттенюатора первого формирователя СМП присоединены соответственно к входу сдвигающего регистра с общей задержкой на Й +М тактов, на вход которого подан знак посылки с выхода ,формирователя знака посылки, и к входу линии задержки. Другой вход сумматора по модулю два и другой вход регулируемого аттенюатора второго формирователя СМП подключены соответственно к выходу первой ячейки сдвнгающего регистра и к первому отводу линии задержки и т.д. до М -го отвода линии задержки и, до 8 "го выхода 0 "й ячейки сдвигающего регистра, для которых форми роватепь СМП не предусмотрен, дру-, гой вход сумматора по модулю два и другой вход регулируемого атте 5 О 15 20 25 30 35 40 45 50 55 нюатора ( М +1)-го формирователяприсоединены соответственно к выходу (К +1)-й ячейки сдвигающего регистра и к ( М +1) -му отводу линиизадержки и т.д, до другого входасумматора по модулю два и другоговхода регулируемого аттенюаторапоследнего ( Й +М)-го формирователяСМП, подключенных соответственнок выходу ( Н+М)-й ячейки сдвигающего регистра и к (М +М)-му отводу(выходу) линии задержки 1 .Однако это устройство не обеспечивает требуемой точности коррекциии достаточно сложно,Наиболее близким к предложенномупо технической сущности и достигаемому результату является корректор,содержащий сдвигающий регистр, формирователи составляющей межсимвольнойпомехи, каждый из которых состоитиз последовательно соединенных сумма.тора по модулю два, элемента И,второй вход которого является входомимпульсов тактовой частоты, реверсивного счетчика, дешифратора приращений, накопителя и перемножителя,и последовательно соединенные цифровую линию задержки, вход которойсвязан с входом сдвигающего регистрачерез пороговую схему, сумматор, эле.мент стробирования с запоминаниеми амплитудный дискриминатор, входн выход которого соединены соответственно с входами определителяошибки коррекции, выход которогоподключен к первым входам сумматоров по модулю два, вторые входы которых соединены соответственно с выходами сдвигающего регистра и свторыми входами соответствующих перемножнтелей, выходы которых соединены с входами вычитания сумматора 2 .Однако известное устройство необеспечивает высокой точности коррекцни.Цель изобретения - повышениеточности коррекции.Поставленная цель достигаетсятем, что в корректор, содержащийсдвигающий регистр, формирователисоставляющей межсимвольной помехи,каждый из которых состоит из последовательно соединенных сумматорапо модулю два, элемента И, второйвход которого является входом импульсов тактовой частоты, реверсивного счетчика, дешифратора прираще3ний, накопителя и перемножителя,и последовательно соединенные цифровую линию задержки, вход которойсвязан с входом сдвигающего регистра через пороговую схему, сумматор,элемент стробирования с запоминанием и амплитудный дискриминатор,вход и выход которого соединенысоответственно с входами определителя ошибки коррекцци, выход которого подключен к первым входам сумматоров по модулю два, вторые входы которых соединены соответственнос выходами сдвигающего регистраи с вторьви входами соответствующих перемножителей, выходы которыхсоединены с входами вычитания сумматора, введен элемент ИПИ, приэтом выход каждого дешифратораприращений соединен с соответствующим входом элемента ИЛИ, выход которого подключен к вторым входамреверсивных счетчиков,На чертеже представлена структурная электрическая схема корректора. Корректор содержит цйфровуюлинию 1 задержки с общей задержкойна я тактов, сумматор 2, элемент3 стробирования с запоминанием,амплитудный дискриминатор 4, определитель 5 ошибки коррекции, сдвигающий регистр 6 с общей задержкойна Й +М тактов, формирователи 7СЙП, каждый иэ которых состоит из,последовательно соединенных сумма"тора 8 по модулю два, элемента И 9,реверсивного счетчика 10, деаифратора 11 приращений, совмещенногос уииожителем на шаг коррекции,накопителя 12 и перемножителя 13,а также элемент ИЛИ 14, при этомпороговая схема между входом линии1 задержки и входом сдвигающего регистра 6 на чертеже не покаэаша.Корректор работает следующимобразом.Принимаемый сигнал, преобразованный в последовательность иногоразрядных кодовых слоев, иоступаетна вход цифровой линии 1 зацержки,задерживающей сигнал на я тактов,и параллельно через пороговую схемуна вход сдвигающего регистра 6с общей задержкой на Й +М тактов.П -разрядная комбинация принимаемого сигнала Х , имеющаяся навыходе цифровой линии 1 задерздщ,после компенсации составляющихмежсимвольной помехи в сумматоре 2 1137583 4поступает на выход корректора в виде ч-разрядной комбинации как результат стробирования в элемеНте 3 стробирования с запоминанием. 2 -раз рядная комбинация с выхода элемента 3 стробирования с запоминанием поступает на суммирующий вход определителя 5 ошибки коррекции и параллельно на вход амплитудногодискриминатора 4, содержащего логиОческие. цепи, при помощи которыхвносится решение, к какому из уровней (О или 1) ближе. всего располагается откорректированный сигналт.е. амплитудный дискриминатор 4выдает оценку и" сигнапу ЯАналогично пороговая схема, установленная между входом линии 1 задержки и входом сдвигающего регистраА6, вьщает оценку д, входного сигналла Х вместе с ее знакОм зн Ц .Определитель 5 ошибки коррекции, формируя разность между сигналом%и оценкой 00, вьщает ошибку коррекции Р, вместе со знаком зн 3 . В25соответствии с принятым знаковым алга.ритиом для нахождения отсчетанм 3пульсной реакции на выходе корректора необходимо перемножить знак ошибки коррекции на знак посылки О квзятые с соответствующими задержками. Такое перемножение двоичныхсигналов реализуется в сумматоре 8по модулю два. Анализ показывает,что от задержки знака ошибки коррек 35 ции на требуемое число тактов можно отказаться за счет формирования4посылок О 1, осуществляемого свхода корректора, т.е. испольэоваТьтолько задержанные посылки зн 5,40 имеющиеся в сдвигающеи регистре 6.Таким образом, максимально прав.доподобная оценка Г 1 соответствующего.отсчета приведенной импульсной реакции на выходе корректора45 получается путем накопления приращений в соответствующем накопителе12 формирователя 7 СМП, а приращения получаются в результате усреднения при помощи реверсивного счет 50 чика 10 большого количества произведений видаЬН Ьф Зн й.1 вой 2,формируемых сумматором 8 по модулю5 два формирователя 7 СМП.В соответствии с выражением (1)на один из входов каждого из сумматоров 8 по модулю два всех Формиро 3 11вателей 7 СМП подан знак ошибкизн 6 с выхода определителя 5 ошибкикоррекции и на другой вход сумматора 8 по модулю два - знак .соответл,ствующей посылки 01 , снимаемыйс выхода соответствующей ячейкисдвигающего регистра 6.На входы (сложения и вычитания)реверсивного счетчика 10 поступаютимпульсы тактовой частотыкоторые пропускает соответствующийэлемент И 9.В начале процесса коррекции содержимое каждого из реверсивныхсчетчиков 10 и каждого из накопителей 12 всех формирователей 7 СМПустанавливается в начальное состояние по сигналу "Н.у," (начальнаяустановка) . Для правильной работыкорректора необходимо исключитьслучаи "переполнения" любого из накопителей 12 всех формирователей7 СМП.В результате усреднения произведений вида (1) наступает момент,когда срабатывает дешифратор 11 приращений, совмещенный с умножителемна шагкоррекции. В соответствии сэтим содержимое соответствующегонакопителя 12 изменяется на + оили - 3, где 3 - шаг коррекции;При помощи элемента ИЛИ 14, объединя.ющего выходы каждого из дешифраторов11 приращения, совмещенных с умножителями на шаг коррекции, всехформирователей 7 СМП, осуществляетсяустановка в начальное состояниекаждого из реверсивных счетчиков10 всех формирователей 7 СМП,если хотя бы один из дешифраторов11 приращения фиксирует "переполнение" какого-либо реверсивного счетчика 10, что повышает точностькоррекции.С выхода накопителя 12 снимаетсяЕ -разрядная комбинация соответветствующего отсчета Е 1 приведенной выходной импульсной реакции,поступающая на один из входов соот мо-хо-.Е. ЪНа, Я 1,1=-й15где 8 - отсчет приве(2) денной импульснои реакции иа выходекорректора, связанный сотсчетом импульсной реакции20как"О э 5= 3)3 ь;, 0Содержимое каждого из накопите 25 лей 12 формирователей 7 СМП в соответствии с итерационным процессомработы корректора изменяется до техпор, пока сигнал ошибки коррекции,имеющийся на выходе определителя 5ошибки коррекции, не станет равнымнулю,Таким образом, повышается точностьработы корректора за счет стиранияинформащ 4 и о "старой" ошибке коррек 35ции, когда хотя бы один из реверсивных счетчиков 10 достигает границысчета, во всех реверсивных счетчиках,Применение предлагаемого устройства позволяет увеличить точность4 О коррекции путем исключения ложногонабора отсчетов импульсной реакциии обеспечения независимости изменения содержимого каждого из накопителей от изменения содержимого другихнакопителей. Элемент ИЛИ, объединяющий выходы всех дешифраторов приращения, позволяет уменьшить в 3-4 раза.емкость каждого из реверсивных счетчиков. 37583ветствующего перемножителя 13 формирователя 7 СМП, на другой входкоторого подается. оценка зн а посылки с выхода соответствующеи3ячейки сдвигающего регистра б.Результат перемножения поступает на соответствующий вычитающийвход сумматора 2. На выходе сумматора 2 в результате коррекции состав 10 ляющих межсимвольной интенференцииобразуется сумма в виде1137583 Составитель Ш. Эвьедактор Л.Веселовская Техред Т.Фанта Корректор Н,Корол Заказ 10541 4 Тираж 658 ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж; Раушская наб., писное 4 5 Филиал ППП "Патент", г. Ужгород, ул. Проектна
СмотретьЗаявка
3377009, 25.12.1981
ПРЕДПРИЯТИЕ ПЯ М-5068
БАКУЛИН ВЛАДИМИР ИВАНОВИЧ, БОЧАНОВ АЛЕКСАНДР АНАТОЛЬЕВИЧ
МПК / Метки
МПК: H04B 3/04
Метки: корректор
Опубликовано: 30.01.1985
Код ссылки
<a href="https://patents.su/5-1137583-korrektor.html" target="_blank" rel="follow" title="База патентов СССР">Корректор</a>
Предыдущий патент: Способ преобразования угловых перемещений в код
Следующий патент: Устройство сигнализации понижения давления
Случайный патент: Клавиатура стартстопного рулонного телеграфного аппарата