Устройство для приема информации по двум параллельным каналам связи в системе передачи данных с решающей обратной связью
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СОЮЗ СОВЕТСНИХ СОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК 10089 Эа) Н 04 ПИСАНИЕ ИЗОБРЕТ ЬСТ. (56 Яо 4 (про 4 Р ОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИ АВТОРСКОМУ СВИД 4733143353478/1 8-0913,11.8130.03.83, Бюл. М 12ф,Г,Афанасьев и А, ф. Круп621.394,14 (088.8).(54) (57) УСТРОЙСТВО ДЛЯ ПРИЕМАИНФОРМАЦИИ ПО ДВУМ ПАРАЛЛЕЛЬНЫМ КАНАЛАМ СВЯЗИ В СИСТЕМЕПЕРЕДАЧИ ДАННЫХ С РЕШАЮШЕЙ ОБРАТНОЙ СВЯЗЬЮ по авт. св. М 47331отличающееся тем,что,сцелью повышения помехоустойчивости, внего введены коммутатор н последовательно соединенные второй элемент И,второй сумматор по модулю два н третий накопитель, а также последовательсоединенные третий элемент И, тресумматор по моцулю два и четвертыйопнтепь, к второму входу которого, а также к второму входу третьего накопителя подкпючены выходы блока управпення повторением кодовых комбннацнй, при этом вторые входы второго н третьего сумматоров по модулю два объединены соответственно с первым и вторым входа ми первого сумматора по моцулю цва,выхоц которого подключен к первым входам второго н третьего элементов И, вторые. входы которых являются входами стирания устройства, а выходы третьего н четвертого накопнтепей подключены соответственно к первому н второму входам коммутатора, выходы которого поцкпючены к входам первого н второго бпоков повышения достоверности, причем третий й четвертый входы коммутатора явпяются ннформацноннымн вхоцамн уст- ройства1 100 йОИзобретение относится к технике передачи данных и может быть использовано ваппаратуре передачи данных с решающейобратной связью,По основному авт. св, М 473314известно устройство для приема информации по двум параллельным каналам связив системе передачи данных с решающейобратной связию, содержащее блок повышения достоверности в каждомканалесвя Ози и блок управления повторением кодовых комбинаций, при этом информационныйвыход каждого блока повышения достоверности подключен к входу соответствующегО накопителя и к соответствующему 15входу сумматора по модулю два, а управлякнций вход -. к соответствующему входулогического блока, включенного на выходесумматора по модулю два, при этом выходы каждого накопителя подключены к соответствующим входам регистра выдачиинформации через ключевой блок, управляемый логическим блоком, один из выходовкоторого подключен к управляющему входублока управления повторением кодовых р 5комбинаций, кроме того, логический блоксостоит из элемента запрета, элементаИЛИ, двух элементов ИЛИ-НЕ, первогоэлемента И, первый и второй входы которого объединены соответственно с, первым и вторым входами элемента запретаи первыми входами двух элементов ИЛИНЕ, к вторым объединенным входам которых подключен выход элемента ИЛИ,к входам которого подключены выходы35первого элемента И и элемента запрета,, а выход второго элемента ИЛИ-НЕ подключен к третьему входу первого элемента ИЛИ-НЕ, причемвходы элемента запрета являются входами логического блока, выходами которого являются выходыэлементов ИЛИ и ИЛИ-НЕ 3 .Однако известное устройство обладаетнизкой помехоустойчивостью из-за значительного уменьшения скорости переда 45чи в каналах низкого качества, обусловленного частыми переэацросами кодовыхблоков. Цель изобретения - повышение помехоустойчивости.Поставленная цель достигается тем, что устройство для,приема информации по двум параллельным каналам связи в системе передачи данных с решающей обрат,.ной связью, содержащее блок повышения достоверности в каждом канале связи и блок управления повторением кодовых комбинаций, при этом информационный 2выход каждого блока повышения достоверности подключен к входу соответствующего накопителя и к соответствукьщему входу сумматора по модулю два, а управляющий вход - к соответствующему входу логического блока, включенного на выходе сумматора по модулю два, при этом выходы каждого накопителя1подключены к соответствующим входам регистра: выдачи информации через ключевой блок, управляемый логическим блоком, один из выходов которого подключен к управляющему входу блока управления повторением кодовых комбинаций, кроме того, логический блок состоит из элемента запрета, элемента ИЛИ, двух элементов ИЛИ-НЕ и первого элемента И, первый и второй входы которого .объединены соответственно.с первым и вторым входами элемента запрета и первыми входами двух элементов ИЛИНЕ, к вторым объединенным входам которых подключен выход элемента ИЛИ, к входам которого подключены выходы первого элемента И и элемента запрета, а выход второго элемента ИЛИ-НЕ подключен х третьему входу первого элемента ИЛИ-НЕ, причем входы элемента запрета являются входами логического блока, выходами которого являются вы ходы элементов ИЛИ и ИЛИ-НЕ, введены коммутатор и последователью соединенные второй элемент И, второй сумматор по модулю два и третий накопитель, а также последовательно соединенные третий элемент И, третий сумматор по модулю два и четвертый накопитель, к второму входу которого, а также к второму входу третьего нахопителя подключены выходы блока управления повторением кодовых комбинаций, при этом вторые входы второго и третьего сумматоров по модулю два объединены соответственно с первым и вторым входами первого сумматора по модулю два, выход которого подключен к первым входам второго и третьего. элементов И, вторые входы которых являются входами стирания устройства, а выходы третьего и четвертого накопителей подключены соответственно к первому.и второму входам коммутатора, выходы которого подклю чены к входам первого и второго блоков повышения достоверности, причем третий и четвертый входы коммутатора являются информационными входами устройства.На чертеже представлена структурная электрическая схема предлагаемого уст- ройстВаа3 , 1008918 4Устройство содержит ксва 4 утатор 1; " По сигналу "Несравнениеф с выходов элеблоки 2 и 3 повышения. достоверности, ментов ИЛИ-НЕ 11 и ИЛИ-НЕ 12 напервый и второй накопители 4 и 5,пер- выходы ключевых блоков 14 и 15 постувый сумматор 6 цо. модулю два, логи- лают блокирующие сигналы, и информация .ческий блок 7, состоящий из элемента 8.поступившая с информационных выходовзапрете, элемента ИЛИ 9, первого эле- БПД 2 и 3, не переписывается в регистр,мента И 10, двух элементов ИЛИ-НЕ 11 16 выходной информации на вход и полуи 12, блокр 13 управления повторением чателю не поступает, Одновременно покодовых комбинаций, ключевые блоки 14 сигналу Несравнение" блок 13 управлеи 15, регистр 16 выдачи информации, 10 ння повторением кодовых комбийаций навторой и третий элементы ИЪ 7 и 18, входы третьего и четвертого накопителейвторой и третий сумматоры 19 и 20 . 21 и 22 выдает сигналы, по которымпо модулю два, третий и четвертый на- исправленные кодовые ксмбинации с иххопрели 21 и 22. выходов через коммутатор 1 поступают1 на входы БПД 2 и 3. Запрет перезаписиУстройство работает следующим обра информации нз первого и второго накопизсм. телей 4 и 5 поступит в ре гнстр, 16 выдачи ииВ Режифа приема двоичных символов формацинчерез ключевыеблоки 14 и 15,кодовой комбинации из каналов связи считывание информации в БПД 2 и 3 скоммутатор 1 обеспечивает прием и вы й третьего и четвертого накопителей 21 идачу двоичных сачаолов из каналов связи 22 через коммутатор 1 цо сигналам сна выходы блоков 2 и 3 повышения до-: блока 13 управления повторением кодо-.стоверности (БПД) и блокирует два дру- вых комбинаций происходит и тогда, когда гих "входа, соединенные соответственно одновременно на управляющих входахс выходами третьего и четвертого нако- рз БПД 2 и 3 появляются сигналы "Ошиб пителей 21 и 22, Двоичные сааволь ин- ка в кодовой комбинации", которые обьформапии с выходов БПД 2 и 3 поступа- единяются на первом элементе И 10 иют одновременно в первый и второй м-: через элемент ИЛИ 9 поступаютнавхокопители 4 и 5, на входы первого сумма- ды,блока 13 управления повторениемтора 6 по модулю два, где происходи . Зй кодовых комбинаций и входы элементовпоразрядное сравнение кодовых комбииа- ИЛИ-НЕ 11 и 12; Кодовые комбинации, ций, и на входы второго и третьего постуцившие из первого и второго накосумматоров 19 и 20 по модулю два пителей 4 и 5 в БПД 2 и 3, вновь деПараллельно двоичным свюволам кодовых кодируются. И если на управляющем выкомбинаций синфазно и синхронно на вхо- ходе хотя бы одного БПД 2 или 3 сиг. ды второго и третьего элементов И 17 и нал Ошибка в кодовой вжбинации отзюУ18 поступают последовательности сигна- сутствует, то информация из первого илилов условных стираний. Первый сумматор второго накопителя 4 илн 5 перепишется.6 по модулю два, второй элемент И 17, . в регистр 16 выдачи информации и повторой сумматор 19 по модулю два и. ступит на вход получателя. Во всех ос-первый сумматор 6 по модулю два, тре- тальных случаях на вход блока 13 уптий элемент И 18, третий сумматор 20 равления повторением кодовых комбинапо модулю два обеспечивают исправление . ций поступит повторно сигнал Несравошибок по критерию болыпинства два из нениеф или "Ошибка в кодовой комбинатрех,.используя совокупность двух па- ции". В этом случае с выхода блока 13раллельно поступающих одовыхкомбина- управления повторением кодовых комбицнй и последовательности сигналов ус-. наций ноступит запрос на повторную пеловных стираний. С выходов второго и редачу искаженной кодовой комбинациитретьего сумматоров 19 и 20 ио моду .. лю два исправленные кодовые комбина- . Если.при первом декодировании приции поступают соответственно Ь третий фй нимаемой кодовой комбинации отсутству- и четвертый накопители 21 и 22, Сигналет на управляющем выходе хотя бы. фНесравнениеф с выхода первого сумма- "одного БПД 2 и 3 сигнал Ошибка в ко тора 6 по модулю два проходит на вхо , . новой комбинации", то информубйя с выды блока 13 управления повторением ко-хода первого или второго накопителя 4 довых комбинаций и элементов ИЛИ-НЕили 5 перепишется .в регистр 16 выдачи 11 и 12 только тогда,. когда суправля- информации и поступит кполучателю. . ющих выходов БПД 2 и 3 не поступают В этом случае декодирйание исправлен- сигналы Ошибка в кодовой комбинации".ных кодовых комбинаДий, находящихсяИспользование предлагаемого устройства повышает помехоустойчивость, уве 5 100891 8 4 в первом и втором накопителях 4 и 5, личивает вероятность правильного приема не происходит и устройство готово к кодовых ксыбинаций эа счет исправле приему следующих кодовых комбинаций. ния ошибок с использованием сигналовусловных стираний, что приводит к увез личенню эффективной скорости передачиинформр ции.
СмотретьЗаявка
3353478, 13.11.1981
ВОЙСКОВАЯ ЧАСТЬ 25840
АФАНАСЬЕВ ФЕЛИКС ГЕРМАНОВИЧ, КРУПЕЦКИЙ АЛЕКСАНДР ФЕДОРОВИЧ
МПК / Метки
МПК: H04L 1/16
Метки: данных, двум, информации, каналам, обратной, параллельным, передачи, приема, решающей, связи, связью, системе
Опубликовано: 30.03.1983
Код ссылки
<a href="https://patents.su/5-1008918-ustrojjstvo-dlya-priema-informacii-po-dvum-parallelnym-kanalam-svyazi-v-sisteme-peredachi-dannykh-s-reshayushhejj-obratnojj-svyazyu.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для приема информации по двум параллельным каналам связи в системе передачи данных с решающей обратной связью</a>
Предыдущий патент: Устройство для анализа команд телеуправления
Следующий патент: Устройство тактовой синхронизации
Случайный патент: Система автоматического управления фрикционным сцеплением транспортной машины