Выходной узел тестера для контроля электронных блоков
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 945830
Авторы: Александров, Богородицкий, Духовской, Петухов, Попель, Шаромет
Текст
(51)М, Кд. С 01 Я 31 Л 8 с присоединением заявки,% веударстеавав комитет СССР ве делам взебретеннк в втерытвв(23) Приоритет Опубликовано 23 07, 82, Бюллетень27 Дата опубликования описания 23,07,82( 5 Й ) ВЫХОДНОЙ УЗЕЛ ТЕСТЕРА ДЛЯ КОНТРОЛЯ ЭЛЕКТРОННЫХБЛОКОВ 1Изобретение относится к контрольно-измерительной технике и может быть использовано при контроле электронных блоков.Известно устройство для контроля электронных схем, содержащее блок управления, коммутатор, аналоговые элементы памяти, элементы коммутации, цифроаналоговый преобразователь, формирователь входных сигналов 1 1.Недостатком этого устройства является низкая достоверность контроля из-за отсутствия предварительной калибровки входных уровней, используемых для контроля электронного блока.Наиболее близким к изобретению техническим решением является устройство для тестового контроля цифровых узлов цифровой вычислительной 20 машины, содержащее блок управления, включающий регистр управления и регистр теста, цифроаналоговый преоб" разователь, включающий блок опорных 2напряжений, дешифратор и переключатель, компаратор21.Недостатком известного устройства является низкое быстродействие, обусловленное тем, что калибровка входных напряжений происходит каждый раз при подаче нового контролируемого теста, при этом требуются значительные затраты времени на срабатывание цепи обратной связи формирователя для установления входного сигнала.Цель изобретения - повышение быстродействия устройства.Поставленная цель достигается тем, что в выходной узел тестера для контроля электронных блоков, содержащий блок памяти, блок управления, соединенный первым выходом через первый цифроаналоговый преобразователь с первым входом компаратора, введены второй цифроаналоговый преобразователь, масштабирующий преобразователь по цислу выводов электронного блока, коммутатор, первый и второй3 9458аналоговые элементы памяти, формиро-"ватель входных сигналов, первый ивторой элементы коммутации, причемпервый вход коммутатора соединенчерез второй цифроаналоговый преобра"зователь и блок памяти с вторым выходом блока управления, второй входс третьим выходом блока управления,первым и вторым выходами соответственно через первый и второй элемен оты аналоговой памяти - с первым ивторым входами формирователя входныхсигналов, третий вход которого соединен с четвертым выходом блока управления, выход - с входом первого 1 зэлемента коммутации, соединенноговторым входом с пятым выходом блокауправления, выходом - с входом контролируемого электронного блока и первым входом второго элемента коммутации, второй вход которого соединен с шестым выходом блока управления,выход через масштабирующий преобразователь с входом блока управления.На чертеже приведена блок-схемавыходного узла,Выходной узел содержит блок 1 фор.мирования входных сигналов, Формирователь 2 входных сигналов, первыйэлемент 3 коммутации, контролируемыйэлектронный блок 4, первый 5 и вто 30рой 6 аналоговые элементы памяти,второй элемент 7 коммутации, коммутатор 8, второй цифроаналоговыйпреобразователь 9, блок 10 управления, масштабирующий преобразователь з11, компаратор 12, первый цифроаналоговый преобразователь 13 и блокпамяти,Выходной узел тестера для контроляэлектронных блоков содержит блокуправления, соединенный первым выходом с первым входом формирователяуровней, вторым выходом с входом первого цифроаналогового преобразователя, соединенного выходом с первымвходом компаратора.Устройство работает в режимахкалибровки и формирования сигналов.В режиме калибровки, напримервысокого уровня, блок 10 управлениявключает формирователь 2 соответствующего блока 1 формирования сигналовв режим формирования на выводе контролируемого бгюка 4 сигнала высокого уровня, Одновременно блок управления замыкает элементы 3 и 7 навходе и соответственно на выходецифроаналогового преобразователя 13 устанавливает сигнал, соответствующий эталонному сигналу высокого, уровня и, управляя коммутатором 8, обеспечивает прохождение сигнала от преобразователя 9 через элемент памяти 5 на вход формирователя 2.Компаратор 12 сравнивает уровень сигнала на выводе контролируемого блока 4, приведенный с помощью преобразователя 11 к масштабу преобразователя 13 с эталонным сигналом и выдает результат сравнения в блок 10 управления, который включает блок 14 памяти в режим записи по установленному адресу, соответствующему данному выводу блока 4, состояния компаратора 12. Информация на выходе блока 14 памяти преобразуется в аналоговый сигнал, который через коммутатор 8 поступает на вход соответствующего аналогового элемента 5 памяти и далее поступает на вход высокого уров- уровня формирователя 2, с выхода ко" торого через элемент 3 коммутации поступает на вывод контролируемого блока 4.С вывода блока 4 через элемент 7 и преобразователь 11 Фактический уровень сигнала поступает на вход компаратора 12, где сравнивается с эталонным уровнем сигнала, поступающим с выхода преобразователя 13,Информация по установленному адресу в блоке 14 памяти с помощью компаратора 12 и блока 10 управления изменяется до тех пор, пока компаратор 12 не зафиксирует равенство фактического уровня сигнала на контролируемом выводе его эталонному значению.В режиме калибровки (сигнал низкого уровня) устройство работает аналогично. По окончании калибровки в соответствующих ячейках блока 4 памяти записаны цифровые эквиваленты эталонных уровней сигналов с учетом погрешностей цифроаналогового преобразователя 9, аналоговых элементов 5 памяти, формирователей 2 и элемента коммутации 3.Проведение калибровки обеспечи-вает автоматическую компенсацию погрешностей, обусловленных временным и температурным дрейфом параметров преобразователя 9, элементов 5 и 6, Формирователя 2 и элемента 3 за счет того, что входные уровни на блок 4 устанавливаются с учетом этих погрешностей.5 94В режиме формирования входных сиг" налов цифровая информация о величине входного уровня данного вывода по сигналу с блока 10 переписывается из соответствующей ячейки памяти блока 14 через преобразователь 9 и коммутатор 8 в элемент 5 аналоговой памяти, хранящий значение высокого уровня напряжения, и элемент 6 аналоговой памяти , хранящий значение низкого уровня напряжения по данному выводу блока 4.По сигналу с блока 10, поступающему на вход. формирователя 2 и определяющему, какой логический уровень необходимо сформировать на данном выводе, в данном тесте формирователь 2 пропускает на вход блока 4 уровень логического нуля с элемента 6 или уровень логической единицы с элемента 5.Таким образом, введение преобразователей, а также соответствующее выполнение блока формирования уровней позволяет производить калибровку однократно перед режимом контроля и формирования входных сигналов, а не при каждой очередной смене контролирующего теста, как в известном устройстве, что повышает быстродействие усуройства. 5830 6первым входом компаратора, о т л ич а ю щ и й с я тем, что,с цельюповышения быстродействия узла внего введены второй цифроаналоговыйпреобразователь, масштабирующийпреобразователь по числу выводовэлектронного блока, коммутатор,первый и второй аналоговый элементы .памяти, формирователь входных сигна лов, первый и второй элементы коммутации, причем первый вход коммутгора соединен через второй цифроаналоговый преобразователь и блок памяти с вторым выходом блока управле ния, второй вход - с третьим выходомблока управления, первым и вторьмвыходами соответственно через первыйи второй аналоговые элементы памятис первым и вторым входами формирова 2 о теля входных сигналов, третий входкоторого соединен с четвертым выходомблока управления, вцход - с входомпервого элемента коммутации, соединенного вторым входом с пятым выхо дом блока управления, выход - свходом контролируемого эталонногоблока и первым входом второго элемента коммутации, второй вход которогосоединен с шестым выходом блока упзо равления, выход через масштабирующийпреобразователь - с входом блокауправления.Формула изобретения Выходной узел тестера для контроля электронных блоков, содержащий блок памяти, 5 лок управления, соединенный первым выходом через первый цифроаналоговый преобразователь сИсточники информации,принятые во внимание при экспертизе 1.Патент США М 3622876,кл. 324-73, 1971. 2. Авторское свидетельство СССР Мф 618742, кл. 6 06 Г 11/04 1978
СмотретьЗаявка
2981700, 22.09.1980
ПРЕДПРИЯТИЕ ПЯ В-8495
АЛЕКСАНДРОВ ВЯЧЕСЛАВ НИКОЛАЕВИЧ, БОГОРОДИЦКИЙ ЛЕВ АЛЕКСАНДРОВИЧ, ДУХОВСКОЙ ЛЕОНИД ВАЛЕНТИНОВИЧ, ПЕТУХОВ АНДРЕЙ ЕВГЕНЬЕВИЧ, ПОПЕЛЬ ЛЕОНИД МИХАЙЛОВИЧ, ШАРОМЕТ ОЛЕГ НИКОЛАЕВИЧ
МПК / Метки
МПК: G01R 31/319
Метки: блоков, выходной, тестера, узел, электронных
Опубликовано: 23.07.1982
Код ссылки
<a href="https://patents.su/4-945830-vykhodnojj-uzel-testera-dlya-kontrolya-ehlektronnykh-blokov.html" target="_blank" rel="follow" title="База патентов СССР">Выходной узел тестера для контроля электронных блоков</a>
Предыдущий патент: Устройство для регистрации параметров двухполюсников
Следующий патент: Устройство для контроля интегральных операционных усилителей
Случайный патент: Способ получения высших моноолефинов