Устройство для регенерацииинформации b динамическихблоках памяти

Номер патента: 809388

Авторы: Колтыпин, Шацкий

ZIP архив

Текст

ОП ИСАНИНАИЗОБРЕТЕНИЯХ АВТОРСКОМУ СВИДИИЗЬСТВУ Сотоз СоветскикСоциалистическикРеслублик н 1809388(5 ). л. С 11 С 21/О( ВЬаударставиаИ камитет СССР в делам изобретений к аткрмтий.327.66 (088,8) Дата олубликования олмсаве 0303,81(54) УСТРОЙСТВО ДЛЯ РЕГЕНЕРАЦИИ ИНФОРМАЦИИ В ДИНАМИЧЕСКИХ БЛОКАХ ПАМЯТИ Изобретение относится к вычислительной технике и предназначено для использования в полупроводниковых запоминающих устройствах с динамическими блоками памяти, объединенными в группы.Известно устройство, обеспечивающее регенерацию информации в динамических блоках памяти, которое. использует свойство автоматической регенерации адресуемой строки в блоках памяти при любом обращении. Устройство содержит блок уптб равления, дешифратор, элементы памяти, элемент И, коммутатор и счетчик адреса, регенерация всей памяти запрещается до разряда емкости одного или нескольких элементов фиксации обращений, заряжают 1 шихся после обращений к соответствующим строкам 1".Известно устройство, более оптимально использующее указанное свойство за20 счет регенерации только тех строк, к которым не было обрашений, Это устройство дополнительно содержит элементы И и шифратор Недостатком обоих устройств является сложность аппаратурной реализации, связанная с использованием большого количества. элементов фиксации обращений.Наиболее близким из известных по технической сущности является устройство, которое отменяет очередную регенерацию, если в течение интервалаС: - " (Тхай+1 допустимый период хранения информации, Й - количество строк) перед запросом регенерации строки к ней было зафиксировано обращение. Оно содержит блок синхронизации, выходы которого подключены к счетному входу счетчика адресов строк, первому входу элемента фиксации обращений и первому входу элемента И, выходы счетчика подключены к первым информационным входам блока разрешения обращения и регенерации, ко вторым информационным входам которого подключены кодовые шины адреса, соответствующие выходы блока разрешения подключены к адресным входам блоков памяти, входам формирователей сигналов809388 выборки-регенерации,На чертеже изображено устройство,функциональная схема,Оно содержит блок 1 синхронизации,счетчик 2 адресов строк, блок 3 сравнения, адресные входы 4 накопителей 4,триггер 6 фиксации обращений, элементИ 7, первый элемент ИЛИ 8, формироваЗ 5 тель 9 сигнала регенерации, вторые элементы ИЛИ 10, дешифратор 11 выборкигрупп накопителей, формирователи 12сигнала вьборки-регенерации, входы 13выборки-регенерации накопителей 4, ко 4 О довая шина 14 адреса строк, кодовая шина 14 адреса группы накопителей, шина16 управления и управляюший выход 17устройства.Работа устройства осуществляется сле 45дующим образом.Устройство принимает иэ процессоразапросы обращений к памяти и посылаетв процессор квигирующие сигналы выполнения циклов регенерации,Блок 1 синхронизации с частотойизменяет состоя)(фРние счетчика 2 и одновременно с этимпроизводит гашение триггера 6 фиксацииобращений.При отсутствии запросов регенерации55 по шине 16 управления кодовая шина 14адреса строк подключена к адресным вхо;дам 4 накопителей 4. По запросам обращений из процессора и блоке 3 сравнения 3вь 6 арки-регенерации, второму входу элемента И и второму входу элемента фиксации обращений, выход которого подключен к третьему входу элемента И, а выход элемента И подключен к управляющему входу блока разрешения 3.Однако при управлении регенерацией с помощью как этого, так и ранее рассмотренных устройств, при каждом обращении к памяти необходимо подавать разрешающий сигнал выборки-регенерации, как и при регенерации, на входы выборки-регенерации, (СЕ или РАБ - в зависимости от типа микросхемы) всех блоков памяти в каждом разряде.При подаче этого. сигнала динамические блоки памяти переходят в активный режим работы и потребляемая ими мощность возрастает в 10 и более раз, Поэтому такая организация регенерации приводит к дополнительному расходу мощности для накопителей большой емкости, содержащих не - сколько групп блоков памяти. Каждая группа представляет собой полноразрядную часть накопителя, выбираемую при обращениях по другим входам выборкиблоков памяти ( С 5 или СА 5 - в зависимости ог типа микросхемы) с помощью дешифратора групп. Последовательная же регенерация групп невыгодна, так как обратно пропорционально их количеству уменьшается длительность и, что приводит к резкому снижению эффективности управления регенерацией с использованием обращений, и затраты времени на регенерацию при отсутствии зафиксированных обращений возрастают пропорционально количеству групп.Цель изобретения - снижение потребляемой мощности эа счет уменьшения числа сигналов выборки-регенерации. Поставленная цель достигается тем, что в устройство для регенерации информации в динамических блоках памяти,содержащее блок синхронизации, один из выходов которого подключен ко входу счетчика адресов строк и к первому входу триггера фиксации обращений, другой выход блока синхронизации соединен с первым входом элемента И, второй входкоторого соединен с нулевым выходом триггера фиксации обращений, третийвход элемента И подсоединен к первомувыходу блока сравнения, второй выход которого подключен ко второму входу триггера фиксации обращений, выход счетчика,адресов строк соединен с первым входом блока сравнения, второй вход которого подсоединен к кодовой шине адреса строк, выход элемента И соединен с 5 о 15 го 25 третьим входом блока сравнения, четвертый вход которого подключен к шине управления, третий выход блока сравнениясоединен с адресными входами накопителей, входы выборки-регенерации которых соединены с выходами формирователей сигнала выборки-регенерации, дешифратор выборки групп накопителей, входкоторого соединен с кодовой шиной адреса группы накопителей, четвертый выходблока сравнения соединен с одним извходов формирователей сигнала выборкирегенерации, введены элементы ИЛИ иформирователь сигнала регенерации, входкоторого соединен с выходом первогоэлемента ИЛИ, один из входов первогоэлемента ИЛИ подключен к единичномувыходу триггера фиксации обращений, другой вход первого элемента ИЛИ соединенс выходом элемента И и управляющимвыходом устройства, выход формирователясигнала регенерации подключен к первымвходам вторых элементов ИЛИ, вторыевходы которых соединены с выходами де -шифратора выборки групп, накопителей,выходы вторых элементов ИЛИ подключенык другим входам формирователей сигналасравнивается код на шинах 14 с содержимым счетчика 2 и при их совпадении вырабатывается сигнал установки в "1 триггера 6 фиксации обращений, который по способу организации логических связей является Й 5 -триггером,По запросу обращения, с задержкой на установление кода адреса на адресных входах 4 накопителей 5, блок 3 сравнения вырабатывает синхросигнвл для формирователей 12 выборки-регенерации, В соответствии с кодом адреса группы, поступающим по шинам 15 на входы дешифратора 11, выбранный формирователь 12 для соответствующей группы накопителей 5. Выходы дешифрвтора 11 прн обращениях могут управлять также выборкой группы по другим входам выборки накопителей 5.20По фронту установки в "1" триггера 6, т,е. при первом совпадении кода на шинах 14 с содержимым счетчика 2 после очередного гашения триггера 6 производится запуск формирователя 9, вход которого через первый элемент ИЛИ 8 подключен к выходу триггера 6, Выходной сигнал формирователя 9 через вторые элементы ИЛИ 10 подается на входы всех формирователей 12 выборки-регенерации. При поступлении синхросигнала разрешения на входы этих формирователей они вырабатывают сигналы выборки-регенерации, выполняя регенерацию выбранной строки во всех накопителях 5. При последующих совпадениях кода нв шинах 14 и содержимого счетчика 2 или при их несовпадении формирователь 9 не запускается из-за отсутствия требуемого для запуска перепада уровней напряжения нв его входе. 5 .809388 Ьмента ИЛИ 8 приводит к запуску формирователя 9 сигнала регенерации, тем самым обеспечивается подача сигналов выборки-егенерации на входы 13 всехгрупп накопителей 5.Регенерация отменяется, если триггер 6 зафиксировал хотя бы одно обращение к регенерируемой строке, или задер-.живается на время окончания цикла об 30 ращения при наложении на него запросарегенерации, т.е. до появления сигналанезанятости памяти. -В соответствии с изложенным принципом функционирования в течение периода. вырабатывает сигнал выбоРки Регенерации 1 З регенерации по каждому адресу строки впредложенном устройстве сигнал выборкирегенерации лишь однажды подается одновременно на все накопители, в то время как в прототипе - при каждом обращении. Таким образом, в предложенномустройстве при каждом обращении к памяти, кроме обращений с первым, в течение каждого интервала фиксации -тхяйм фсовпадением кода адреса строки с адресом строки, подлежащей регенерации,потребляемая мощность уменьшается почти в л раз, где о - число групп накопителей. Величина этого уменьшения особенно значительна при большой частотеобращений, в результате значительноуменьшается максимальная потребляемаядинамической памятью мощность, Так,дляпамяти, построенной на БИС К 565 РУЗ,при п =8 и частоте обращений 0,5 мГцпотребляемая мощность по сравнению спрототипом уменьшается примерно в 3раза, Это позволяет использовать источник питания меньшей мощности и упростить систему теплоотвода конструктивовпамяти.45 50 В конце каждого интервала состояния счетчика 2 блок 1 синхронизации вырабатывает сигнал занроса периодической регенерации, поступающей ня вход элемента И 7. При совпадении этого сигнала с уровнем логической 1", поступающим с нулевого выхода триггера 6 при отсутствии зафиксированных обращений, и с сигналом незанятости, поступающим с выхода блока 3 сравнения, на выходе элемента И 7 появляется сигнал логической 1, который подается ня управляющий вход блока 3 сравнения и на вход элемента ИЛИ 8, При этом на выход блока 3 сравнения переключается содержимое счетчика 2, в затем вырабатывается синхросигнал выборки-регенерации. Перепад уровней напряжения на выходе элеФормула изобретения Устройство для регенерации информации в динамических блоках памяти, содержащее блок синхронизации, один из высо дов которого подключен ко входу счетчика адресов строк и к первому входу триггера фиксации обращений, другой выход блока синхронизации соединен с первым входом элемента И, второй вход которого соединен с нулевым выходом триггера фиксации обращений, третий вход элемента И подсоединен к первому выходу блока сравнения, второй .выход которого подключен ко второму входу триггера фиксации обращений, выход счетчика адресов строк соединен с первым входом бло17 ОароцфефоР Ф Уь. вре//аесора Составитель А, ВоронинРедактор А, Власенко Техред Н,Власенко Корректор Е. Рошко Заказ 441/69 Тираж 656 Подписное ВНИИПИ Государственного ксмитета СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб., д. 4/5филиал ППП Патент, г. Ужгород, ул. Проектная, 4 7 8003 ка сравнения, второй вход которого подсо-. единен к кодовой шине адреса строк, выход элемента И соединен с третьим входом блока сравнения, четвертый вход которого подключен .к шине управления,третий выход блока сравнения соединен с адресными входами групп накопителей, входы выборки-регенерации которых соединены с выходами фсрмнрователей сигнала выборки-регенерации, дешифратор выборки 1 а групп накопителей, вход которого соединен с кодовой шиной адреса группы накопителей, четвертый выход блока сравнения соединен с одними из входов формирователей сигнала выборки-регенерации, о т л и ч а з ю щ е е с я тем, что с целью снижения потребляемой мощности за счет уменьшения числа сигналов выборки-регенерации, в него введены элементы ИЛИ и формирователь сигнала регенерации, вход которо а го соединен с выходом первого элемента ИЛИ, один из входов первого элемента 88 8ИЛИ подключен к единичному выходу триггера фиксации обращений, другой вход первого элемента ИЛИ соединен с выходомэлемента И н управляющим выходом устройства, выход формирователя сигнала регенерации подключен к первым входамвторых элементов ИЛИ, вторые входы которых соединены. с выходами дешнфрвторавыборки групп накопителей, выходы вторых элементов ИЛИ подключены к другимвходам формирователей сигнала выборкирегенерации,Источники информации,принятые во внимание при экспертизе 1. Авторское свидетельство СССР М 637863, кл, С, 11 С 7/00, 2,02, 79,2. Авторское свидетельство СССР йо 514346, кл. С, 11 С 21/00, опублик. 1976. 3. Патент США М 3760379,кл, 340-17 3 Р, опублик, 197 3 ( пр ототнп),

Смотреть

Заявка

2778171, 11.06.1979

ПРЕДПРИЯТИЕ ПЯ Г-4128

КОЛТЫПИН ИГОРЬ СЕРГЕЕВИЧ, ШАЦКИЙ МИХАИЛ ВЯЧЕСЛАВОВИЧ

МПК / Метки

МПК: G11C 21/00

Метки: динамическихблоках, памяти, регенерацииинформации

Опубликовано: 28.02.1981

Код ссылки

<a href="https://patents.su/4-809388-ustrojjstvo-dlya-regeneraciiinformacii-b-dinamicheskikhblokakh-pamyati.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для регенерацииинформации b динамическихблоках памяти</a>

Похожие патенты