Преобразователь временных интервалов вцшш-

Номер патента: 262959

Авторы: Ломаш, Сапрыкин

ZIP архив

Текст

262959 ОПИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ сею Севвтеиив бвцивпивичйкий РвопубпииЗависимое от авт. свидетельств Кл. 21 ат 36/2 аявлено 24.711.1968 ( 1260069/2присоединением заявки М Комитет по делам изобретений и аткрыти при Совете Миииотров СССРМГЭИК Н риоритетпубликовано 04.11.1970. Бюллетень М ДК 621.394.142(088.8 Дата опубликования описания ЗХ 1.197 Автор и обре П Сапрыки ОИЧНОГО КОДА тригге- отсчежки б,кас и ходами геров 1 ем И иной 10Выход иной 11 х шин искретслучае чьности нейшей пульсы = 11 сч.и и мп уль- посредю зерж ряемойченногооповымвыходесигнал орционачьного изб ла времени, огран в) со входа 13 и с 14 пм пульсам и на ует управляющийИзобретение относится к радиотехнике и,может быть использовано в электронных установках (счетчиках), предназначенных для преобразования временных интервалов в числа двоичного кода, в частности для преобразования информации о дальности, получаемой от радиолокационных станций.Известен преобразователь временньх интервалов в числа двоичного кода, содержащий триггеры, вентили, линию задержки, электрон ный счетчик грубого отсчета. С выхода такого преобразователя нельзя снять единое двоичное число с уменьшенной вдвое дискретностью отсчета дальности.С целью получения единых чисел двоичного 15 кода с уменьшенной вдвое дискретностью отсчета,при пониженной частоте следования счетных импульсов, в предлагаемом преобразователе в состав младшего разряда включен дополнительный каскад на логических элемен тах И и ИЛИ, соединенный по цепям управления с выходами четырех плеч счетных триггеров равного быстродействия. Один из триггеров одновременно выполняет функцию пересчета сдвинутых по фазе на 180 счетных 25 импульсов и служит в качестве второго разряда преобразователя.На фиг. 1 предстазлена функциональная схема преобразователя; на фнг. 2 показаны эпюры напряжений в различных точках схемы. З 0 Преооразователь содержит счетныеры 1 и 2 (электронный счетчик грубогота), два вентиля 3 и 4, линию задертриггер б управления и дополнительнькад на логических схемах И 7ИЛИ 9.Оба входа схем И соединены с выпопарно противоположных плеч триги 2 равного быстродействия. Выходы схчерез схему ИЛИ соединены с шмладшего разряда преобразователя,правого плеча триггера 2 соединен с шего второго разряда, Снимаемое с этдвоичное число с уменьшенной вдвое дпостыл отсчета дальности в частномможет быть передано к фиксатору да,арифметического устройства для дальматематической обработки.Поступающие на,вход 12 счетные им(гсч, - частота следования счетныхсов) подводятся ко выду вентиля 3 нественно и ко входу вентиля 4 через линдержки 5. Последняя осуществляет их зку на т = 0,5 т (эпюр а б) .В течение пропдальности интервастартовым (эпюра(эпюра д), отпирающий вентили 8 и 4. В схемах преобразователей дальности повышенной точности, как правило, стартовый импульс синхронизируется счетными импульсами. Поэтому их взаимное расположение:во времени не может оыть случайным и устанавливается любым при согласовании рассматриваемого устройства с импульсным дальномером.Через открытые вентили 8 и 4 проходят две последовательности Одвинутых по фазе на 180 импульсов (эпюры е и ж) . Количество импульсов в каждой по ледовательности определяется длительностью управляющего сигнала с выхода триггера б.В исходном состоянии счетные триггеры 1 и 2 должны иметь на выходах левьх (заштрихованных) плеч относительно высокий потенциал. Цепь сброса триггеров может быть обычной.Так как на входы схем И 7 и 8 подаются погарно разнополярпые сигналы (эпюры з, и, к и л), то в исхсдном состоянии на их выходах, а следовательно, и на выходе схемы ИЛИ 9 сигнала не будет. Не будет также сигнала и на выходе правого плеча счетного триггера 2. Такое состояние преобразователя Оудет соответствовать записи в нем двоичного числа 00,Приходящий первым с выхода вентиля 8 на счетный вход триггера 1 импульс опрокидывае 1 его. Б результате этого на выходе схемы :И 7, а следовательно, и на выходе схемы ИЛИ 9, т. е. Иа шине 10 младшего разряда появляюгся потенциальные импульсы (эпюры ,я, н), Так как с гетпьш триггер 2 остается пока в исходном состоянии, то в счетчике преобразователя окажется зафиксированным двоичное число 01.Вслед за первым импульсом с выхода вентиля 8 появляется этот ке, но задержачный на 0,5 т импульс на выходе вентиля 4, Поступая на счетный вход триггера 2, Он Опрокидывае 1 его. Прп этом обе схемы И 7 и 8 окажутся вновь запертьип. В результате в счегчике преооразователя окажется зафиксированным двоичное число 1%.Второй незадерканный счетный импульс Опрокинет в исходное сос гояние трштер 1. Теперь окажется открытой схема И в ;гпора о), что будет соответствовать записи в счетчике преобразователя двоичного числа 11,Этот же, но задержанный импульс, через 0,5 т опрокинет счетный триггер 2, Счетчик 4преобразователя повышенной точности окажется в исходном состоянии, соответствующем записи в нем двоичного числа 00.В дальнейшем преобразователь работает 5 аналогично. С,приходом каждого вгорого задержанного импульса на счетный .вход триггера 2 с его выхода будет сниматься единица переноса в старший разряд счетчика.К моменту прихода в триггер управления б 10 стоп-импульса в счетчике преобразователяокажется зафиксированным число Л. Этому числу будет соответствовать временной интер- вал 15lгде М =с/4 Рс .и, с - скорость распростране.ния электромагнитной энергии, Затем это число передается в фиксатор дальности арифметического устройства.20 Из принципа работы предлагаемого устройства следует, что жесгкие требования к инерционности схем И 7 и 8 и ИЛИ 9 не предъявляются, поскольку съем числа в фиксаторе дальности производится обычно за более 25 длительный промежуток времени, чем периодследований т счетных импульсов. Четкость фиксации младшего разряда в процессе подсчета удвоенного количества счетных импульсов высокой частоты хотя и может быть до стигнутя, но в принципе не требуется, так какона не влияет иа точность результата, которая автоматически восстановится после остановки счетчика. Предмет изобретения Преооразователь врем ечных интервалов вчисла двоичного кода с повышенной точностьюизмерения дальности, содержащий счетные40 тригеры, вентили, триггер управления, и линию задержки, отличающийсч тем, что, с целью получения единых чисел двоичного кода суменьшенной вдвое дискретностью отсчета припониженной частоте следования счетных им 45 пульсоь, в состав младшего разряда включендополнительный каскад на логичеокпх элементах И и ИЛИ, соединенный по цегям управления с выходами четырех плеч указанныхсчетных триггеров равного быстродействия,50 один из которых одновременно выполняетфункцию пересчета сдвинутых по фазе на 180"счетных импульсов и служит в качестве второго р азряда преобразователя, 262959, 3, Орловская Тсхред Л. Л. Камышиикова Корректор С. М. Сига Рсдакт Заказ 132818 Тираж 500 Г 1 одпи с ноЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССМосква 5 К, Раушская наб., д, 4/5 Типография, пр. Сапунова,

Смотреть

Заявка

1260069

В. К. Ломаш, Ю. П. Сапрыкин

МПК / Метки

МПК: G04F 10/04

Метки: временных, вцшш, интервалов

Опубликовано: 01.01.1970

Код ссылки

<a href="https://patents.su/4-262959-preobrazovatel-vremennykh-intervalov-vcshsh.html" target="_blank" rel="follow" title="База патентов СССР">Преобразователь временных интервалов вцшш-</a>

Похожие патенты