Устройство для отображения информации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СООЗ СОЮТСНИХСОЩИАЛИСТИЧЕСКИХРЕСПУБЛИКС 06 Р 3/15 ПИСАНИЕ ИЗОБРЕТЕНИЯ АВТОРСКОМУ СВИ ЛЬСТВУ Вюл, Р 18 а, В. П. Опок М, А.1.коиьн 11(088 цессорные с К 1, с. 61 ства и с(54) . УСТРОЙ ИНФОРМАЦИИ (57) Изобре ке и вычисл быть исполь вода микроЭ но-циФровой ТВО ДЛЯ ОТОБРАЖЕНИЯ ение относится к а тельной технике и овано в устройства М для отображения и граФической инФо томатиожет ы- авитОСУДАРСТНЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯПРИ ГКНТ СССР(ЭЛТ), Цель изобретения - повышениебыстродействия устройства, Устройствосодержит блок 1 оперативной памяти,блок 2 управления памятью, блок 3управления, блок 4 сопряжения, синхрогенсратор 5, буферный регистр 6, мультиплексор 7, счетчик 3, сдвиговый регистр 9, блок 10 буФерной памяти,блок 11 управления буФерной памятьюс соответствующими связями. Введениеблоков 10 и 11 позволяет распараллелить запись и считывание изображенияи повысить быстродействие устройствапри отображении динамической инйормации. 1 з.п.Ф-лы, 2 ил.Изобретение относится к автоматике и вычислительной технике и можетбыть. использовано в устройствах вывода мвкроЭВИ для отображения алйавитно-цифровой и графической йнформа. ции на экране электронно-лучевой трубки (ЭЛТ).Цель изобретения - повышение быстродействия,устройства. 1 ОНа Фиг. 1 приведена блок-схемаустройства для отображения инАормации;на фиг. 2 - структурные схемы блокауправления буферной памятью и блокабуферной памяти. 15. Устройство для отображения инАормации содержит блок 1 оперативнойпамяти, блок 2 управления памятью,блок .3 управления, блок 4 сопряжения,.синхрогенератор 5, буйерный регистр 6,2 Омультиплексор 7, счетчик 8, сдвиговый регистр 9, блок 10 буАерной памяти и блок 11 управления буАеркой памятью.Позициями 12-17 обозначены входыи выходы устройства.Блок 10 буферной памяти состоитиз первого 18, второго 19, третьего20 и четвертого 21 регистров.Блок 11 управления буферной памятью 30содержит первый элемент И 22, первый23, второй 24 и третий 25 элементы-НЕ, первый 26, второй 27, третий 28и четвертый 29. триггеры, второй 30,третий 31, четвертый 32 и пятый 33элементы И,Устройство работает следующим об. разом.При включении устройства на третьем выходе синхрогенератора 5 Форщруется сигнал, устанавливающий на вы"ходах счетчика 8 адрес первого считываемого из блока 1 на экран ЭЛТ байта инАормации, а на выходах блока 11состояние незаполненного информацией 45блока 10. Сигнал "Запрос" на первом. выходе блока 11, возникающий в резуль".тате незаполненного состояния млад шей ячейки (регистра 18) блока .10,принимается для обслуживания блоком 2.На втором выходе блока 3 и третьем50выходе блока 2 формируются сигналы"Разрешение", которые переключаютмультиплексор 7 на передачу содержимого счетчика 8 на группу адресныхвходов блока 1. Байт информации нзблока 1 пересылается в младшую ячейкублока 10, а содержимое счетчика 8 сигналом с первого выхода блока 2 увеличивается на единицу. Сигналами нагруппе выходов блока 11 принятый вмладшую ячейку блока 10 байт пересылается в старшую незаполненную ячей"ку блока 10 (в данном случае в регистр 21). На первом выходе блока 11последовательно Аормируются сигналы"Запрос", по которым аналогично происходит дальнейшее заполнение информацией блока 10,По сигналам на втором и четвертомвыходах синхрогенератора 5 производится перезапись содержимого старшегобайта блока 10 в сдвиговый регистр 9.На группе выходов блока 11 Формируются управляющие сигналы, обеспечивающиепобайтный сдвиг содержимого блока 1 Оот младшей ячейки к старшей с одновременным освобождением младшей ячейки Синхроимпульсами, поступающими.н. ход сдвигового регистра 9 с первого ыхода синхрогенератора 5, производится побитный вывод записанного .в регистр 9 байта информации на выход12.устройства для регенерации иэображения. Иа первом выходе блока 11 формируется сигнал "Запрос", по которомув случае отсутствия запроса от процессора производится заполнение ин"Аормацией освободившейся ячейки блока 10. Если же на группе входов блока 3 присутствует. запрос на обращениек блоку 1 со стороны процессора, тосигналами с выходов блоков 2 и 3 мультиплексор 7 переключается .на передачуинформации с группы адресных входов14 устройства на группу адресных входов блока 1, а через группу входов 13или группу выходов 17 производится за-,пись нли считивание информациииз блока 1,В это время сигнал "Запрос" от бло.ка 11 не обслуживаетса сдвиговый регистр 9 заполняется информацией изячеек блока 10. После снятия запросана обращение к блоку 1 со стороныпроцессора обслуживаются запросы состороны блока 11 и производится дозаполнение блока 10 информацией по описанной. схеме.Если блок 10 пуст, а запрос со стороны процессора присутствует, то навтором выходе блока 11 Форю 1 руетсясигнал, который через блок 3 и блок4 на один тактработы устройстваблоки-,рует сигнал "Готовность" на управляющем выходе 16 устройства. В это время происходит заполнение младшей ячей"ки блока 10 и блокировка сигнала "Го 5 164953товность" снимается. Поскольку про-цессор обращается к блоку 1 не чащеодного раза в 7-8 машинных тактовработы (в среднем), блок 10 всегдаимеет несколько резервных байтов информации для выдачи на экран ЭЛТ повыходу 12 устройства.В случае одновременного Формирования на входах блока 3 сигналов запросов от блока 11 и от процессора (черезгруппу входов 17 устройства и блок 4),высщим приоритетом обладает запрос отпроцессора (при непустом блоке 10),Таким образом, устройство обеспечивает доступ к ОЗУ со стороны процессора (через группы входов и выходов устройства) в режиме прямого ходалуча развертки изображения на экранеЭЛТ, т.е. происходит распараллеливание процессов выдачи информации наэкран ЭЛТ и работы процессора с ОЗУ,что позволяет на 20-407 повыситьбыстродействие устройства для отображения динамической информации,25формула изобретения1. Устройство для отображения информации, содержащее блок оперативной памяти, блок управления памятью,блок управления, блок сопряжения,буферный регистр, мультиплексор, .счетчик, сдвиговый регистр и синхрогенератор, первый и второй выходы которого подключены соответственно ктактовому входу и входу записи сдвигового регистра, вькод которого является видеовыходом устройства, третийвыход синхрогеиератора соединен с входом сброса счетчика, группе выходов 4 Окоторого соединена с информационнымивходами первой группы мультиплексора,а счетный вход счетчика " с первымвыходом блока.управления памятью,управляющие входы группы которогоподключены к выходам группы блокауправления, а выходы группы - к управляющим входам блока оперативной памяти, информационные входы которогоявляются информационным входом усеройства, второй и третий выходы блока управления памятью соединены соот"ветственно с входом записи буфернсгорегистра и первым управляющим входомьтиплексора, информационные входывторой группы которого соединены с ин.ормациониыми входами группы блокасопряжения и являются адресным входом0 6устройства, выходы мультиплексора соединены с адресными входами блока оперативной памяти, выходы которого подключены к информационньм входам буферного регистра, выходы которого являются информационным выходом устройства, управляющими входом и выходом которого являются соответственно уп" равляющие входы группы и выход блока сопряжения, выходы группы и вход сигнала запрета которого соединены соответственно с информационными входами группы и первым выходом блока управления, второй выход которого подключен к второму управляющему входу мультиллексора, о т л и ч а ю щ е е с я тем, что, с целью повьппения быстро- . действия устройства, оно содержит блок буферной памяти и блок управления буферной памятью, входы сброса управления считыванием и стробирования которого соединены соответственно с третьим, четвертым и пятым выходами синхрогенератора, а первый и второй выходы - соответственно с входами запроса и сигнала запрета блоха управления, второй выход которого нодключен к входу управления записью блока управления буферной памятью, выходы группы которого соединены с входами записи блока буферной памяти, информационные входы которого соединены с выходами блока оперативной памяти, а выходь - с информационными входами сдвигового регистра.2, Устройство по п. 1, о т л.ич а ю щ е е с я тем, что, блок управления буферной памятью содержит первый, второй, третий, четвертый и пятый элементы И, перай, второй, третий и четвертый триггеры, первый, второй и третий элементы К-НЕ, первые входы второго, третьего, четвертого и пятого элементов И являются входом сброса блока, входом управления считыванием которого является второй вход пятого элемента И, выход которого соединен с входом сброса четвертого триггера, выход которо го соединен с первыми входами первого элемента И и третьего элемента1 И-ПЕ, второй вход которого подключен к прямомувыходу третьего триггера, а выход - к установочному входу чеч вертого триггера и второму входу чет вертого элемента И, выход которого соединен с входам сброса третьего триггера, нуяьюй выход которого соеди1649530 иг,7 Составитель В, 11 уваловРедактор Л. Пчолинская Техред Л, Олийнык Корректор Н. Ревс Подписи Тиражомитета ак н ГКНТ ССС иэобретениям и открыти 5, Раушская наб., д. 4/ КИПИ ственно 11303 суд кв и101 Р оизводственно-издательский комбинат Патент , г.ужгород, ул, Гагарина,1 нен с вторым входом третьего элемента И-НЕ, а инверсный выход - с вторымвходом первого элемента И и первымвходом второго элемента И-НЕ, выходкоторого подключен к установочномуВходу третьего триггера и второмувходу третьего элемента И, выход которого соединен с входом сброса второго триггера, прямой выход которого 10подключен к второму входу второгоэлемента И-НЕ, а инверсный выход -к третьему входу первого элемента Ии первому входу первого элемента И-НГ,выход которого соединен с установочным входом второго триггера и вторым входом второго элемента И, выход которого подключен к входу сброса первоготриггера, прямой выход которого соединен с вторым входом первого элементаИ-НЕ, а инверсный выход - с четвертымвходом первого элемента И и являетсяпервым выходом блока, вторым выходомкоторого является выход первого элемента И, пятый вход которого являетсявходом стробирования блока, входомуправления записью которого являетсяустановочный вход первого триггера,который и выходы первого, второгои третьего элементов И-НЕ являютсявыходами группы блока.
СмотретьЗаявка
4668222, 26.12.1988
ПРЕДПРИЯТИЕ ПЯ В-8751
КУРЗА ВЛАДИМИР ИВАНОВИЧ, ОПОКА ВЛАДИМИР ПЕТРОВИЧ, САМОКИШ СЕРГЕЙ ВЛАДИМИРОВИЧ, ШКОЛЬНИК МИХАИЛ АБРАМОВИЧ
МПК / Метки
МПК: G06F 3/153
Метки: информации, отображения
Опубликовано: 15.05.1991
Код ссылки
<a href="https://patents.su/4-1649530-ustrojjstvo-dlya-otobrazheniya-informacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для отображения информации</a>
Предыдущий патент: Устройство для ввода информации
Следующий патент: Устройство поиска числа
Случайный патент: Потокочувствительная магнитная головка