Блок считывания для запоминающего устройства
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 959155
Автор: Савельев
Текст
(51) М, Кл.3 б 11 С 700 Государственный комнтет СССР Опубликовано 15.09.82, Бюллетень34йо делам нзобретеннй н открытийДата опубликования описания 25.09.82. Савель осковский,ордена Трудового К екстильный институт им. А. Н 71) Заявитель ИНАЮЩЕГО ЛОК СЧИТЫВАНИЯ Д,ЛЯ ЗАПУСТРОИСТВА искриминатор ния или к эле а тного с ыш ап Изобретение относится к вычислительной технике и предназначено для использования в цифровых вычислительных машинах.Известен блок считывания для запоминающего устройства, содержащий предва рительный усилитель воспроизведения и усилитель воспроизведения. Для повышения надежности предварительный усилитель воспроизведения и усилитель воспроизведения соединены с амплитудным селектором и дискриминатором 1.Однако введение стробирования и дискриминации сигнала чтения не обеспечивает высокую надежность этого блока считывания, так как эффективность стробирования и дискриминации ограничена использовани ем только жесткого стробирования и постоянным уровнем дискриминации.Наиболее близким техническим решением к данному изобретению является блок считывания для запоминающего устройства, содержащий входной каскад, являющийся входным каскадом блока, соединенный с входами линейных предварительных усилителей воспроизведения, другие входы которых подключены к источнику стробирующих импульсов, а выходы через ды - к усилителям воспроизведе ментам формирования станд р игнала 121.Недостатком известного блока является точто в нем отсутствуют схемные решения, позволяющие верировать уровень дискриминации сигнала чтения в зависимости от изменения условий считывания, а также то, что в нем не предусмотрено плавающее стробирование сигнала чтения.Целью изобретения является пов ение надежности блока считывания для 3 оминающего устройства.Поставленная цель достигается тем, что в блок считывания для запоминающего устройства, содержащий корреляторы, первые входы которых являются входами блока считывания, а выходы подключены к первым входам предварительных усилителей воспроизведения, выходы предварительных усилителей воспроизведения соединены с первыми входами усилителей воспроизведения, выходы которых подключены к входам числового регистра, а вторые входы - к выходу дискриминатора, первый и второй выходы тактового генератора подключены соот5 О формула изобретения зветственно к входам формирователей записи и считывания сигналов, выходы которых соединены с входами эталонных элементов памяти, введены три дополнительных коррелятора, сумматор и дополнительный предварительный усилитель воспроизведения, выход которого подключен к вторым входам предварительных усилителей воспроизведения, а вход - к первому входу сумматора и к выходу первого дополнительного коррелятора, первый и второй входы которого соединены с выходом одного из эталонных элементов памяти, с вторыми входами корреляторов и с первым входом второго дополнительного коррелятора, второй вход которого подключен к выходу другого эталонного элемента памяти и к входам третьего дополнительного коррелятора, причем вь 1- ходы второго и третьего дополнительных корреляторов соединены соответственно с вторым и третьим входами сумматора, выход которого подключен к выходу дискриминатора. На чертеже представлена структурная схема блока считывания для запоминающего устройства. Устройство содержит коррелятор 1, первые входы которых являются входами устройства, вторые входы коррелятора 2 подключены к выходу одного из эталонных элементов памяти 3, к входам первого дополнительного коррелятора 4 и к первому входу второго дополнительного коррелятора 5, второй вход которого подключен к входам третьего дополнительного коррелятора 6 и к выходу другого эталонного элемента памяти 7, Вход эталонного элемента памяти 7 соединен с входом эталонного элемента памяти 3 и с выходом формирователя считывания сигналов 8, вход которого подключен к первому выходу тактового генератора 9, второй выход которого подсоединен к входу формирователя записи сигналов 10. Выход формирователя записи 10 подключен к первым входам эталонных элементов памяти 3 и 7. Выход первого дополнительного коррелятора 4 подключен к входу дополнительного предварительного усилителя воспроизведения 11 и к первому входу сумматора 2, второй и, третий входы которого подключены соответственно к выходу второго и третьего дополнительных корреляторов 5 и 6, а выход - к входу дискриминатора 13, выход которого подключен к вторым входам усилителей воспроизведения 14. Выходы усилителей воспроизведения 14 подключены к входам числового регистра 15, а входы - к выходам предварительных усилителей воспроизведения 16, первые входы которых подключены к выходам корреляторов 2. Вторые входы предварительных усилителей 16 подсоединены к выходу дополнительного усилителя воспроизведения 11,5 1 о 5 го 25 зо 35 4 О 45 Устройство работает следующим образом, При считывании с выхода тактового генератора 9 поступает сигнал на вход формирователя считывания сигналов 8, Одновременно происходит считывание сигналов накопителя, которые поступают на первые входы корреляторов 2, на вторые входы которых приходит сигнал с выхода эталонного элемента памяти 3, С этого же выхода поступает сигнал на первый и второй входы первого дополнительного коррелятора 4 и на один из входов второго коррелятора 5, на другой вход которого подается сигнал с выхода эталонного элемента памяти 7. С выхода эталонного элемента памяти 7 сигнал поступает на первый и второй входы третьего дополнительного. коррелятора 6. За счет этого при считывании на выходах корреляторов 2 формируются информационные сигналы чтения, которые поступают на первые входы предварительных усилителей воспроизведения 16. На первом, втором и третьем дополнительных корреляторах 4, 5 и 6 соответственно формируются корреляционные сигналы первого эталонного элемента памяти 3, первого и второго элементов памяти 3 и 7 и второго эталонного элемента памяти 7. Эти корреляционные сигналы поступают на соответствующие входы сумматора 12, с выхода которого суммарный сигнал подается на вход дискриминатора 13. На дискриминаторе 13 формируется уровень дискриминации, который зависит от формы сигналов чтения и от условий считывания. Сформированный уровень дискрими. нации подается на вторые входы усилителеи воспроизведения 14, на первые входы которых поступают сигналы с выходов предваривательных усилителей воспроизведения 16. За счет того, что на входы предварительных усилителей воспроизведения подаются импульсы строба с выхода дополнительного предварительного усилителя воспроизведения 11, которые представляют собой сигнал авто- корреляции первого эталонного элемента памяти 3, обеспечивается оптимальное время стробирования. Сигналы чтения с усилителей воспроизведения 14 подаются на входы числового регистра 15.Предлагаемый блок считывания для запоминающего устройства для достижения повышенной надежности не требует дублирования схем или отдельных блоков в ЗУ,Годовой экономический эффект от внедрения изобретения составляет 18944 р. Блок считывания для запоминающего устройства, содержащий корреляторы, первые входы которых являются входами блока считывания, а выходы подключены к первым входам предварительных усилителей воспроизведения, выходы предварительных уси959155 Составитель АТехред А. БойкТираж 622осударственногоам изобретенийва, Ж - 35, Раушатент, г, Ужгоро Савельев Редактор О. Персиянцева Зак аз 6801/69 ВНИИПИ Г по дел 113035, Моск Филиал ППП ПКорректор НПодписноеСССРйд. 4/5роектная, 4 орол ь митета открыт кая набул. П лителей воспроизведения соединены с первыми входами усилителей воспроизведения, выходы которых подключены к входам числового регистра, а вторые входы - к выходу дискриминатора, первый и второй выходы тактового генератора подключены соответственно к входам формирователей записи и считывания сигналов, выходы которых соединены с входами эталонных элементов памяти, отличающийся тем, что, с целью повышения надежности, в него введены три дополнительных коррелятора, сумматор и дополнительный предварительный усилитель воспроизведения, выход которого подключен к вторым входам предварительных усилителей воспроизведения, а вход - к первому входу сумматора и к выходу первого дополнительного коррелятора, первый и второй входы которого соединены с выходом одного из эталонных элементов памяти, с вторыми входами корреляторов и с первымвходом второго дополнительного коррелятора, второй вход которого подключен к выходу другого эталонного элемента памятии к входам третьего дополнительного коррелятора, причем выходы второго и третьего дополнительных корреляторов соединенысоответственно с вторым и третьим входамисумматора, выход которого подключен квыходу дискриминатора.Источники информации,принятые во внимание при экспертизе1. Шигин А, Г. и Дерюгин А. А. Цифровые вычислительные машины. М., Энергия, 1975, с. 99 - 102,2. Гальперин Е. И. и Гордонов А. Ю.15Специальные элементы запоминающих устройств ЭВМ на полупроводниковых приборах. М., Советское радио, 1971, с. 123 -125.
СмотретьЗаявка
3235899, 10.02.1981
МОСКОВСКИЙ ОРДЕНА ТРУДОВОГО КРАСНОГО ЗНАМЕНИ ТЕКСТИЛЬНЫЙ ИНСТИТУТ ИМ. А. Н. КОСЫГИНА
САВЕЛЬЕВ АНАТОЛИЙ ИВАНОВИЧ
МПК / Метки
МПК: G11C 7/00
Метки: блок, запоминающего, считывания, устройства
Опубликовано: 15.09.1982
Код ссылки
<a href="https://patents.su/3-959155-blok-schityvaniya-dlya-zapominayushhego-ustrojjstva.html" target="_blank" rel="follow" title="База патентов СССР">Блок считывания для запоминающего устройства</a>
Предыдущий патент: Накопитель информации
Следующий патент: Блок считывания для доменного запоминающего устройства
Случайный патент: Цифровой функциональный преобразователь