Блок управления для запоминающего устройства

Номер патента: 637786

Авторы: Липовецкий, Осипенко, Проценко, Хоменко, Чекалкин

ZIP архив

Текст

Союз Советских Социапистмцесиих Республик(45) Лата опубликования описания ооудвротввнный квинтеСоввта Мнннотров СССРво делам нзобрвтвннйн открытнй 46) Заавител ПОМ ИНАЮШЕ БЛОК УПРАВЛЕНИЯ ДЛЯ УСТРОЙСТВАИзобретение относится к радиотехиким устройствам и может быть использно для управления запоминающими устствами и устройствами обработки инфоци и.Известно устройствомации 1, выполненноементах,Недостатком этого устройства явлто, что оно используется для обнаружговторяющихся сигналов при одном поном периоде слелования сигналов. стотой следо ичес- ова- рой- рмао еделяется х сигналов Известное влять обработ ной определен налов, так ка не изменяется Однако в обходимость двух и более лов.управляю обработки ин на логических практике часто накопления нн частотах управ возникает нермации при яющих снгнаяетс ени стоян Целью изобретения является расширение области применения блока управления для за поми на ю щего устройства.Цель достигается тем, что в предлагаемый блок управления введены элемент ИЛИ, дополнительные триггеры и элементы И, один из входов второго и третьего элементов И соединены с первым выходом регистра, второй выход которого подключен к лру. гому входу второго и одному из входов четвертого элементов И, третий выхол регистра соединен с одними из входов пятого и шестого элементов И, другие входы кото. рых соединены с нулевым и елиипчиым выходами первого лополнительип о триггера технической сущнос обретению является жащий регистр, перкл кчен к еди нич номуа и к первой шине д регистра соединено элемента И и втодругой вход перво.с единичным выховыход первого элеыходу блока управжки (длина) регистающего устройства Наиболее близким по ти к предлагаемому из блок управления, содер вый вход которого под входу основного триггер управления, второй вхо с одним из входов первог рой шиной управления, го элемента И соединен дом основного триггера, мента И полклкчеи к в ления 12. Время валер ра и регистров запоми устроиство может осущес ку информации только при о ной частоте управляющих си к длина регистра управленсоответственно, один нз входов которого соединен с выходом второго элемента И, другой вход - с первой шиной управления, выходы пятого и шестого элементов И соединены ссютветственно со входами второго дополнительного триггера, первый выход которого подключен к другому входу третьего элемента И, ворой выход второго дополнительного триггера соединен с другим входом четвертого элемента И, выходы третьего н четвертого элементов И подключены через элемент ИЛИ к нулевому входу основного триггера.На чертеже приведена функциональная схема предлагаемого устройства, содержащего регистр 1, основной триггер 2, элементы И 3 - 8, элемент ИЛИ 9, дополнительные триггеры 10, 11, шины управления 12, 13.Устройство работает следующим образом,Управляющие сигналы определяют момент времени начала процесса записи и сдвига информации в устройствах обработки информации (накопители, ЗУ и др.) и поступают по первой шине управления 3 на вход регистра 1 и единичные входы триггеров 2, 10. Ба вторую шину управления поступают импульсы сдвига информации в накапливающих линейках устройств обработки информации.В исходном состоянии триггер 2 запре. щает прохождение через элемент 3 импульсов сдвига информации на устройство обработки информации. С приходом управляющего импульса триггер 2 устанавливается в единичное состояние, разрешая прохождение через элемент 3 импульсов сдвига на цакап. ливающне линейки устройства обработки информации,Одновременно, при поступлеццц управляющего импульса устанавливается в единиц ное состояние триггер 10 и первый разряд регистра 1, и по импульсам сдвига, поступающим ца второй вход регистра 1 происходит последовательная установка в единичное состояние последующих разрядов. Предылущие разряды регистра 1 при этом возвращаются в нулевое состояние, На выходах 14, 15 регистра 1 вырабатываются импульсы, задержанные относительно управляющих. Время задержки этих импульсов определяется количеством разрядов между входом и соответствующим выходом регистра 1 и частотой следования импульсов сдвига, поступакццих на регистр 1,Количество разрядов регистра 1 между промежуточным 15 и основным 14 выходами регистра 1 выбирается так, чтобы время задержки сигнала на этом участке регистра равнялось периоду повторения управляющих импульсов, следующих с более высокой частотой. Дополнительный выход 16 регистра выбирается между промежуточным 5 и ос. иовиым 14 выходами и является вспомогательным выходом б, необходимым для работы схемы автоматического оцредел цця частоты следования управляюпгих имцуль.сов,По истечении времени, равного периодуповторения управляющих импульсов, следующих с частотой 11, на выходах 4 и 15 регистра 1 вырабатываются импульсы, которые поступают на входы элемента 4, в результате чего на его выходе появляется сигнал, коОторый переводит триггер 10 в нулевое состояние. Потенциал, который вырабать 1 вается на нулевом выходе триггера 10, разрешает прохождение через элемент 5 на нулевой вход триггера 11 импульсов, поступающих на элементы 5 и 6 с дополнительного выхода брегистра 1. Через элемент б этот импульсне проходит, так как в это время он заблокирован запрещающим потенциалом, который подается на схему с единичного выхода триггера 10. Триггер 11 переводится в нулевое состояние и на его нулевом выходе о вырабатывается разрешающий потенциал,который поступает ца элемент 8 и на устройство обработки информации (цли ЗУ), при этом в цем подключаются накапливающие линейки с временем задержки (длиной), соответствующим перйоду повторения управляющих импульсов следующих с частотой 11.Устройство обработки информации при этом осуществляет накопление сигналов, поступающих на его вход с частотой, синхронной частоте управляющих импульсов 11. На вы- зО ходе вырабатывается сигнал обнаружения,Через элемент 8 и элемент ИЛИ 9 на нулевой вход триггера 2 подается управляющий импульс, вырабатываемый на выходе 15 регистра 1. Этим импульсом триггер 2 возвращается в исходное нулевое состояние и запрещает прохождение через элемент 3 импульсов сдвига на устройство обработки цц.формации.Следующий управляющий импульс, который поступает с шины 13 на вход регистра 1 и единичные входы триггеров 2 и 10, переводит триггер 2 в единичное состояние, при этом триггер 2 разрешает поступление импульсов сдвига информации через элемент 3н а устройство обработки информ а цци. Таки м образом осуществляется следующии циклнакопления информации.Разрешающий потенциал, который вырабатывается в этом случае на единичном выходе триггера 10, при частоте следовция импульсов 1 не изменяет нулевого состояния триггера 11, так как после каждого управляюц 1 его импульса, начиная со второго, навыходе элемента 4 вырабатываются импульсы, которые переводят триггер 10 опять в нулевое состояние, после чего нулевое состояние триггера1 подтверждается импульсамц, поступающими на его нулевой вход с дополнительного выхода б регистра .ри низкой частоте следования управляющих импульсов 1 на выходе элемента 4Формула изобретения импульсы пе вырабатываются. 1 ри этом триггер 10, который устанавливается в единичное состояние управляющим импульсом, поступающим на его единичный вход с шины 13, своего состояния не изменяет. В этом слу. чае импульсы, которые вырабатываются на дополнительном выходе 16 регистра, поступают через элемент 6 на единичный вход триггера 1 и переводят его в единичное состояние. Разрешающий потенциал, кото.рый вырабатывается в этом случае на еди. ничном выходе триггера1, подается на элемент 7 и на устройство обработки информации; при этом в устройстве обработки информации подключаются накапливающие линейки с временем задержки (длиной), соответствующим периоду построения управляющих импульсов, следующих с частотой Ь. Устройство обработки информации при этом осуществляет накопление сигналов, поступающих на его вход с частотой, синхронной частоте управляющих импульсов Ь. Через элемент 7 и элемент ИЛ И 9 на нулевой вход триггера 2 поступает импульс, который вырабатывается на выходе 14 регистра 1. Этот импульс переводит триггер 2 в исходное нулевое состояние, в результате чего запрещается прохождение импульсов сдвига на устройство обработки информации до поступления следующего управляющего импульса,Количество разрядов в регистре 1 между его входом и выходами - промежуточным 15 и основным 14 соответствует количеству элементов задержки каждой накап; ливающей линейки устройства обработки информации. Количество разрядов частей регистра и частей накапливающих линеек устройства обработки информации выбирается из условия соответствии времени задержки каждой из частей периоду повторения управляющих сигналов, Поэтому количество импульсов сдвига, проходящих через элемент 3 на устройство обработки информации по каждому управляющему сигналу всегда строго постоянно, равно количеству элементов задержки каждой накапливающей линейки устройства обработки информации и не зависит от периода повторения соответствующих управляющих импульсов при условии, что период их повторения больше времени прохождения импульсов через соответствующую часть регистра управления, Вместо регистра управления могут использоваться другие устрой ства задержки, например счетчик с дешиф. раторами и др. 5 20 25 М 35 4 а 45 50 Применение данного блока управлспия позволяет автоматизировать процесс обработки информации при работе устройства обработки информации с несколькими управляюгцими сигналами, кроме того, повысить надежность работы устройства обработки информации, так как устраняются связи, которые необходимо вводить между блоком управления, устройством обработки информации и внешними устройствами управления при ручном способе управления. Блок управления для запоминающего устройства, содержащий регистр, первый вход которого подключен к единичному входу основного триггера и к первой шине управления, второй вход регистра соединен с одним из входов первого элемента И и второй ши. ной управления, другой вход первого элемеи.та И соединен с единичным выходом основного триггера, выход первого элемента И подключен к выходу блока управления, отличающийся тем, что, с целью расширения области применения блока управления, в него введены элемент ИЛИ, дополнительные триггеры и элементы И, один из входов второго и третьего элементов И соединены с первым выходом регистра, второй выход которого подключен к другому входу второго и одному из входов четвертого элементов И, третий выход регистра соединен с одними из входов пятого и шестого элементов И, другие входы которых соединены с нулевым и единичным выходами первого дополнительного триггера соответственно, один из входов которого соединен с выходом второго элемента И, другой вход - с первой шиной управления, выходы пятого и шестого элементов И соединены соответственно со входами второго дополнительного триггера, первый выход которого подключен к другому входу третьего элемента И, второй выход второго дополнительного триггера соединен с другим входом четвертого элемента И, вы. ходы третьего и четвертого элементов И подключены через элемент ИЛИ к нулевому входу основного триггера,Источники информации, принятые во внимание при экспертизе;1. Кузьмин С. 3. Цифровая обработка радиолокационной информации, изд-во Сов. радио, 1967.2. Авторское свидетельство СССР ,% 428464, кл. С 11 С 9/00, 1974.Составитель А. ВороТелред О. ЛуговаяТираж 991комитета Совета Мнретеннй н открытн35, Рэушскэя наб.г. Ужгород, ул. 11 р 1 убин осузарствеиногопо дела и язоб Зр, Москва, Ж ПГЗП Патент,1130 1 Уктнэн, 4 Редактор И.Заказ 71 О 5 ЗВЦНИИПИ инКорректор В. Сердк 1 кПодписноенстров ССГ.Р

Смотреть

Заявка

2094258, 06.01.1975

ПРЕДПРИЯТИЕ ПЯ Х-5737

ОСИПЕНКО ВАЛЕРИЙ ИВАНОВИЧ, ХОМЕНКО АЛЕКСАНДР ДМИТРИЕВИЧ, ЛИПОВЕЦКИЙ ГЕННАДИЙ ПЕТРОВИЧ, ПРОЦЕНКО ВАЛЕРИЙ ВАСИЛЬЕВИЧ, ЧЕКАЛКИН ВАЛЕРИЙ ПЕТРОВИЧ

МПК / Метки

МПК: G05B 19/00, G11C 19/00

Метки: блок, запоминающего, устройства

Опубликовано: 15.12.1978

Код ссылки

<a href="https://patents.su/4-637786-blok-upravleniya-dlya-zapominayushhego-ustrojjstva.html" target="_blank" rel="follow" title="База патентов СССР">Блок управления для запоминающего устройства</a>

Похожие патенты