Цифровая система коммутации с распределенным управлением

Номер патента: 1555904

Авторы: Буланов, Буланова, Горохов

ZIP архив

Текст

(54) РАСП (57) шинь ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМПРИ ГКНТ СССР ВИДЕТЕЛЬСТВУ(71) Московский электротехническийинститут связи, равлцнииторыхблок ЦИФРОВАЯ СИСТЕМА КОММУТАЦИИ С ЕДЕЛЕННЬ)М УПРАВЛЕНИЕМИзобретение относится к электрЦель изобретения - повышение скной способности. ЦиФровая си коммутации с распределенным упнием содержит блок 1 коммутаоконечные блоки 2, каждый из к состоит из блока 3 сопряжения 4 управления, блока 5 памяти, 6 адреса и данных, шины 7 управ1555904 ления и блока 8 занятия магистрали, атакже содержит блок 9 синхронизации,системный блок 10 памяти, системную шину11 данных, системную шину 12 адреса,Усистемную шину 13 управления, шину Изобретение огносится к технике электрической связи и может использоваться в системах автоматической коммутации,Целью изобретения является повыше-, 5 ние пропускной способности путем уменьшения времени установления соединения.На Фиг.1 приведена структурная схема цифровой системы коммутации с 20 распределенным управлением; на Фиг,2- блок занятия магистрали.Система (фиг,1) содержит блок 1 коммутации, 0+1 оконечных блоков 2, каждый из которых включает в себя блок 3 сопряжения, блок 4 управления, блок 5 памяти, шину 6 адреса и данных, шину 7 управления, блок 8 занятиямагистрали (кроме 11+1),.а также блок 9 синхронизации, системный блок 10 памяти, системную шину 11 данных, системную шину 1 2 адреса, системную шину 1 3 управления, шину 1 4 синхронизации, шины 15 коммутации, группы 16 входящих линий связи, Блок 8 заня тия магистрали (фиг.2) содержит первый элемент ИЛИ 17, первый инвертор 18, второй элемент ИЛИ 19, первый шинный формирователь (ИФ) 20, второй Шф 21, элемент И-НЕ 22, триггер 23, 40 контроллер 24, третий 25, четвертыйЪ26 Шф, регистр 27 адреса системного блока 10 памяти, третий элемент ИЛИ 28, второй инвертор 29, регистр ЗО адреса блока 8, дешиФратор 31 адре 45 са.Цифровая система коммутации работает следующим Ьбразоь.На выходе блока 9 синхронизации имеется последовательность прямоугольных импульсов, которая поступает на входы контроллеров 24 блоков 8 занятия магистрали, образук 1 щих циклический распределенный регистр сдвига. При поступлении первого импульса. на выходе первого контроллера 24 появляется сигнал прерывания, поступающий на блок 4 управления. 14 синхронизации, шины 15 коммутации и группы 1 6 входящих линий связи.Цель достигается путем уменьшения времени установления соединения. Дана ил,выполнения блока 8 занятия. 2 ил,Здесь возможны два случая, В первом случае блок 4 должен обратиться к системному блоку 10 памяти. При этом можно выделить несколько этапов.На первом этапе обеспечивается захват системного блока 1 0 памяти. Блок 4 выдает на шину 6 адреса блока 8 сигнал, который записывается в регистр 30 адреса по отрицательному Фронту управляющего импульса, поступающего на управляющий вход регистра 30 адреса из блока 4 через шину 7 управления и первый инвертор 18. Адрес с выходов регистра 30 адреса посту - пает на дешифратор 3 адреса, на первом выходе которого появляется управляющий сигнал, разрешающий прохождение сигналов через первый ШФ 20.Блок 4 выдает на шину 6 сигнал, который по положительному Фронту сигнала записи заносится в триг 1 ер 23, Выходной сигнал триггера 23 поступает на блок 9 синхронизации, блокируя выдачу очередного импульса, Одновременно этот сигнал, поступает ча первый вход элемента И-НЕ 22, на второй вход которого поступает разрешающий потенциал с выхода контроллера 24, при этом выходной сигнал элемента И - НЕ 22 разрешает прохождение инфор мации через четвертый ШФ 26, а также переводит выходы регистра 27 адреса из состояния высокого импеданса в рабочий режим, подготавливая прохождение разрешающего сигнала низкого уровня с выхода четвертого ШФ 26 через третий элемент ИЛИ 28 на управляющий вход третьего ШФ 25.На втором этаге осуществляется проверка захвата системного блока 1 О памяти. Аналогично первому этапу блок 4, используя регистр 30 адреса, дешифратор адреса 31, первый 17 и второй 1 9 элементы ИЛИ, открывает второй Шф 21 и считывает выходные сигналы триггера 23 и контроллера 24. Если при анализе данных. сигналов их значение соответствует высокому уровню, то захват системного блока 101555осуществлен, в противном случае необходимо сбросить триггер 23 и ожидать поступления следующего сигнала прерывания,В случае захвата системного блока О работа с ним осуществляется посредством выбора соответствующего сегмента памяти. При этом выполняются режимы чтения и записи, Чтение инФор мации из соответствулцего сегмента памяти и запись информации осуществляются по командам блока 4, захватившего в данный момент времени системный блок 10. 15Для освобождения системного блока 10 необходимо сбросить триггер 23 посредством записи в него сигнала низкого уровня. Во втором случае блок 4 управления не нуждается в работе 20 с системным блоком 10 памяти. Дпя этого блок 4 маскирует прерывание по соответствующему выводу.Формула изобретенияЦифровая система коммутации с распределенным управлением, содержащая 9046И+1 оконечных блоков, соединенньв соответствующими шинами коммутации сблоком коммутации, Н групп входящихлиний связи, подключенных к соответствующим оконечным блокам, кроме И+1,причем каждый из них содержит блоксопряжения, соединенный с соответствующей группой входящих линий связии шиной коммутации, блок управленияи блок памяти, Соединенные шиной адреса и дайных и шиной управления сблоком сопряжения, о т л и ч а ю -щ а я с я тем, что, с целью повышения-,пропускной способности путемуменьшения времени установления соединения, введены блок синхронизации,подключенный к шине синхронизации,системный блок памяти, соединенныйс системными шинами адреса, данныхи управления, а в каждый оконечныйблок, кроме И+1, введен блок занятиямагистрали, подключенный к соответствующим шине адреса и данных и шинеуправления, причем каждый блок заня,тия магистрали соединен с системнымишинами адреса, данных и управления,а также шиной синхронизации.1555904 Составитель В. Паницкийедактор М.Бланар Техред М.Дидык Корректор В,Кабаки акаэ 565 ираж 5 Подписно бретениям и отаушская наб.,оизводственно-издательский комбинат "Патент", г, Ужгород, ул, Гагар ВНИИПИ Государственного комитета по изо крытиям при ГКНТ СС 113035, Москва, Ж, Р д. 4/5

Смотреть

Заявка

4430685, 27.05.1988

МОСКОВСКИЙ ЭЛЕКТРОТЕХНИЧЕСКИЙ ИНСТИТУТ СВЯЗИ

БУЛАНОВ ВЛАДИМИР АЛЕКСЕЕВИЧ, БУЛАНОВА ТАТЬЯНА АЛЕКСЕЕВНА, ГОРОХОВ ВАДИМ АЛЕКСЕЕВИЧ

МПК / Метки

МПК: H04M 3/00

Метки: коммутации, распределенным, управлением, цифровая

Опубликовано: 07.04.1990

Код ссылки

<a href="https://patents.su/4-1555904-cifrovaya-sistema-kommutacii-s-raspredelennym-upravleniem.html" target="_blank" rel="follow" title="База патентов СССР">Цифровая система коммутации с распределенным управлением</a>

Похожие патенты