Стабилизатор переменного напряжения
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(57) Изобретениным источникамтуры. Целью изовьппение надежноходных параметрременного напряжся введением в относится к вторичитания радиоаппараретейия является поти и улучшение выв стабилизатора пеения, Цель достигаетхему блока 6 ограни 7 ГОСУДАРСТ 8 ЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ А ВТОРСНОМУ СВИДЕТЕПЬСТ чений, выполненного на двух триггерах 25 и 27, а также датчики 10 токаПри значениях кода, поступающего насумматор 5, больше максимального формируется сигнал, который устанавливает триггер 25 в едийичное состояние. Буферный регистр триггеров(БРТ) 7 устанавливается в единичноесостояние, ограничивая дальнейшееизменение кода. Аналогично происходит работа блока 6 при уменьшениикода ниже минимального. Перезаписьв. главный регистр триггеров 8 производится передним фронтом импульсас датчика 10 тока в начале каждогопериода питающего напряжения. Этоисключает одновременное включениедвух симисторных ключей одной секциирегулирующего органа 9. 2 ил.Изобретение относится к электротехнике и автоматическому регулированию, в частности к цифровым регуляторам напряжения, и может найтиприменение в цепях питания радиотехнических устройств с повышенными требованиями к качеству выходного напряжения, а также в различных технологических установках с изменяемыми по требуемому закону выходнымипараметрами.Цель изобретения - повышение надежности устройства и улучшение выходных параметров.Па фиг. 1 представлена блок-схема стабилизатора; на фиг. 2 - схемадатчика тока.устройство состоит из аналогоцифрового преобразователя 1, состоящего иэ аналого-временного преобразователя, генератора тактовых импульсов, схемы И, двоичного счетчика,синхронизатора 2, состоящего из компаратора, двух одновибраторов и схемы формирования импульса начальнойустановки при включении питания, вычитателя 3, представляющего собойдвоичный сумматор с инверторами наодном входе, блока 4 уставок, представляющего линейку контактных ключей, сумматора 5, представляющегодвоичный сумматор, блока ограниченийб, включающего в себя два КЯ-триггера, буферного регистра триггеров(БРТ) 7, главного регистра триггеров(ГРТ) 8, регулирующего органа 9, состоящего из трансформатора с первичной, вторичной обмотками и секциямирегулировочных обмоток (число витковв которых распределяется по весамдвоичного степенного ряда чисел),подключающимися к первичной обмоткесемисторами, датчика 10 тока, включающего в себя (фиг. 2) два встречно-параллельно включенных диода11, 12, транзисторыи оптрон 13, Формирователь импульсов, выполненныйна двух одновибраторах 14, 15 и схему ИЛИ 16,При подаче питания на вход 17синхронизатор производит установкуглавного регистра триггеров в нулевое состояние импульсом с третьеговыхода 18, поступающим на вход ГРТпри этом в первичную сторонупоследовательно с основной .обмоткойвключаются все регулировочные обмотки и на выходе 19 появляется мини 5 10 15 20 25 30 35 40 45 50 55 мальное напряжение, ОдновременноЛЦП по сигналу, поступающему с первого выхода 20 синхронизатора (сформированному из выходного напряжения)на вход "синхр", производит преобразование выходного напряжения вкод. В вычитателе 3 производится вычитание кода уставки из кода текущего значения напряжения выхода и разность поступает на первый вход 21сумматора 5, .на второй вход 22 которого поступает код напряжения предыдущего цикла измерения с выходаГРТ 8,На выходе сумматора 5 получаетсяалгебраическая сумма двух чисел иимпульсом с второго выхода 23 синхронизатора 2, поступающим на входС БРТ 7, эта сумма заносится в регистр, По сигналу, поступающему содного выхода датчика тока на вход СГРТ, код с выхода БРТ 7 переписывается на выход ГРТ 8 и поступает навход регулирующего органа 9, где происходит подключение регулировочныхобмоток в соответствии с установившимся кодом.Перезапись в главный регистр триггеров производится передним фронтомимпульса с датчика тока, в началекаждого периода питающего напряже-,ния, что исключает одновременноевключение семисторных ключей однойвольтодобавочной секции и возникновение в нейтоков короткого замыкания.Блок б ограничений работает следующим образом.При значениях результирующего кода больше максиалъного формируетсясигнал на. выходе 24 сумматора 5,который устанавливает триггер 25 вединичное состояние. Сигнал с выхода триггера 25 устанавливает БРТв единичное состояние, тем самым ограничивая дальнейшее изменение кода.Аналогичным образом происходити ограничение в сторону уменьшениякода, т.е. при значениях результирующего кода меньше минимального допустимого сигнал с выхода 26 сумматора 5 устанавливает триггер 27в единичное состояние, а сигнал свыхода триггера устанавливает БРТ внулевое состояние. Первоначальнаяустановка КБ-триггеров в нулевоесостояние производит".я импульсамис выхода 28 синхронизатора.Таким образом, введение блока ограничений позволяет исключить аварийные ситуации на границах диапазона стабилизации,Следует отметить также, что приприменении микропроцессорных комплектов ограничение можно организовать программным способом, путемсравнения с граничными кодами, хранящимися в ПЗУ. Данные коды могутотличаться от нулевого и единичного,принятых за граничительные коды впредлагаемом устройстве. Это позволит вводить любое требуемое ограничение на диапазон стабилизации илирегулировки без дополнительных аппаратных затратТаким образом, изобретение повысит надежность стабилизатора засчет исключения аварийных ситуацийна краях диапазона; синхронизацииглавных регистров триггеров от передних фронтов импульсов с токовогодатчика,. что исключает возможностьодновременного включения двух ключей одной регулировочной секции. 10 20"формула изобретенияСтабилизатор переменного напряжения, содержащий регулирующий орган, выход которого соединен с первым входом аналого-цифрового преобразователя, вход синхронизации которого соединен с первым выходом синхронизатора, а выход - с одним из входов вычитателя, другой вход которого соединен с выходом блока уставок, а выход подключен к одному из входов сумматора, выход которого соединен с 40 информационным входом буферного регистра триггеров, вход синхронизациикоторого подключен к второму выходусинхронизатора, а выход - к информационному входу главного регистратриггеров, вход установки в "О" которого подключен к третьему выходу синхронизатора, а выход соединен с входом управления регулирующего органаи вторым входом сумматора, о т л ич а ю щ и й с я тем, что, с цельюповышения надежности и улучшения выходных параметров, в него введеныблок ограничений, состоящий иэ двухКЯ-триггеров, входы установки в "О"которых объединены и подключены кчетвертому выходу синхронизатора,входы установки в " 1" первого и второго КБ-триггеров подключены соответственно к первому и второму выходам сумматора, а выходы триггеров -соответственно к входам установкив " 1" и в "О" буферного регистратриггеров, датчик тока, выполненныйна двух встречно-параллельно включенных диодах, параллельно которым подсоединен светоизлучатель оптрона,фотоприемник которого через формирователь импульсов подключен к входусинхронизации главного регистра триггеров, первая общая точка укаэанныхциодов соединена с входным выводом,вторая общая точка - с управляющимвходом регулирующего органа, приэтом выход аналого-цифрового преобразователя соединен с вторым входамсинхронизатора, первый вход которогоподключен к первому входу аналогоцифрового преобразователя,1334117 Йод Составитель С.ЧерньпповаТехред М.Дидык Тяск Редактор М.Товтин Коррек каз 3961/44 е ческое предприятие, г. Ужгород, ул. Проектная, 4 Производственно-поли Тираж ВНИИПИ Госу по делам 113035, Мос8 ЬЗ Подписнарственного комитета СССРизобретений и открытийва, Ж, Раушская наб., д. 4/
СмотретьЗаявка
3874255, 29.03.1985
ПРЕДПРИЯТИЕ ПЯ А-3741
ГУСЕВ ЮРИЙ АНАТОЛЬЕВИЧ, КУВИН СЕРГЕЙ ВЛАДИМИРОВИЧ
МПК / Метки
МПК: G05F 1/44
Метки: переменного, стабилизатор
Опубликовано: 30.08.1987
Код ссылки
<a href="https://patents.su/4-1334117-stabilizator-peremennogo-napryazheniya.html" target="_blank" rel="follow" title="База патентов СССР">Стабилизатор переменного напряжения</a>
Предыдущий патент: Импульсный стабилизатор переменного напряжения
Следующий патент: Стабилизатор переменного напряжения
Случайный патент: Двухтактный магнитно-диодный регистр сдвига