Устройство для преобразования формата данных в доменной памяти

Номер патента: 1327183

Авторы: Захарян, Красовский, Кузнецов, Леонтьев, Раев, Шотов

ZIP архив

Текст

СОЮЗ СОВЕТСНИХСОЦИАЛИСТИЧЕСНИХРЕСПУБЛИН 4 С 11 С 11/14 управляю совский,в,ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ(71) Институт электронныхщих машин(54)(57) УСТРОЙСТВО ДЛЯ ПРЕОБРАЗОВАНИЯ ФОРМАТА ДАННЫХ В ДОМЕННОЙ ПАМЯТИ,содержащее блок памяти с произвольной выборкой информации, счетчики,счетный вход первого из которых является первым входом синхронизацииустройства, а выходы соединены с соответствующими входами блока памятис произвольной выборкой информации,элемент НЕ, вход которого соединенс первым выходом второго счетчика,элементы И, первый вход первого изкоторых соединен с выходом элементаНЕ, второй вход является вторым входом синхронизации устройства, а выход соединен с вторым входом второгосчетчика и первым входом второго элемента И, регистр записи, первый входкоторого соединен с выходом третьегоэлемента И, второй - с выходом первого элемента И, а выходы являются.ЯОш) 1327183 А 1 выходами первой группы устройства, регистр чтения, входы которого являются входами данных первой группы устройства, буферный регистр, входы первой группы которого являются входами данных второй группы устройства, входы второй группы соединены соответственно с выходом второго элемен" та И, выходом четвертого элемента И и шиной запроса передачи данных, а выходы являются выходами второй группы устройства, причем последний выход соединен с первым входом третье" го элемента И, вход третьего счетчика соединен с выходом второго элемента И первый и второй входы чет- а 1Щ вертого элемента И являются управляющими входами устройства, триггер, первый вход которого соединен с выходом третьего счетчика, второй вход С соединен с вторым входом четвертого элемента И, о т л и ч а ю щ е е с я тем, что, с целью упрощения устройства, оно содержит мультиплексор, входы первой группы которого подклю-, чены к соответствующим выходам регистра чтения, входы второй группы - к соответствующим выходам блока памяти с произвольной выборкой инфор-, мации, входы третьей группы - к соответствующим выходам второго счетчика, первый выход пбдключен к третьему входу буферного регистра, а второй выход - к второму входу второго элемента И.1Изобретение относится к вычислительной технике и может быть использовано при построении запоминающих устройств на цилиндрических магнитных доменах (ЦМД).Целью изобретения является упрощение устройства для преобразования формата данных в доменной памяти,На чертеже изображена блок-схема предлагаемого, устройства.Устройство используется для группы блоков 1 памяти на ЦМД (с последовательно-параллельной организацией), первые входы которых соединены с шиной 2 чтения-записи а вторые входы - с первой шиной 3 синхронизации.Устройство для преобразования формата данных в доменной памяти содержит блок 4 памяти с произвольной выборкой информации для хранения карты дефектных регистров, первь 1 й счетчик 5, счетный вход которого является первым входом синхронизации устройства и соединен с первой шиной 3 синхронизации, а выходы соединены с соответствующими адресными входами блока 4 памяти с произвольной выборкой информации, второй счетчик 6. вход установки нуля которого соединен с первой шиной 3 синхронизации, элемент НЕ 7, вход которого соединен с первым выходом счетчика б, элемент И 8, первый вход которого соединен с выходом элемента ИЕ 7, второй вхоц является вторым входом синхронизации устройства и соединен с второй шиной 9 синхронизации, а выход соединен с вторым входом счетчика 6, регистр 10 чтения, входы которого являются входами данных первой группы устройства и соединены с выходами данных соответствующих блоков 1 памяти на ЦМД, мультиплексор 11, входы первой группы которого подключены к соответствующим выходам регистра 10 чтения, входы второй группы - к соответствующим выходам блока 4 памяти с произвольной выборкой информации, а входы третьей группы - к соответствующим выходам счетчика 6, вторсй элемент И 12, первый вход которого соединен с выходом элемента И 8, а. второй вход - с вторым выходом мультиплексора 11 и третьего элемента И 13, регистр 14 записи, первый вход которого соединен с выходом элемента И327183 2 10 15 20 253035 40 45 50 55 13, второй вход - с выходом элемен- та И 8, а .выходы являются выходами первой группы устройства и соединены с соответствующими входами данных блоков 1 памяти на ЦМД, буферный регистр 15, входы первой группы которого являются входами данных второй группы устройства и соединены с шинами 16 ввода данных, входы второй группы соецинены с выходами элемента И 12, первым выходом мультиплексора 11, выходом элемента И 17 и шиной 18 запроса передачи данных, а выходы являются выходами второй группы устройства и соединены с соответствующими шинами 19 вывода данных, прйчем последний выход соединен с первым входом элемента И 13, третий счетчик 20, счетный вход которого соединен с выходом элемента И 12, а выход - с входом установки единицы триггера 21, шина 22 подтверждения передачи, соединенная с входом установки нуля триггера 21 и вторым входом элемента И 17, первый вход которого соединен с шиной 2 чтейия-записи, причем первый и второй входы элемента .И 17 являются управляющими входами устройства.Устройство работает следующим образом,В режиме записи - чтения происходит включение поля управления в М блоках 1 памяти ЦМД, частота которого Й задается синхросигналами по шине 3 синхронизации. Б режиме записи (высокий уровень сигнала по шине 2) по сигналу высокого уровня на шине 22 подтверждения передачй на выходе логического элемента И 17 вырабатывается сигнал приема данных, по которому данные от контроллера по шине 16 ввоца данных поступают в буферный регистр 15. Каждый период управляющего поля на счетчик 5 по ширине 3 синхронизации поступает синхроимпульс, задающий очередной адрес блока 4 памяти с произвольной выборкой, хранящего карту дефектных регистров (дефектный регистр - состояние 0, бездефектный - состояние "1"). Информация с выходов блока 4 памяти с произвольной выборкой поступает на входы первой .группы мультиплексора 11, который осуществляет параллельно-последовательное преобразование кода. Управление мультиплексором 11 осуществляет счетчик б по модулю М.3 13271Каждый период управляющего поляпосле поступления М синхроимпульсовчастоты МЕ по второй ширине 9 синхронизации через элемент И 8 на счетный5вход счетчика 6 сигнал переноса единичного уровня поступает ыа элементИ 8 и запрещает дальнейшее поступ- .ление этих синхроимпульсов на счет -чик 6, синхроимпульсом по первой шине 3 синхронизации счетчик 6 сбрасывается в нуль,Подача синхроимпульсов МГ на синхровход М-разрядного буферного регистра 15 происходит через элемент И12 только при единичном уровне сигнала на первом выходе мультиплексора11, т.е. в том случае, если очередной регистр блока 1 памяти на ЦМДбездефектный. В результате информация из М-разрядного буферного регистра 15 через элемент И 13 переписывается в М-разрядный регистр 14 записи.Если очередной регистр дефектный, 2 г,синхроимпульс М.не поступает на Мразрядный буферный регистр 15, нопоступает на М-разрядный регистр 14записи. В результате в М-разрядныйрегистр 14 записи записывается "0",что соответствует пропуску дефектноного регистра блока 1 памяти на ЦМД,Информация из М-разрядного регистра 14 записи поступает параллельнона входы группы М блоков 1 памятина ЦМ,Д.35Счетчик 20 по модулю М ведет подсчет количества битов, переданных изМ-разрядного буферного регистра 15в М-разрядный регистр 14 записи. По 4 Осле подсчета М синхроимпульсов Ж навыходе переноса счетчика 20 формируется сигнал переноса, поступающий 834на триггер 21 запроса передачи данных, который формирует запрос передачи данных на соответствующей шине 18. Из контроллера по шине 16 ввода данных поступает очередное М-разрядное информационное слово, которое записывается в М-разрядныи буферный регистр 15 по высокому уровню сигнала на шине 22 подтверждения передачи данных, при этом триггер 21 запроса передачи данных сбрасывается в нуль.В режиме чтения (низкий уровень сигнала на шине 2) каждый период управляющего поля информации с выходов группы из М блоков 1 памяти на ЦЩ поступает на М-разрядный регистр 10 чтения, С выходов М-разрядного регистра 10 чтения информация поступает на входы второй группы мультиплексора 11, который осуществляет ее параллельно-последовательное преобразование, С второго выхода мультиплексора 11 информация поступает на последовательный вход М-разрядного буферного регистра 15.В М-разрядный буферный регистр 15 происходит прием данных только от бездефектных регистров блоков 1 памяти на ЦМД,.так как поступление синхроимпульсов МГ на синхровход этого регистра происходит только при еди ничном уровне сигнала на первом выходе мультиплексора 11. С выходов М- разрядного буферного регистра 15 после формирования М-разрядного инфор" мационного слова по сигналу передачи данных от триггера 21 запроса передачи данных информация поступает на шины 19 вывода данных, Прием информационного слова подтверждается сигналом подтверждения передачипо шине 22,1327183 Редактор И,Рыбче Техред Л.Олийн Корректор М.Пож 4/49 ка исно 4 5 Произ твенно-полиграФическое предприятие, г.ужгород, ул,Проектная Тираж 589 ВНИИПИ Государственного по делам изобретений и 113035, Москва, Ж, Ра

Смотреть

Заявка

3852833, 04.02.1985

ИНСТИТУТ ЭЛЕКТРОННЫХ УПРАВЛЯЮЩИХ МАШИН

ЗАХАРЯН СЛАВИК МИХАЙЛОВИЧ, КРАСОВСКИЙ ВИКТОР ЕВГЕНЬЕВИЧ, КУЗНЕЦОВ СЕРГЕЙ ОЛЕГОВИЧ, ЛЕОНТЬЕВ ДМИТРИЙ ИВАНОВИЧ, РАЕВ ВЯЧЕСЛАВ КОНСТАНТИНОВИЧ, ШОТОВ АНАТОЛИЙ ЕГОРОВИЧ

МПК / Метки

МПК: G11C 11/14

Метки: данных, доменной, памяти, преобразования, формата

Опубликовано: 30.07.1987

Код ссылки

<a href="https://patents.su/4-1327183-ustrojjstvo-dlya-preobrazovaniya-formata-dannykh-v-domennojj-pamyati.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для преобразования формата данных в доменной памяти</a>

Похожие патенты